北邮数字逻辑课程设计
“北邮数字逻辑课程设计”相关的资料有哪些?“北邮数字逻辑课程设计”相关的范文有哪些?怎么写?下面是小编为您精心整理的“北邮数字逻辑课程设计”相关范文大全或资料大全,欢迎大家分享。
北邮移动通信课程设计
信息与通信工程学院
移动通信课程设计
班级:
姓名:
学号:
指导老师:
日期:
一、课程设计目的
1、熟悉信道传播模型的matlab仿真分析。
2、了解大尺度衰落和信干比与移动台和基站距离的关系。
3、研究扇区化、用户、天线、切换等对路径损耗及载干比的影响。
4、分析多普勒频移对信号衰落的影响,并对沿该路径的多普勒频移进行仿真。
二、课程设计原理、建模设计思路及仿真结果分析
经过分析之后,认为a、b两点和5号1号2号在一条直线上,且小区簇中心与ab连线中心重合。在此设计a、b之间距离为8km,在不考虑站间距的影响是默认设计基站间距d为2km,进而可求得a点到5号基站距离为2km,b点到2号基站距离为2km,则小区半径为2/3km,大于1km,因而选择传播模型为Okumura-Hata模型,用来计算路径损耗;同时考虑阴影衰落,本实验仿真选择阴影衰落是服从0平均和标准偏差8dB的对数正态分布。实验仿真环境选择matlab环境。
关于路径损耗——Okumura-Hata模型是根据测试数据统计分析得出的经验公式,应用频率在150MHz到1 500MHz之间,并可扩展3000MHz;适用于小区半径大于1km的宏蜂窝系统,作用距离从1km 到20km 经扩展可至100km;基站有
数字逻辑课程设计
数字逻辑课程设计
数字钟
简要说明:
数字钟是由振荡器、分频器、计秒电路、计分电路、计时电路组成。计时有24h和12h两种。当接通电源或数字钟走时出现误差,都需要对数字钟作手动时分秒时间校正。
一、任务与要求
1、显示时、分、秒的十进制数字显示,采用24小时制。
2、校时功能。
3、整点报时(当时间到达整点前10秒进行报时)
功能:
1、计时功能:
要求准确计时,以数字形式显示时、分、秒的时间。小时的计时要求为“12翻1”。
2、校时功能:
当数字钟接通电源或者计时出现误差时,需要校正时间(简称校时)。校时是数字钟应具备的基本功能。为使电路简单,这里只进行分和小时的校时。对校时电路的要求是:在小时校正时不影响分和秒的正常计数;在分校正时不影响秒和小时的正常计数。校时方式是用手动产生单脉冲作校时脉冲。 3、整点报时:
每当数字钟计时快要到整点时发出声响;通常按照4低音1高音的顺序发出间断声响;以最后一声高音结束的时刻为整点时刻。
二、设计方案
电路组成框图:
数字钟是一个典型的数字电路系统,其由时、分、秒以及校时和显示电路组成。其主要功能为计时、校时和报时。利用60进制和12进制递增计数器子电路构成数字钟系统,由2个60进制同步递增计数器完成
逻辑与数字系统课程设计
逻辑与数字系统课程设计
写在前面: 此次课程设计学生想要检测自己设计与运用软件的能力。所以从众多题目中挑选了两道略作试解、当然,作业中还有许许多多的不足之处。还请老师指教!谢谢.
㈠. 逻辑设计
一、交通灯控制逻辑设计
交通灯在我们的生活中随处可见、其中的原理也在生活中得到广泛应用。利用计时电路和逻辑控制电路组合可以实现信号切换与频率控制跳转。
⑴. 设计目的
Ⅰ.掌握计时器的工作原理与应用.
Ⅱ.理解部分74SL系列芯片的原理并熟练掌握其应用.
Ⅲ.掌握并利用芯片设计相应的减法计时电路实现倒计时的功能. ⑵. 设计指标
Ⅰ.分主支干线控制、主干线与支干线按设计要求设定时间并设定减法器计时. Ⅱ.设计相应的路灯控制系统并合理控制主支干线的红绿灯道路通行情况.
⑶. 设计方案
交通灯是用来控制两个交通灯的信号发出的次序和时间间隔以达到控制两条干线的交通通行情况。所以主要分为计时电路、减法器电路、脉冲产生电路、显示电路几部分组成。
1. 计时电路主要由计时器和与或非门电路组成,产生计时功能。 2. 保持设定值由减法器电路产生倒计时.改变信号输入,使得显示电路显示灯
次序的变化.
3. 脉冲电路用555及电容电阻等组成,产生脉冲与计
数字逻辑课程设计—数字计时器
计算机学院数字系统课程设计
第一章 系统概述
1.1 实验的目的与要求
1.1.1实验目的
1. 了解数字计时器的组成及工作原理; 2. 熟悉中规模集成电路的应用; 3. 掌握数字计时器的设计和实验;
4. 了解简单数字系统实验,调试及故障排除的方法。 1.1.2 实验要求
1. 根据设计任务要求,综合运用数字电子技术课程中所学到的理论知识与实践技能独立完成设计课题。
2. 根据课题参考书籍,通过独立思考,深入研究课程设计中遇到的问题,培养自己分析、解决问题的能力。
3. 进一步熟悉常用电子器件的类型和特性,掌握合理选用的原则。 4. 学会电子电路的连线安装和调试技能。
1.2 实验设计任务
1.2.1 设计任务内容
要求设计一个数字计时器,可以完成0分00秒-9分59秒的计时功能且及时准确,并在控制电路的作用下具有开机清零、快速校分、整点报时的功能。
1
计算机学院数字系统课程设计
第二章 数字计时器的设计过程
2.1 总体电路的草图与元件的选择
2.1.1 总体方案的设计草图
图 2.1
显示 显示 显示 整点报时 译码 译码 译码 分计数
2012北邮数字逻辑期中试题-评分及答案
北京邮电大学
《数字电路与逻辑设计》期中考试试题 2012.3.24
班级 姓名 班内序号 题号 分数 一 20 二 10 三 10 四 10 五 10 六 10 七 10 八 10 九 10 总成绩 注意:所有答案(包括选择题和计算题)一律写在试卷纸上,如果卷面位置不够,请写在试卷的背后,否则不计成绩。
一、(每题1分,共20分)判断(填√或×)、选择(单项选择)题 (请先在本试卷上答题之后,将全部答案汇总到本题末尾的表格中。) 1.组合逻辑电路中不存在记忆单元。( √ )
2.晶体管的饱和越深,其对灌电流负载的驱动能力越强,但工作速度越慢。( √ )
3.TTL门的某输入端通过100KΩ电阻接电源端时,可认为该输入是逻辑“1”。( √ )
4.为了增加驱动能力,相同输入时的相同逻辑门输出可以互连在一起使用。( √ )
5.当两个或两个以上输入信号同时变化,变化前后输出相同,而在输入信号变化时可能出现输出瞬间逻辑错误,称为静态逻辑冒险。(
电子秒表设计 - 数字逻辑课程设计讲诉
http://www.tyust.net 第一章 实验概述
1.1 实验设计任务
1.1.1 设计任务
1. 设计一个电子秒表,可显示4位数,计时范围0——10分钟
2. 显示精确到0.1秒,对0.01秒进行四舍五入
3. 有暂停、启动、恢复和连续功能,显示板由发光二极管构成
2.1 实验目的与设计要求
2.1.1 实验目的
1. 学习数字电路基本RS触发器、单稳态触发器、时钟发生器、计数器以及译码显示器等单元电路的综合应用; 2. 了解电子秒表的组成与工作原理; 3. 熟悉中规模集成电路的应用;
4. 掌握电子秒表的设计、调试以及故障排除方法; 5. 培养书写综合实验报告的能力。 2.1.2 设计要求
1. 根据设计任务要求,综合运用数字电子技术课程中所学到的理论知识与实践技能独立完成设计课题。
2. 根据课题查阅书籍,独立思考,深入研究课程设计中遇到的问题,培养自己分析、解决问题的能力。
3. 根据设计要求,从选择设计方案开始,首先按单元电路进行设计,选择合适
的元器件,最后画出总的电路图。
4. 学
数字逻辑课程设计 模拟乒乓球比赛
惠州学院 计算机科学系
课程设计报告
2013~2014学年第一学期
课
程
数字逻辑课程设计 模拟兵乓球比赛
课程设计名称 学学专指
业导
班教生
姓
名 号
级 12网络工程(2)班 师 王健海
完成任务时间:2014年1月
1课题的内容和要求 ........................................................................................................................ 3
2 电路组成和工作原理 ............................................................................................................... 5
3
单元电路的设计 .....................................................................................................................
安徽工业大学数字逻辑课程设计
数字逻辑课程设计
姓名:张振华 班级:网124 学号:129074422
1
一、设计任务要求
数字时钟是由振荡器、分频器、计秒电路、计分电路、计时电路组成。计时采用24h和12h两种。当接通电源或数字钟走时出现误差,都需要对数字钟作时、分、秒时间校正。本次设计的具体要求如下:
1、 显示时、分、秒的十进制显示,采用24小时制。 2、 校时功能。 3、 整点报时。
二、设计思路
1、数字钟的组成原理图
数字式电子钟实际上是一个对标准1Hz 进行计数的计数电路! 秒计数器满60 后向分计数器进位,,分计数器满60 后向时计数器进位, 时计数器按24翻1
2
规律计数, 计数输出经译码器送LED 显示器,由于计数的起始时间不可能与标准时间一致,故需要在电路上加上一个校时电路。 同时标准的1Hz时间信号必须做到准确、稳定,通常使用石英晶体振荡器电路构成,如下图所示为数字式电子钟的构成原理框图。
时显示器
分显示器 秒显示器
时译码器
分译码器
秒译码器
时计数器
时计数器 时计数器
校时电路
振荡器
分频器
2、数字钟设计方案
为完成上述功能,可以把数字钟系统划分为三部分:时针源(即标准秒钟的产生电路)主体电路,扩展电路。主体电路ED
数字逻辑电路课程设计报告江苏大学
数字逻辑电路实验报告
姓名: 班级: 学号:
指导老师:耿霞 学校:江苏大学
1
目录
一、实验目的???????????????????????3 二、设计要求??????????????????????3 三、具体设计思路????????????????????3
1. 24进制计数器的设计????????????????????4 2. 60进制计数器的设计????????????????????5 3. 二路选择器的设计??????????????????????6 4. 分频器的设计????????????????????????6 5. 动态扫描的涉及???????????????????????7 6. 整点报时功能的设计?????????????????????8 7. 选择显示与闹钟设置的设计??????????????????9
四、顶层图????????????????????????10 五、各个模块???????????????????????11
1. 计时模块?????????????????????????11 2. 整点报时与闹钟模块????????????????????11
六、设计总结?
数字逻辑电路课程设计报告 - 多功能数字钟
江苏大学
数字逻辑课程设计
___________
多功能数字钟
专业:软件1001
学号:3100608024
姓名:张同学
2012年1月11日
一、设计目的
1、学会应用数字系统方法进行电路设计; 2、进一步提高MaxplusⅡ软件开发应用能力; 3、培养综合实验的能力;
二、设计要求
1、能进行正常的记时、记分、记秒 2、实现校时、校分以及秒清0的功能 3、实现整点报时的功能 4、实现时间的正常显示 5、闹时功能的实现
三、具体设计思路
1、利用按键实现“校时”、 “校分”和“秒清0”功能。
(1)SA:校时键。按下SA键时,时计数器迅速递增,按24小时循环,并且计满23时回到00。
(2)SB:校分键。按下SB键时,分计数器迅速递增,按60小时循环,并且计满59时回到00,但不向时进位。
(3)SC:秒清零。按下SC时,秒计数器清零。 要求按键均不产生数字跳变,因此须对“SA”、“