译码器和数据选择器实验总结心得

“译码器和数据选择器实验总结心得”相关的资料有哪些?“译码器和数据选择器实验总结心得”相关的范文有哪些?怎么写?下面是小编为您精心整理的“译码器和数据选择器实验总结心得”相关范文大全或资料大全,欢迎大家分享。

实验三:数据选择器、译码器、全加器实验

标签:文库时间:2024-12-15
【bwwdw.com - 博文网】

数据选择器、译码器、全加器实验

一、实验目的

1、熟悉数据选择器的功能。

2、熟悉译码器的工作原理和使用方法。

3、设计应用译码器,进一步加深对它的理解。 4、学习用中规模集成电路的设计方法。 二、实验所用仪器和芯片 1、双4选1数据选择器 2、双2线-4线译码器

74LS153 1片 74LS139 2片

3、四两输入与非门 74LS00 1片 3、TEC-5(TDS-2)实验系统 1台 三、实验内容

1、用Quartus II设计一个4选1的数据选择器

4个输入端输入4组周期不同的信号,改变数据选择引脚的电平和使能端(低电平有效)的电平,产生四种不同的组合,观察每种组合下数据选择器的的输出信号情况; 2、用2线-4线译码器设计一个3线-8线译码器,框图如下:

D0A2A1A0GBAGBAY0Y1Y2Y3BAGY0Y1Y2Y3Y0Y1Y2Y3

3、用数据选择器(1片74LS153)设计实现一位全加器,实现电路并验证其正确性。

附74LS153和74LS139管脚图

输入

实验十六 译码器及数据选择器

标签:文库时间:2024-12-15
【bwwdw.com - 博文网】

实验十六 译码器及数据选择器

一、实验目的1.熟悉集成译码器。 2.了解集成译码器应用。 3.熟悉数据选择器的原理及使用方法。

二、实验设备及器件1. 数字示波器 1台 2. 现代电子技术实验台 1套 实验器件: 74LS139 2—4 线译码器 1 片 (A41) 74LS153 双4 选1 数据选择器 1 片 (A42) 74LS04 六反相器 1 片 (A11)

实验十六 译码器及数据选择器

三、 实验原理1. 译码器 译码器的逻辑功能是将每个输入的二进制代码译成对 应的输出高,低电平信号。常见的译码器有二进制译码器, 十进制译码器和显示译码器等。 输入的2位二进制码共有4种状态, 译码器将每个输入代码译成对应 的一根输出线上的高,低电平信号。 为使能端,低电平有效 。它既 可控制电路的工作,也可用于扩展 逻辑功能。 =0时,2—4译码器工作; =1时,电路被禁止,输出全部为高 电平,输出状态与输入数据无关,BA 可视作二进制数据,B为高位,A为低 位,与输出Y0~Y3对应。

实验十六 译码器及数据选择器

2. 数据选择器

数据选择器又称多路选择器,多路开关。它是一个多输 入,单输出电路。数据选择器在地址码(或叫选择控制)电平的 控制下,从几个数据

实验三:数据选择器、译码器、全加器实验

标签:文库时间:2024-12-15
【bwwdw.com - 博文网】

数据选择器、译码器、全加器实验

一、实验目的

1、熟悉数据选择器的功能。

2、熟悉译码器的工作原理和使用方法。

3、设计应用译码器,进一步加深对它的理解。 4、学习用中规模集成电路的设计方法。 二、实验所用仪器和芯片 1、双4选1数据选择器 2、双2线-4线译码器

74LS153 1片 74LS139 2片

3、四两输入与非门 74LS00 1片 3、TEC-5(TDS-2)实验系统 1台 三、实验内容

1、用Quartus II设计一个4选1的数据选择器

4个输入端输入4组周期不同的信号,改变数据选择引脚的电平和使能端(低电平有效)的电平,产生四种不同的组合,观察每种组合下数据选择器的的输出信号情况; 2、用2线-4线译码器设计一个3线-8线译码器,框图如下:

D0A2A1A0GBAGBAY0Y1Y2Y3BAGY0Y1Y2Y3Y0Y1Y2Y3

3、用数据选择器(1片74LS153)设计实现一位全加器,实现电路并验证其正确性。

附74LS153和74LS139管脚图

输入

实验三 译码器、数据选择器及其应用

标签:文库时间:2024-12-15
【bwwdw.com - 博文网】

实验三 译码器、数据选择器及其应用

一、实验目的

1.熟练掌握集成译码器、数据选择器的工作原理、逻辑功能及扩展应用。 2.一般了解利用译码器、数据选择器可以实现某些逻辑函数和其它用途。

二、实验用元器件

1.双2-4译码器 74LS139×1 2.3线-8线译码器 74LS138×1 3.双4选1数据选择器 74LS153×1 4.8选1数据选择器 74LS151×1 5.2输入四与非门 74LS00×1 6.4输入二与非门 74LS20×1

三、实验内容

1、测试74LS139的逻辑功能

图1 74LS139集成电路引脚图

如图1所示,74LS139内有两个2- 4译码器,表1是译码器的真值表。E为使能端,低电平有效,它既可控制电路的工作状态,也可用于实现扩展功能。E=0时,2-4译码器工作;E=1时,输出信号全部为高电平,输出状态与输入编码无关。B、A是选择信号,可视为译码器的地址码,B为高位,A为低位,两位地址码有四种组合状态,每种组合状态对应一路输出Y0~Y3。

表1 2-4译码器真值表(注:×为任意态)

实验步骤: 1)接线

按图1的引脚接线,测试单个2- 4译码器的功能(只接74LS139芯片中的一个译码器),1B

实验三 译码器、数据选择器及其应用

标签:文库时间:2024-12-15
【bwwdw.com - 博文网】

实验三 译码器、数据选择器及其应用

一、实验目的

1.熟练掌握集成译码器、数据选择器的工作原理、逻辑功能及扩展应用。 2.一般了解利用译码器、数据选择器可以实现某些逻辑函数和其它用途。

二、实验用元器件

1.双2-4译码器 74LS139×1 2.3线-8线译码器 74LS138×1 3.双4选1数据选择器 74LS153×1 4.8选1数据选择器 74LS151×1 5.2输入四与非门 74LS00×1 6.4输入二与非门 74LS20×1

三、实验内容

1、测试74LS139的逻辑功能

图1 74LS139集成电路引脚图

如图1所示,74LS139内有两个2- 4译码器,表1是译码器的真值表。E为使能端,低电平有效,它既可控制电路的工作状态,也可用于实现扩展功能。E=0时,2-4译码器工作;E=1时,输出信号全部为高电平,输出状态与输入编码无关。B、A是选择信号,可视为译码器的地址码,B为高位,A为低位,两位地址码有四种组合状态,每种组合状态对应一路输出Y0~Y3。

表1 2-4译码器真值表(注:×为任意态)

实验步骤: 1)接线

按图1的引脚接线,测试单个2- 4译码器的功能(只接74LS139芯片中的一个译码器),1B

西北农林科技大学 - 数字电路实验 - 实验三 译码器和数据选择器

标签:文库时间:2024-12-15
【bwwdw.com - 博文网】

实验三 译码器和数据选择器

一、 实验目的

1. 熟悉中规模集成译码器电路的原理及功能; 2. 掌握中规模集成译码器的使用方法及功能测试方法; 3. 了解集成译码器的应用。

二、实验预习要求

1. 复习译码器电路工作原理;

2. 预习中规模集成电路译码器74LS138的逻辑功能及使用方法; 3. 仔细阅读实验原理与实验内容,设计相应的电路和数据表格。

三、实验原理

译码器是一个多输入、多输出的组合逻辑电路,其功能是将每个输入的二进制代码译成对应的输出高、低电平的信号,它是编码的反操作。译码器在数字系统中的用途比较广泛,它不仅常用于代码的转换,终端的数字显示,还用于数据分配、脉冲分配、存储器寻址和组合逻辑信号的产生等场合。

常用的译码器电路有二进制译码器、二-十进制译码器、显示译码器等种类,不同的功能需求可选用不同种类的译码器来实现。本实验采用TTL中规模集成译码电路74LS138译码器,其管脚分布图见附录,表实验3.1为其功能真值表。鉴于74LS138有三个附加的控制端G1、G2A、G2B,可利用其片选的作用可以级联扩展译码器的功能,也可以利用其控制功能构成一个完整的数据分配器。

1. 用74LS138实现组合逻辑功能

由于二进制译码器的每一

实验四 PCM编译码器

标签:文库时间:2024-12-15
【bwwdw.com - 博文网】

实验四 PCM编译码器

一、实验原理

抽样定理在通信系统、信息传输理论方面占有十分重要的地位。抽样过程是模拟信号数字化的第一步,抽样性能的优劣关系到通信设备整个系统的性能指标。

利用抽样脉冲把一个连续信号变为离散时间样值的过程称为抽样,抽样后的信号称为脉冲调幅(PAM)信号。

抽样定理指出,一个频带受限信号m(t),如果它的最高频率为fh,则可以唯一地由频率等于或大于2fh的样值序列所决定。在满足抽样定理的条件下,抽样信号保留了原信号的全部信息。并且,从抽样信号中可以无失真地恢复出原始信号。通常将语音信号通过一个3400 Hz低通滤波器(或通过一个300~3400Hz的带通滤波器),限制语音信号的最高频率为3400Hz,这样可以用频率大于或等于6800 Hz的样值序列来表示。

实际上,设计实现的滤波器特性不可能是理想的,对限制最高频率为3400Hz的语音信号,通常采用8KHz抽样频率。这样可以留出一定的防卫带(1200Hz)。当抽样频率fs低于2倍语音信号的最高频率fh,就会出现频谱混迭现象,产生混迭噪声,影响恢复出的话音质量。

在抽样定理实验中,采用标准的8KHz抽样频率,并用函数信号发生器产生一个频率为fh的信号来代替实际语音信号。通过改

数据选择器实验报告 - 图文

标签:文库时间:2024-12-15
【bwwdw.com - 博文网】

浙江万里学院实验报告

课程名称:电子技术基础 实验名称:数据选择器实验 专业班级:信息工程131姓名:大帅哥 一、实验目的

1.熟悉74LS153型数据选择器的逻辑功能; 2.了解74LS153的应用。 二、实验设备及器件 1.TD-DS实验箱

2.74LS02 2 输入端或非门 1 片 3.74LS04 六反相器1 片

4.74LS153 双四选一数据选择器1片 三、内容

1. 74LS153逻辑功能测试

成绩:__________ 教师:__________

S 1 0 0 0 0 A1 X 0 0 1 1 A0 X 0 1 0 1 Y 0 D11 D11 D12 D13 2.选择器的级联

(其他图类似,所以就省略)

3用数据选择器实现逻辑函数

74LS153有2位地址输入,能产生任何形式的三变量以下的逻辑函数。使用4选1数据选择器产生三变量逻辑函数:

S A1 A0 Y 0 1 0 0 1 0 1 1 0 0 1 0 1 1 0 1 0 0 0 1 0 1 1 1 D10 D20 D11 D12 D21 D13 D22 D23 数据选择器的输出就是所要求的逻辑函数Z。按下图所示接线并验证。

(其他图

类似,所以省略) A

实验四 数据选择器及其应用

标签:文库时间:2024-12-15
【bwwdw.com - 博文网】

实验四 数据选择器及其应用

一、实验目的

1、掌握中规模集成数据选择器的逻辑功能及使用方法 2、学习用数据选择器构成组合逻辑电路的方法

二、实验原理

数据选择器又叫“多路开关”。数据选择器在地址码(或叫选择控制)电位的控制下,从几个数据输入中选择一个并将其送到一个公共的输出端。数据选择器的功能类似一个多掷开关,如图4-1所示,图中有四路数据D0~D3,通过选择控制信号 A1、A0(地址码)从四路数据中选中某一路数据送至输出端Q。

图4-1 4选1数据选择器示意图 图 4-2 74LS151引脚排列

表4-1 输 入 S 输 出 A0 × 0 1 0 1 0 1 0 1 Q 0 D0 D1 D2 D3 D4 D5 D6 D7 Q A2 × 0 0 0 0 1 1 1 1 A1 × 0 0 1 1 0 0 1 1 1 0 0 0 0 0 0 0 0 1 D0 D1 D2 D3 D4 D5 D6 D7 数据选择器为目前逻辑设计中应用十分广泛的逻辑部件,它有2选1、4选1、8选1、

16选1等类别。

数据选择器的电路结构一般由与或门阵列组成,也有用传输门

实验二、数据选择器及其应用

标签:文库时间:2024-12-15
【bwwdw.com - 博文网】

实验二 数据选择器及应用

一、实验目的

1、掌握数据选择器的工作原理及逻辑功能。

2、熟悉74LS153和74LS151的引脚排列和测试方法。 3、学习用数据选择器构成组合逻辑电路的方法。

二、预习要求

1、复习组合逻辑电路的分析方法及设计方法。 2、了解数据选择器的原理及功能。 3、阅读本实验的实验原理和测试方法。

三、实验内容

1、中规模集成芯片74LS153、74LS151逻辑功能的验证。 2、用双四选一数据选择器74LS153实现八选一数据选择器。 3、用八选一数据选择器74LS151实现函数电路。 4、自行设计题目。

四、实验原理与测试方法

数据选择器又称多路转换器或多路开关,其功能是把多个通道的数据传送到唯一的公共数据通道上去。类似一个多掷开关,如图2.1所示。

图中有四路数据D0 ~ D3通过选择控制信号A1、A0(地址码)从四路数据中选中某一路数据送至输出端Y。

一个n个地址端的数据选择器,具有2n个数据选择 功能。例如:数据选择器(74LS153),n = 2,可完成四选一的功能;数据选择器(74LS151),n = 3,可完成八选一的功能。

据D1 输D

2 入

D0 Y 出

D3 A1 A0

地址码

图2.1 四选