数据选择器实验报告深圳大学

“数据选择器实验报告深圳大学”相关的资料有哪些?“数据选择器实验报告深圳大学”相关的范文有哪些?怎么写?下面是小编为您精心整理的“数据选择器实验报告深圳大学”相关范文大全或资料大全,欢迎大家分享。

数据选择器实验报告 - 图文

标签:文库时间:2024-11-05
【bwwdw.com - 博文网】

浙江万里学院实验报告

课程名称:电子技术基础 实验名称:数据选择器实验 专业班级:信息工程131姓名:大帅哥 一、实验目的

1.熟悉74LS153型数据选择器的逻辑功能; 2.了解74LS153的应用。 二、实验设备及器件 1.TD-DS实验箱

2.74LS02 2 输入端或非门 1 片 3.74LS04 六反相器1 片

4.74LS153 双四选一数据选择器1片 三、内容

1. 74LS153逻辑功能测试

成绩:__________ 教师:__________

S 1 0 0 0 0 A1 X 0 0 1 1 A0 X 0 1 0 1 Y 0 D11 D11 D12 D13 2.选择器的级联

(其他图类似,所以就省略)

3用数据选择器实现逻辑函数

74LS153有2位地址输入,能产生任何形式的三变量以下的逻辑函数。使用4选1数据选择器产生三变量逻辑函数:

S A1 A0 Y 0 1 0 0 1 0 1 1 0 0 1 0 1 1 0 1 0 0 0 1 0 1 1 1 D10 D20 D11 D12 D21 D13 D22 D23 数据选择器的输出就是所要求的逻辑函数Z。按下图所示接线并验证。

(其他图

类似,所以省略) A

数电实验报告 数据选择器及其应用 - 图文

标签:文库时间:2024-11-05
【bwwdw.com - 博文网】

实验二 数据选择器及其应用

学号: 姓名:

日期:

一、实验目的:

(1)通过实验的方法学习数据选择器的电路结构和特点。 (2)掌握数据选择器的逻辑功能及其基本应用。

二、实验设备:

数字电路实验箱,74LS00,74LS153。

三、实验原理:

数据选择器又称为多路开关,是一种重要的组合逻辑器件,它可以实现从多路数据中选择任何一路数据输出,选择的控制由专门的端口编码决定,称为地址码,数据选择器可以完成很多的逻辑功能,例如函数发生器、桶形移位器、并串转换器、波形产生器等。

四、实验内容:

1、 用与非门实现二选一数据选择器并测试。建立如图所示的实验电路。调动逻辑点评开关,

是选择器地址A0为某一定值。v为脉冲信号源,将v链接到数据输入端D1,数据通道D0接逻辑开关,改变地址端A0的值,用示波器观察选择器的输出Q。

2、 用一种74SL153及门电路设计实现一位全加器,输入用三个逻辑开关分别代表A、B、

CI,输出用两个指示灯分别代表CO、SO。

五、实验结果:

1、 与非门实现二选一数据选择器:

仿真电路图:

仿真实验结果 1kHz示波器显示结果 10kHz示波器显示结果 实际电路实验结果 从以上试验结果可看

实验报告一多路选择器

标签:文库时间:2024-11-05
【bwwdw.com - 博文网】

计算机组成原理实验报告

——实验一 多路选择器的设计与实现

专 业: 计算机科学与技术(师范) 姓 名:XXX 学 号: 指导老师: 完成日期:

一、 实验目的

1、回顾多路选择器的原理 2、熟悉Logisim软件的使用方法

3、熟悉

ISE软件的开发过程

4、锻炼使用VHDL语言面熟硬件的能力 5、熟悉Digilent Nexy3 FPGA开发板

二、 实验内容

用两种方法实现一个两位数据的2选1多路选择器 1、用Logisim软件设计2选1多路选择器并进行仿真

2、使用VHDL语言设计2选1多路选择器,并在ISE环境 下进行综合、仿真、调试,并下载到Digilent Nexy3 FPGA开发板进行验证

三、 实验过程

第一部分:用Logisim实现2选1多路选择器 Step 1:创建工程

2选1多路选择器的逻辑表达式:Z=(A* S)+

(B*S),由此可知一个2选1多路选择器

实验三:数据选择器、译码器、全加器实验

标签:文库时间:2024-11-05
【bwwdw.com - 博文网】

数据选择器、译码器、全加器实验

一、实验目的

1、熟悉数据选择器的功能。

2、熟悉译码器的工作原理和使用方法。

3、设计应用译码器,进一步加深对它的理解。 4、学习用中规模集成电路的设计方法。 二、实验所用仪器和芯片 1、双4选1数据选择器 2、双2线-4线译码器

74LS153 1片 74LS139 2片

3、四两输入与非门 74LS00 1片 3、TEC-5(TDS-2)实验系统 1台 三、实验内容

1、用Quartus II设计一个4选1的数据选择器

4个输入端输入4组周期不同的信号,改变数据选择引脚的电平和使能端(低电平有效)的电平,产生四种不同的组合,观察每种组合下数据选择器的的输出信号情况; 2、用2线-4线译码器设计一个3线-8线译码器,框图如下:

D0A2A1A0GBAGBAY0Y1Y2Y3BAGY0Y1Y2Y3Y0Y1Y2Y3

3、用数据选择器(1片74LS153)设计实现一位全加器,实现电路并验证其正确性。

附74LS153和74LS139管脚图

输入

实验四 数据选择器及其应用

标签:文库时间:2024-11-05
【bwwdw.com - 博文网】

实验四 数据选择器及其应用

一、实验目的

1、掌握中规模集成数据选择器的逻辑功能及使用方法 2、学习用数据选择器构成组合逻辑电路的方法

二、实验原理

数据选择器又叫“多路开关”。数据选择器在地址码(或叫选择控制)电位的控制下,从几个数据输入中选择一个并将其送到一个公共的输出端。数据选择器的功能类似一个多掷开关,如图4-1所示,图中有四路数据D0~D3,通过选择控制信号 A1、A0(地址码)从四路数据中选中某一路数据送至输出端Q。

图4-1 4选1数据选择器示意图 图 4-2 74LS151引脚排列

表4-1 输 入 S 输 出 A0 × 0 1 0 1 0 1 0 1 Q 0 D0 D1 D2 D3 D4 D5 D6 D7 Q A2 × 0 0 0 0 1 1 1 1 A1 × 0 0 1 1 0 0 1 1 1 0 0 0 0 0 0 0 0 1 D0 D1 D2 D3 D4 D5 D6 D7 数据选择器为目前逻辑设计中应用十分广泛的逻辑部件,它有2选1、4选1、8选1、

16选1等类别。

数据选择器的电路结构一般由与或门阵列组成,也有用传输门

实验二、数据选择器及其应用

标签:文库时间:2024-11-05
【bwwdw.com - 博文网】

实验二 数据选择器及应用

一、实验目的

1、掌握数据选择器的工作原理及逻辑功能。

2、熟悉74LS153和74LS151的引脚排列和测试方法。 3、学习用数据选择器构成组合逻辑电路的方法。

二、预习要求

1、复习组合逻辑电路的分析方法及设计方法。 2、了解数据选择器的原理及功能。 3、阅读本实验的实验原理和测试方法。

三、实验内容

1、中规模集成芯片74LS153、74LS151逻辑功能的验证。 2、用双四选一数据选择器74LS153实现八选一数据选择器。 3、用八选一数据选择器74LS151实现函数电路。 4、自行设计题目。

四、实验原理与测试方法

数据选择器又称多路转换器或多路开关,其功能是把多个通道的数据传送到唯一的公共数据通道上去。类似一个多掷开关,如图2.1所示。

图中有四路数据D0 ~ D3通过选择控制信号A1、A0(地址码)从四路数据中选中某一路数据送至输出端Y。

一个n个地址端的数据选择器,具有2n个数据选择 功能。例如:数据选择器(74LS153),n = 2,可完成四选一的功能;数据选择器(74LS151),n = 3,可完成八选一的功能。

据D1 输D

2 入

D0 Y 出

D3 A1 A0

地址码

图2.1 四选

实验四 数据选择器及其应用

标签:文库时间:2024-11-05
【bwwdw.com - 博文网】

实验四 数据选择器及其应用

一、实验目的

1、掌握中规模集成数据选择器的逻辑功能及使用方法 2、学习用数据选择器构成组合逻辑电路的方法

二、实验原理

数据选择器又叫“多路开关”。数据选择器在地址码(或叫选择控制)电位的控制下,从几个数据输入中选择一个并将其送到一个公共的输出端。数据选择器的功能类似一个多掷开关,如图4-1所示,图中有四路数据D0~D3,通过选择控制信号 A1、A0(地址码)从四路数据中选中某一路数据送至输出端Q。

图4-1 4选1数据选择器示意图 图 4-2 74LS151引脚排列

表4-1 输 入 S 输 出 A0 × 0 1 0 1 0 1 0 1 Q 0 D0 D1 D2 D3 D4 D5 D6 D7 Q A2 × 0 0 0 0 1 1 1 1 A1 × 0 0 1 1 0 0 1 1 1 0 0 0 0 0 0 0 0 1 D0 D1 D2 D3 D4 D5 D6 D7 数据选择器为目前逻辑设计中应用十分广泛的逻辑部件,它有2选1、4选1、8选1、

16选1等类别。

数据选择器的电路结构一般由与或门阵列组成,也有用传输门

实验二、数据选择器及其应用

标签:文库时间:2024-11-05
【bwwdw.com - 博文网】

实验二 数据选择器及应用

一、实验目的

1、掌握数据选择器的工作原理及逻辑功能。

2、熟悉74LS153和74LS151的引脚排列和测试方法。 3、学习用数据选择器构成组合逻辑电路的方法。

二、预习要求

1、复习组合逻辑电路的分析方法及设计方法。 2、了解数据选择器的原理及功能。 3、阅读本实验的实验原理和测试方法。

三、实验内容

1、中规模集成芯片74LS153、74LS151逻辑功能的验证。 2、用双四选一数据选择器74LS153实现八选一数据选择器。 3、用八选一数据选择器74LS151实现函数电路。 4、自行设计题目。

四、实验原理与测试方法

数据选择器又称多路转换器或多路开关,其功能是把多个通道的数据传送到唯一的公共数据通道上去。类似一个多掷开关,如图2.1所示。

图中有四路数据D0 ~ D3通过选择控制信号A1、A0(地址码)从四路数据中选中某一路数据送至输出端Y。

一个n个地址端的数据选择器,具有2n个数据选择 功能。例如:数据选择器(74LS153),n = 2,可完成四选一的功能;数据选择器(74LS151),n = 3,可完成八选一的功能。

据D1 输D

2 入

D0 Y 出

D3 A1 A0

地址码

图2.1 四选

实验三:数据选择器、译码器、全加器实验

标签:文库时间:2024-11-05
【bwwdw.com - 博文网】

数据选择器、译码器、全加器实验

一、实验目的

1、熟悉数据选择器的功能。

2、熟悉译码器的工作原理和使用方法。

3、设计应用译码器,进一步加深对它的理解。 4、学习用中规模集成电路的设计方法。 二、实验所用仪器和芯片 1、双4选1数据选择器 2、双2线-4线译码器

74LS153 1片 74LS139 2片

3、四两输入与非门 74LS00 1片 3、TEC-5(TDS-2)实验系统 1台 三、实验内容

1、用Quartus II设计一个4选1的数据选择器

4个输入端输入4组周期不同的信号,改变数据选择引脚的电平和使能端(低电平有效)的电平,产生四种不同的组合,观察每种组合下数据选择器的的输出信号情况; 2、用2线-4线译码器设计一个3线-8线译码器,框图如下:

D0A2A1A0GBAGBAY0Y1Y2Y3BAGY0Y1Y2Y3Y0Y1Y2Y3

3、用数据选择器(1片74LS153)设计实现一位全加器,实现电路并验证其正确性。

附74LS153和74LS139管脚图

输入

数据挖掘实验报告(深圳大学管理学院) - 图文

标签:文库时间:2024-11-05
【bwwdw.com - 博文网】

深圳大学实验报告

(管理学院适用)

课程名称: 数据挖掘

实验项目名称: 数据挖掘

指导教师: 宋振晖 专业: 信息管理与信息系统

报告人1: danan 学号: 班级: 12信管 报告人2: dfs 学号: 班级: 12信管 报告人3: adfsg 学号: 班级: 12信管

实验时间: 2014年-2015学年第一学期 实验报告提交时间: 2015年1月8日

指导教师批阅意见: 实验1:优 实验2:良 实验3:中 成绩评定:20 指导教师签字:宋振晖 2015年 1 月12日

一、 实验1:管理方针

1. 企业分类

铸造行业:包括五金,机械,汽车,船舶,航空,电子,武器等经济行业。

2. 实体定义

成立时间 实体名称 黄胡张建材集团有限公司 黄胡张记建材有限公司 黄胡张记陶瓷有限公司 黄胡张记钢材有限公司 黄胡张记