等精度频率计设计课程设计
“等精度频率计设计课程设计”相关的资料有哪些?“等精度频率计设计课程设计”相关的范文有哪些?怎么写?下面是小编为您精心整理的“等精度频率计设计课程设计”相关范文大全或资料大全,欢迎大家分享。
等精度频率计设计
等精度频率计
作者:孙林军 杨招弟 任战涛 指导老师:冯杰
(黄冈师等。测频模块的片外输入采
作者:孙林军 杨招弟 任战涛 指导老师:冯杰
(黄冈师范学院 物理科学于技术学院 孙林军 杨招弟 任战涛 黄冈 438000)
摘要:本设计以单片机和FPGA构成的最小系统为核心,以89C52单片机作为控
制中心,汇编语言编程。FPGA 主芯片是Altera 公司的Cyclone 系列的EP1C6Q240C8,VHDL语言编程, 内设双向口,等精度测频模块,键盘编码扫描
模块等。测频模块的片外输入采
作者:孙林军 杨招弟 任战涛 指导老师:冯杰
(黄冈师范学院 物理科学于技术学院 孙林军 杨招弟 任战涛 黄冈 438000)
摘要:本设计以单片机和FPGA构成的最小系统为核心,以89C52单片机作为控
制中心,汇编语言编程。FPGA 主芯片是Altera 公司的Cyclone 系列的EP1C6Q240C8,VHDL语言编程, 内设双向口,等精度测频模块,键盘编码扫描
模块等。测频模块的片外输入采
作者:孙林军 杨招弟 任战涛 指导老师:冯杰
(黄冈师范学院 物理科学于技术学院 孙林军 杨招弟 任战涛 黄冈 438000)
摘要:本设计以单片机
等精度的频率计系统
摘 要
随着电子信息产业的不断发展,信号频率的测量在科技研究和实际应用中的作用日益重要。传统的频率计通常是用很多的逻辑电路和时序电路来实现的,这种电路一般运行缓慢,而且测量频率的范围比较小。考虑到上述问题,本论文设计一个基于单片机技术的数字频率计。首先,我们把待测信号经过放大整形;然后把信号送入单片机的定时计数器里进行计数,获得频率值;最后把测得的频率数值送入显示电路里进行显示。本文从频率计的原理出发,介绍了基于单片机的数字频率计的设计方案,选择了实现系统得各种电路元器件,并对硬件电路进行了仿真。
关键字:单片机,频率计,测量
I
目录
第1章 第2章
引言 ................................................................................................................. 1 方案论证 ......................................................................................................... 2
2.1 数字频率计设计的几种方案
等精度数字频率计的设计
内蒙古科技大学
本科生毕业设计说明书(毕业论文)
题 目:等精度数字频率计的设计
内蒙古科技大学毕业设计说明书(毕业论文)
等精度数字频率计的设计
摘 要
本设计课题为基于FPGA和单片机的等精度数字频率计的设计。在本设计中,采用先进的自上而下的设计方法,以AT89C52单片机作为系统的主控部件,实现整个电路的信号控制、数据运算处理等功能;一片现场可编程逻辑器件FPGA(Filed Programmable Gate Array)芯片FLEX EPF10K20RC208-4完成各种时序逻辑控制、计数功能。在数字硬件电路EDA设计平台MAX+plusⅡ上,使用硬件描述语言VHDL编程完成了FPGA内部的数字硬件电路设计、编译、调试、仿真和下载。
本文详细论述了等精度数字频率计的测频原理、硬件电路的组成、设计和单片机软件编程设计。其中硬件电路包括键盘控制模块、显示模块和测量模块,键盘模块通过对六只按键的选择实现了除测频功能外的周期、脉宽、占空比测量等功能的选择;显示模块采用动态显示方式,节省了FPGA内部大量资源;AT89C52单片机的软件编程采用灵活易读的C语言。本设计将AT89C52单片机的控制灵活性和FPGA芯片的现场可编程性
等精度数字频率计的设计
等精度数字频率计的设计
(Design of equal precision digital frequency meter)
作者: 李欢 (电子工程学院 光信息科学与技术 1103班) 指导教师:惠战强
摘要:伴随着集成电路(IC)技术的发展,电子设计自动化(EDA)逐渐成为重要的设计手段,已经广泛应用于模拟与数字电路系统等许多领域。电子设计自动化是一种实现电系统或电子产品自动化设计的技术,它与电子技术、微电子技术的发展密切相关,它吸收了计算机科学领域的大多数最新研究成果,以高性能的计算机作为工作平台,促进了工程发展。
数字频率计是一种基本的测量仪器。它被广泛应用于航天、电子、测控等领域。采用等精度频率测量方法具有测量精度保持恒定,不随所测信号的变化而变化的特点。本文首先综述了EDA技术的发展概况,FPGA/CPLD开发的涵义、优缺点,VHDL语言的历史及其优点,然后介绍了频率测量的一般原理。 关键字:电子设计自动化;VHDL语言;频率测量;数字频率计
Abstract
The Electronic Design Automation (EDA) technology has become an important design m
数字频率计课程设计
武汉理工大学《数字电子电路》课程设计说明书
课程设计任务书
学生姓名: 覃朝光 专业班级: 通信1103 指导教师: 工作单位: 信息工程学院 题 目: 数字频率计的设计与实现 初始条件:
本设计既可以使用集成脉冲发生器、计数器、译码器、单稳态触发器、锁存器、放大器、整形电路和必要的门电路等,也可以使用单片机系统构建简易频率计。用数码管显示频率计数值。
要求完成的主要任务: (包括课程设计工作量及技术要求,以及说明书撰写等具体要求)
1、课程设计工作量:1周。 2、技术要求:
1)设计一个频率计。要求用4位7段数码管显示待测频率,格式为0000Hz。 2)测量频率范围:10~9999Hz。
3)测量信号类型:正弦波、方波和三角波。 4)测量信号幅值:0.5~5V。
5)设计的脉冲信号发生器,以此产生闸门信号,闸门信号宽度为1s。
6)确定设计方案,按功能模块的划分选择元、器件和中小规模集成电路,设计分电路,画出总体电路原理图,阐述基本原理。
3、查阅至少5篇参考文献。按《武汉理工大学课程设计工作规范》要求撰
课程设计(数字频率计)
课 程 设 计 说 明 书
课程名称: 题 目: 学 院: 专 业: 年 级: 学 生: 学 号: 指导教师: 完成日期:
电子技术课程设计 数字频率计 电气信息学院 电气工程与自动化 2008级 马平 312008080608140 张祖媛 2010年7月16日
西华大学课程设计说明书 数字频率计
摘 要: 数字频率计是一种用十进制数字显示被测信号频率的数字测量仪器。
其基本功能是测量正弦信号、方波信号、三角波信号以及其他各种单位时间内变化的物理量。本设计中使用的是直接测频法,即用计数器在计算1S内输入信号周期的个数。它是由模块电路组成的,包括各种集成块、逻辑器件、简单的电子器件为基础的简易数字频率计。实现了频率和周期的测量,同时,本设计还使用了扩展电路 扩大了测量范围,使用计算机辅助设计(EDA)工具,提高了设计的效率。
关键词:数字频率计,集成电路,译码,单稳触发器,集成运算放大器
Abstract:Digital frequency meter is a digital display with the de
单片机简易频率计课程设计
前言 ...................................................................................................................... 2 一、 总体设计 ...................................................................................................... 3 二、 硬件设计 ...................................................................................................... 5
AT89C51单片机及其引脚说明: ................................................................... 5 显示原理 ......................................................................................
基于FPGA的等精度数字频率计设计
2014-2015学年第1学期
课程设计
题目:基于FPGA的等精度数字频率计设计 姓名:***
学号:201295014220 班级:电气六班
摘 要
伴随着集成电路(IC)技术的发展,电子设计自动化(EDA)逐渐成为重要的设计手段,已经广泛应用于模拟与数字电路系统等许多领域。电子设计自动化是一种实现电系统或电子产品自动化设计的技术,它与电子技术、微电子技术的发展密切相关,它吸收了计算机科学领域的大多数最新研究成果,以高性能的计算机作为工作平台,促进了工程发展。
数字频率计是一种基本的测量仪器。它被广泛应用与航天、电子、测控等领域。采用等精度频率测量方法具有测量精度保持恒定,不随所测信号的变化而变化的特点。本文首先综述了EDA技术的发展概况,FPGA/CPLD开发的涵义、优缺点,VHDL语言的历史及其优点,概述了EDA软件平台QUARTUSⅡ;然后介绍了频率测量的一般原理,利用等精度测量原理,通过FPGA运用VHDL编程,利用FPGA(现场可编程门阵列)芯片设计了一个8位数字式等精度频率计,该频率计的测量范围为0-100MHZ,利
我的课程设计频率计论文 - 图文
广州大学松田学院2009届本科生毕业设计
目 录
摘要…………………………………………………………………………………Ⅰ 关键词………………………………………………………………………………Ⅰ Abstract………………………………………………………………………………Ⅱ Keywords……………………………………………………………………………Ⅱ 第1章 绪论…………………………………………………………………………1 1.1EDA技术的产生背景……………………………………………………………1 1.2采用EDA技术频率计的优势……………………………………………………1 1.3频率计的设计要求………………………………………………………………2 1.4频率计的精度与误差要求………………………………………………………2 第2章 EDA技术设计环境…………………………………………………………3 2.1VHDL简介………………………………………………………………………3 2.2CPLD设计流程……………………………………………………………………3 2.3Quartus II介绍……………………………………………………………………4 2.3.1Qu
单片机简易频率计课程设计
前言 ...................................................................................................................... 2 一、 总体设计 ...................................................................................................... 3 二、 硬件设计 ...................................................................................................... 5
AT89C51单片机及其引脚说明: ................................................................... 5 显示原理 ......................................................................................