模块八检测题(答案)

更新时间:2024-06-11 16:13:01 阅读量: 综合文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

模块八 检测题答案

(一) 填空题:

1.触发器的逻辑功能通常可用 、 、 和 等多种方法进行描述。

(功能真值表,逻辑函数式,状态转换图,时序波形图 )

2.组合逻辑电路的基本单元是 ,时序逻辑电路的基本单元是 。

(门电路,触发器 )

3. 触发器具有“空翻”现象,且属于 触发方式的触发器;为抑制“空翻”,人们研制出了 触发方式的JK触发器和D触发器。

(钟控RS,电平,边沿)

4.JK触发器具有 、 、 和 四种功能。欲使JK触发器实现Qn?1?Qn的功能,则输入端J应接 ,K应接 。

(置0 ,置1 ,保持,翻转 ,1 ,1 )

5.同步RS触发器的状态变化是在时钟脉冲 期间发生的,主从RS触发器的状态转变是在时钟脉冲 发生的。

(CP=1, 下降沿)

6.时序逻辑电路按各位触发器接受 信号的不同,可分为 步时序逻辑电路和 步时序逻辑电路两大类。在 步时序逻辑电路中,各位触发器无统一的 信号,输出状态的变化通常不是 发生的。

(时钟脉冲控制,同,异,异,时钟脉冲控制,同一时刻)

7.分析时序逻辑电路时,首先要根据已知逻辑的电路图分别写出相应的 方程、 方程和 方程,若所分析电路属于 步时序逻辑电路,则还要写出各位触发器的 方程。

(驱动,输出,次态,异,时钟脉冲)

1

8.寄存器可分为 寄存器和 寄存器,集成74LS194属于 移位寄存器。用四位移位寄存器构成环行计数器时,有效状态共有 个;若构成扭环计数器时,其有效状态是 个。

(数码,移位,双向,4 ,8 )

9.74LS194是典型的四位 型集成双向移位寄存器芯片,具有 、并行输入、 和 等功能。

(TTL,左移和右移,保持数据 ,清除数据 )

10.逻辑图输入端子有圆圈的表示 触发,输出端子有圆圈的表

示 ;不带三角符号的表示 方式,带三角符号的表示 方式;带三角符号及圆圈的表示 触发,有三角符号不带圆圈的表示 触发。

(低电平,“非”,电位触发,边沿触发方式,下降沿,上升沿) (二) 判断题

( 错 )1.基本的RS触发器具有“空翻”现象。 ( 错 )2.钟控的RS触发器的约束条件是:R+S=0。 ( 对 )3.主从型JK触发器的从触发器开启时刻在CP下降沿到来时。 ( 错 )4.触发器和逻辑门一样,输出取决于输入现态。 ( 对 )5.D 触发器的输出总是跟随其输入的变化而变化。 ( 错 )6.凡采用电位触发方式的触发器,都存在“空翻”现象。 ( 对 )7.集成计数器通常都具有自启动能力。 ( 对 )8.使用3个触发器构成的计数器最多有8个有效状态。 ( 错 )9.同步时序逻辑电路中各触发器的时钟脉冲CP不一定相同。 ( 对 )10.利用集成计数器芯片的预置数功能可获得任意进制的计数器。 ( 对 )11.555定时器可以组成产生脉冲和对信号整形的各种单元电路。 ( 错 )12.逻辑图中带三角符号的表示电位触发方式。 (三)选择题

1.仅具有置“0”和置“1”功能的触发器是( C )。

A、基本RS触发器 B、钟控RS触发器 C、D触发器 D、JK触发器

2.由与非门组成的基本RS触发器不允许输入的变量组合S?R为( A )。

2

A、00 B、01 C、10 D、11 3.钟控RS触发器的特征方程是( D )。

A、Qn?1?R?Qn B、Qn?1?S?Qn C、Qn?1?R?SQn D、Qn?1?S?RQn 4.仅具有保持和翻转功能的触发器是( B )。

A、JK触发器 B、T触发器 C、D触发器 D、Tˊ触发器 5.触发器由门电路构成,但它不同门电路功能,主要特点是( C ) A、具有翻转功能 B、具有保持功能 C、具有记忆功能 6.TTL集成触发器直接置0端RD和直接置1端SD在触发器正常工作时应( C )

A、RD=1,SD=0 B、RD=0,SD=1 C、保持高电平“1” D、保持低电平“0”

7.按触发器触发方式的不同,双稳态触发器可分为( C ) A、高电平触发和低电平触发 B、上升沿触发和下降沿触发 C、电平触发或边沿触发 D、输入触发或时钟触发 8.为避免“空翻”现象,应采用( B )方式的触发器。

A、主从触发 B、边沿触发 C、电平触发 D、上述均包括 9.为防止“空翻”,应采用( C )结构的触发器。 A、TTL B、MOS C、主从或维持阻塞

10.描述时序逻辑电路功能的两个必不可少的重要方程式是( B )。 A、次态方程和输出方程 B、次态方程和驱动方程 C、驱动方程和时钟方程 D、驱动方程和输出方程 11.四位移位寄存器构成的扭环形计数器是( B )计数器。 A、模4 B、模8 C、模16 12.能用于脉冲整形的电路是( C )。

A、双稳态触发器 B、单稳态触发器 C、施密特触发器 (四)简述题

1.触发器和门电路有何联系和区别?在输出形式上有何不同?分别为哪种电路的基本单元?

答:门电路的输出仅取决于其输入,触发器的输出不仅与输入现态有关,而且还与原来输出状态有关,即具有记忆性。门电路的输出只有一个,触发器的输

3

出是互非的两种状态。时序逻辑电路的基本单元是触发器,组合逻辑电路的基本单元是门电路。

2.何谓“空翻”现象?抑制“空翻”可采取什么措施?

答:所谓“空翻”,是指触发器在一个CP脉冲为1期间输出状态发生多次变化的现象。抑制“空翻”的最有效方法就是选用边沿触发方式的触发器。

3.触发器有哪几种常见的电路结构形式?它们各有什么样的动作特点? 答:触发器常见的电路结构形式有两个与非门或两个或非门构成的基本RS触发器、由基本RS触发器和导引门构成的钟控RS触发器、主从型JK触发器以及维护阻塞D触发器等。基本RS触发器的输出随着输入的变化而变化,电平触发;钟控RS触发器是在CP=1期间输出随输入的变化而变化;主从型JK触发器在时钟脉冲下降沿到来时触发;维持阻塞D触发器是在时钟脉冲上升沿到来时刻触发。

4.试分别写出钟控RS触发器、JK触发器和D触发器的特征方程。 答:钟控RS触发器的特征方程:Qn?1?S?RQn ,SR=0(约束条(CP?1)件);

JK触发器的特征方程:Qn?1?JQn?KQn; D触发器的特征方程:Q n +1= D n。 5.说明同步时序逻辑电路和异步时序逻辑电路有何不同?

答:同步时序逻辑电路的各位触发器是由同一个时钟脉冲控制的;异步时序逻辑电路的各位触发器的时钟脉冲控制端各不相同,状态发生变化的时间通常也不相同。

6.试述时序逻辑电路的分析步骤。

答:时序逻辑电路的一般分析步骤通常为:①确定时序逻辑电路的类型。②根据已知时序逻辑电路,分别写出相应的驱动方程、次态方程、输出方程,当所分析电路属于异步时序逻辑电路,还需要写出各位触发器的时钟方程。③根据次态方程、时钟方程或输出方程,填写状态转换真值表或状态转换图。④根据分析结果和转换真值表,得出时序逻辑电路的逻辑功能。

7.何谓计数器的自启动能力?

答:所谓自启动能力:指时序逻辑电路中某计数器中的无效状态码,若在开机时出现,不用人工或其它设备的干预,计数器能够很快自行进入有效循环体,使无效状态码不再出现的能力。

4

8.施密特触发器具有什么显著特征?主要应用有哪些?

答:施密特触发器的显著特征有两个:一是输出电压随输入电压变化的曲线不是单值的,具有回差特性;二是电路状态转换时,输出电压具有陡峭的跳变沿。利用施密特触发器的上述两个特点,可对电路中的输入电信号进行波形整形、波形变换、幅度鉴别及脉冲展宽等。

(五)分析计算题

1.已知TTL主从型JK触发器的输入控制端J和K及CP脉冲波形如题(五)1图所示,试根据它们的波形画出相应输出端Q的波形。

CPJKQ

题(五)1图 检测题(五)1波形图

2.电路及时钟脉冲、输入端D的波形如题(五)2图所示,设起始状态为“000”。试画出各触发器的输出时序图,并说明电路的功能。

Q1Q2Q3DJ1Q1Q1J2K2Q2Q2J3Q3Q3K1K3CPCPDQ1Q2Q3

题(五)2图 检测题(五)2逻辑图和波形图

解:分析:(1)电路为同步的米莱型时序逻辑电路;

(2)各触发器的驱动方程:J1=D K1=D J2=Q1n K2=Q1n J3=Q1n K3=Q2n 各触发器的次态方程:Q1n?1?Dn Q2n?1?Q1n Q3n?1?Q2n (3)根据上述方程,写出相应的逻辑功能真值表:

CP

D Q1n Q2n Q3n Q1n+1 Q2n+1 Q3n+1 5

本文来源:https://www.bwwdw.com/article/zir6.html

Top