Xilinx FPGA 引脚功能详细介绍
更新时间:2023-08-14 05:39:01 阅读量: IT计算机 文档下载
- xilinx推荐度:
- 相关推荐
XilinxFPGA引脚功能详细介绍
注:技术交流用,希望对大家有所帮助。
IO_LXXY_# 用户IO引脚
XX代表某个Bank内唯一的一对引脚,Y=[P|N]代表对上升沿还是下降沿敏感,#代表bank 号
2.IO_LXXY_ZZZ_# 多功能引脚
ZZZ代表在用户IO的基本上添加一个或多个以下功能。
Dn:I/O(在readback期间),在selectMAP或者BPI模式下,D[15:0]配置为数据口。在从SelectMAP读反馈期间,如果RDWR_B=1,则这些引脚变成输出口。配置完成后,这些引脚又作为普通用户引脚。
D0_DIN_MISO_MISO1:I,在并口模式(SelectMAP/BPI)下,D0是数据的最低位,在Bit-serial模式下,DIN是信号数据的输入;在SPI模式下,MISO是主输入或者从输出;在SPI*2或者SPI*4模式下,MISO1是SPI总线的第二位。
D1_MISO2,D2_MISO3:I,在并口模式下,D1和D2是数据总线的低位;在SPI*4模式下,MISO2和MISO3是SPI总线的MSBs。
An:O,A[25:0]为BPI模式的地址位。配置完成后,变为用户I/O口。
AWAKE:O,电源保存挂起模式的状态输出引脚。SUSPEND是一个专用引脚,AWAKE是一个多功能引脚。除非SUSPEND模式被使能,AWAKE被用作用户I/O。
MOSI_CSI_B_MISO0:I/O,在SPI模式下,主输出或者从输入;在SelectMAP模式下,CSI_B是一个低电平有效的片选信号;在SPI*2或者SPI*4的模式下,MISO0是SPI总线的第一位数据。
FCS_B:O,BPI flash 的片选信号。
FOE_B:O,BPI flash的输出使能信号
FWE_B:O,BPI flash 的写使用信号
LDC:O,BPI模式配置期间为低电平
HDC:O,BPI模式配置期间为高电平
CSO_B:O,在并口模式下,工具链片选信号。在SPI模式下,为SPI flsah片选信号。
IRDY1/2,TRDY1/2:O,在PCI设计中,以LogiCORE IP方式使用。
DOUT_BUSY:O,在SelectMAP模式下,BUSY表示设备状态;在位串口模式下,DOUT提供配置数据流。
RDWR_B_VREF:I,在SelectMAP模式下,这是一个低电平有效的写使能信号;配置完成后,如果需要,RDWR_B可以在BANK2中做为Vref。
HSWAPEN:I,在配置之后和配置过程中,低电平使用上拉。
INIT_B:双向,开漏,低电平表示配置内存已经被清理;保持低电平,配置被延迟;在配置过程中,低电平表示配置数据错误已经发生;配置完成后,可以用来指示POST_CRC状态。
SCPn:I,挂起控制引脚SCP[7:0],用于挂起多引脚唤醒特性。
CMPMOSI,CMPMISO,CMPCLK:N/A,保留。
M0,M1:I,配置模式选择。M0=并口(0)或者串口(1),M1=主机(0)或者从机(1)。
CCLK:I/O,配置时钟,主模式下输出,从模式下输入。
USERCCLK:I,主模式下,可行用户配置时钟。
GCLK:I,这些引脚连接到全局时钟缓存器,在不需要时钟的时候,这些引脚可以作为常规用户引脚。
整理为word格式
VREF_#:N/A,这些是输入临界电压引脚。当外部的临界电压不必要时,他可以作为普通引脚。当做作bank内参考电压时,所有的VRef都必须被接上。
3.多功能内存控制引脚
M#DQn:I/O,bank#内存控制数据线D[15:0]
M#LDQS:I/O,bank#内存控制器低数据选通脚
M#LDQSN:I/O,bank#中内存控制器低数据选通N
M#UDQS:I/O,bank#内存控制器高数据选通脚
M#UDQSN:I/O,bank#内存控制器高数据选通N
M#An:O,bank#内存控制器地址线A[14:0]
M#BAn:O,bank#内存控制bank地址BA[2:0]
M#LDM:O,bank#内存控制器低位掩码
M#UDM:O,bank#内存控制器高位掩码
M#CLK:O,bank#内存控制器时钟
M#CLKN:O,bank#内存控制器时钟,低电平有效
M#CASN:O,bank#内存控制器低电平有效行地址选通
M#RASN:O,bank#内存控制器低电平有效列地址选通
M#ODT:O,bank#内存控制器外部内存的终端信号控制
M#WE:O,bank#内存控制器写使能
M#CKE:O,bank#内存控制器时钟使能
M#RESET:O,bank#内存控制器复位
4.专用引脚
DONE_2:I/O,DONE是一个可选的带有内部上拉电阻的双向信号。作为输出,这个引脚说明配置过程已经完成;作为输入,配置为低电平可以延迟启动。
PROGRAM_B_2:I,低电平异步复位逻辑。这个引脚有一个默认的弱上拉电阻。
SUSPEND:I,电源保护挂起模式的高电平有效控制输入引脚。SUSPEND是一个专用引脚,而AWAKE是一个复用引用。必须通过配置选项使能。如果挂起模式没有使用,这个引脚接地。
TCK:I,JTAG边界扫描时钟。
TDI:I,JTAG边界扫描数据输入。
TDO:O,JTAG边界扫描数据输出。
TMS:I,JTAG边界扫描模式选择
5.保留引脚
NC:N/A,
CMPCS_B_2:I,保留,不接或者连VCCO_2
6.其它
GND:
VBATT:RAM内存备份电源。一旦VCCAUX应用了,VBATT可以不接;如果KEY RAM没有使用,推荐把VBATT接到VCCAUX或者GND,也可以不接。
VCCAUX:辅助电路电源引脚
VCCINT:内部核心逻辑电源引脚
VCCO_#:输出驱动电源引脚
VFS:I,(LX45不可用)编程时,key EFUSE电源供电引脚。当不编程时,这个引脚的电压应该限制在GND到3.45V;当不使用key EFUSE时,推荐把该引脚连接到VCCAUX或者GND,悬空也可以。
整理为word格式
RFUSE:I,(LX45不可用)编程时,key EFUSE接地引脚。当不编程时或者不使用key EFUSE 时,推荐把该引脚连接到VCCAUX或者GND,然而,也可以悬空。
7.GTP 引脚
MGTAVCC:收发器混合信号电路电源引脚
MGTAVTTTX,MGTAVTTRX:发送,接收电路电源引脚
MGTAVTTRCAL:电阻校正电路电源引脚
MGTAVCCPLL0,MGTAVCCPLL1:锁相环电源引脚
MGTREFCLK0/1P,MGTREFCLK0/1N:差分时钟正负引脚
MGTRREF:内部校准终端的精密参考电阻引脚
MGTRXP[1:0],MGTRXN[1:0]:差分接收端口
MGTTXP[1:0],MGTTXN[1:0]:差分发送端口
? 1.
Spartan-6系列封装概述
Spartan-6系列具有低成本、省空间的封装形式,能使用户引脚密度最大化。所有Spartan-6 LX器件之间的引脚分配是兼容的,所有Spartan-6 LXT器件之间的引脚分配是兼容的,但是Spartan-6 LX和Spartan-6 LXT器件之间的引脚分配是不兼容的。
表格 1Spartan-6系列FPGA封装
2. Spartan-6系列引脚分配及功能详述
Spartan-6系列有自己的专用引脚,这些引脚是不能作为Select IO使用的,这些专用引脚包括:
专用配置引脚,表格2所示 GTP高速串行收发器引脚,表格3所示
表格 2Spartan-6 FPGA专用配置引脚
整理为word格式
注意:只有LX75, LX75T, LX100, LX100T, LX150, and LX150T器件才有VFS、VBATT、RFUSE引脚。
表格 3Spartan-6器件GTP通道数目
注意:LX75T在FG(G)484 和 CS(G)484中封装4个GTP通道,而在FG(G)676中封装了8个GTP通道;LX100T在FG(G)484 和 CS(G)484中封装4个GTP通道,而在FG(G)676 和 FG(G)900中封装了8个GTP通道。
如表4,每一种型号、每一种封装的器件的可用IO引脚数目不尽相同,例如对于LX4 TQG144器件,它总共有引脚144个,其中可作为单端IO引脚使用的IO个数为102个,这102个单端引脚可作为51对差分IO使用,另外的32个引脚为电源或特殊功能如配置引脚。
表格 4Spartan6系列各型号封装可用的IO资源汇总
整理为word格式
表格 5引脚功能详述引脚名方向描述
User I/O Pins
IO_LXXY_#Input/
Output
IO表示这是一个具有输入输出功能的引脚,XX表示该引脚在其Bank内的惟一标识,Y表示是差分引脚的P还是N引脚
Multi-Function Pins
IO_LXXY_ZZZ_#Zzz代表该引脚除IO功能之外的其他功能,
Dn Input/
Output
(during
readback)
在SelectMAP/BPI模式中,D0—D15是用于配置操作的数据引脚,在从SelectMAP的回读阶段,当RDWR_B为低电平时,Dn为输出引脚,在配置过程结束后,该引脚可作为通用IO口使用
整理为word格式
整理为word格式
整理为word格式
3. Spartan-6系列GTP Transceiver引脚
整理为word格式
引脚名
方向描述
GTP Transceiver Pins
MGTAVCC N/A收发器混合电路供电电源
MGTAVTTTX,
MGTAVTTRX
N/A TX、RX电路供电电源
MGTAVTTRCAL N/A电阻校准电路供电电源
MGTAVCCPLL0
MGTAVCCPLL1
N/A PLL供电电源
MGTREFCLK0/1P Input正极参考时钟
MGTREFCLK0/1N Input负极参考时钟
MGTRREF Input内部校准电路的精密参考电阻
MGTRXP[0:1]Input收发器接收端正极
MGTRXN[0:1]Input收发器接收端负极
MGTTXP[0:1]Output收发器发送端正极
MGTTXN[0:1]Output收发器发送端负极
如表6所示,对LX25T,LX45T而言,只有一个GTP Transceiver通道,它的位置是X0Y0,所再Bank号为101;其他信号GTP Transceiver的解释类似。
表格 6GTP Transceiver所在Bank编号
关于XILINX FPGA中VRP/VRN管脚的使用
整理为word格式
XILINX公司的Virtex系列FPGA芯片上,每个BANK都有一对VRP/VRN管脚。VRP/VRN管脚是一对多功能管脚,当一个BANK使用到某些DCI(Digitally Controlled Impedance)接口电平标准时,需要通过该BANK的VRP/VRN管脚接入参考电阻。此时,VRN通过一个参考电阻R上拉到Vcco,VRP通过一个参考电阻R下拉到地。VRP/VRN管脚提供一个参考电压供DCI内部电路使用,DCI内部电路依据此参考电压调整IO输出阻抗与外部参考电阻R匹配。当使用到DCI级联时,仅主BANK(master)需要通过VRP/VRN提供参考电压,从BANK(slave)不需要使用VRP/VRN,从BANK的VRP/VRN管脚可当成普通管脚使用。当VRP/VRN不用于DCI 功能时,可用于普通管脚。
不需要VRP/VRN外接参考电阻的DCI输出接口电平标准有:
HSTL_I_DCI
HSTL_III_DCI
HSTL_I_DCI_18
HSTL_III_DCI_18
SSTL2_I_DCI
SSTL18_I_DCI
SSTL15_DCI
不需要VRP/VRN外接参考电阻的DCI输入接口电平标准有:
LVDCI_15
LVDCI_18
LVDCI_25
LVDCI_DV2_15
LVDCI_DV2_18
LVDCI_DV2_25
友情提示:本资料代表个人观点,如有帮助请下载,谢谢您的浏览!
整理为word格式
正在阅读:
Xilinx FPGA 引脚功能详细介绍08-14
ThinkPad X240用户指南V2.0联想 官方 用户指南 说明书04-06
发改委立项-自动化轨道交通产业园项目可行性研究报告 - 图文03-27
导学案46问答52问06-05
教师即席演讲题目11-01
企业内部安全生产检查与监督制度通用范本06-12
储煤混煤场施组 - 图文05-14
初中物理电学试题有答案.(电荷.电路)08-27
CFC-201P称重仪表说明书12-13
- 供应商绩效评价考核程序
- 美国加州水资源开发管理历史与现状的启示
- 供应商主数据最终用户培训教材
- 交通安全科普体验教室施工方案
- 井架安装顺序
- 会员积分制度
- 互联网对美容连锁企业的推动作用
- 互联网发展先驱聚首香港
- 公司文档管理规则
- 机电一体化系统设计基础作业、、、参考答案
- 如何选择BI可视化工具
- 互联网产品经理必备文档技巧
- 居家装修风水的布置_家庭风水布局详解
- 全省基础教育信息化应用与发展情况调查问卷
- 中国石油--计算机网络应用基础第三阶段在线作业
- 【知识管理专题系列之五十八】知识管理中如何实现“场景化协同”
- 网络推广方案
- 中国石油--计算机网络应用基础第二阶段在线作业
- 汽车检测与维修技术专业人才培养方案
- 详解胎儿颈透明层
- 功能
- Xilinx
- 介绍
- 详细
- FPGA
- 2010年3月证券从业资格考试《基础知识》真题及答案
- 材冶学院青山校区考试安排
- 故事——桃树下的小白兔
- 中国联通集团客户行业应用演示
- 解析中国传统建筑的文化特征
- 英语小葵花学前基础练习第116期
- 奥林巴斯CCD工具显微镜校准步骤解释图-20091215
- 14-软件定义网络
- 人教版小学四年级语文下册期末复习资料
- 学习部加强晚自习监督计划
- 民主生活会领导班子整改措施
- 印刷厂中设计师需要注意的七大印刷事项
- 预应力混凝土连续箱梁腹板裂缝的成因分析与防治
- 怎样估计电源负载瞬态响应
- 快乐学习班会(学习方法介绍)
- EN71 Part 1 修改内容
- 脾胃虚弱吃什么食物养胃
- 2010年海南省数据库入门深入
- 设计交底及图纸会审纪要
- (1)大一数学试题及答案