1下列逻辑电路中为时序逻辑电路的是

更新时间:2024-03-22 20:01:01 阅读量: 综合文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

习题七

一、选择题

1.下列逻辑电路中为时序逻辑电路的是 。

A.变量译码器 B.加法器 C.数码寄存器 D.数据选择器 2.同步时序电路和异步时序电路比较,其差异在于后者 。 A.没有触发器 B.没有统一的时钟脉冲控制 C.没有稳定状态 D.输出只与内部状态有关

3.若要设计一个脉冲序列为1101001110的序列脉冲发生器,应选用 个触发器。

A.2 B.3 C.4 D.10 二、判断题(正确打√,错误的打×)

1.同步时序电路由组合电路和触发器两部分组成。( ) 2.组合电路不含有记忆功能的器件。( ) 3.时序电路不含有记忆功能的器件。( ) 4.同步时序电路具有统一的时钟CP控制。( ) 5.异步时序电路的各级触发器类型不同。( )

6.在同步时序电路的设计中,若最简状态表中的状态数为2N,而又是

用N级触发器来实现其电路,则不需检查电路的自启动性。( ) 7.时序逻辑电路与组合逻辑电路的最大区别在于,它具有存储和记忆功能。 ( ) 8.异步时序电路中的各触发器的状态转换不是在同一时刻进行的。( )

三、填空题

1.寄存器按照功能不同可分为两类: 寄存器和 寄存器。

2.数字电路按照是否有记忆功能通常可分为两类: 、 。

3.由四位移位寄存器构成的顺序脉冲发生器可产生 个顺序脉冲。 4.时序逻辑电路按照其触发器是否有统一的时钟控制分为 时序电路和 时序电路。 四、分析题

1:用JK触发器和门电路设计一个同步七进制计数器。

2:分析图P7-1所示时序电路的逻辑功能,设各触发器为TTL型,初始状态为Q = 0,试写出:

1、驱动方程; 2、状态方程;

图P7-1

3:分析如图P7-2所示时序电路的逻辑功能,试写出: 1、 各触发器的驱动方程; 2、 状态方程和输出方程; 3、 画出电路的状态转换图;

图P7-2

4:分析如图P7-3时序逻辑电路的功能,设触发器初始状态为0,试写出: 1、 各触发器的驱动方程; 2、 状态方程和输出方程; 3、 画出状态转换图时序图;

图P7-3

5:分析如图P7-4时序逻辑电路,试写出: 1、各触发器的驱动方程; 2、状态方程; 3、输出方程;

图P7-4

6:分析图P7-5所示的逻辑功能,设初态为Q2= Q1= Q0= 0,试写出: 1、 驱动方程; 2、 状态方程;

图P7-5

7:分析图P7-6所示时序电路,试写出: 1、 驱动方程; 2、状态方程;

图P7-6

8:已知电路如图P7-7所示,设触发器初态为00,试写出: 1、驱动方程; 2、状态方程; 3、输出方程;

图P7-7

9:分析图P7-8所示时序电路,试写出: 1、时钟方程; 2、驱动方程; 3、状态方程;

图P7-8

本文来源:https://www.bwwdw.com/article/w688.html

Top