五人表决器的设计

更新时间:2023-12-28 10:20:01 阅读量: 教育文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

《数字与逻辑电路基础》课程设计

——五人表决器的设计

姓 名:

学 号:2015 学 院:自动

任课 教师:冯

目录..........................................................................................................................2 引言 ............................................................................................................................ 3 摘要 .......................................................................................... 错误!未定义书签。 实验设计原理 .......................................................................... 错误!未定义书签。 实验步骤 .................................................................................. 错误!未定义书签。 真值表 ........................................................................................................................ 4 卡诺图 ........................................................................................................................ 5 电路图 ........................................................................................................................ 7 Multisim仿真截图 ........................................................................................................ 8 电路设计总结 ............................................................................................................... 8

引言:

现在火热的综艺节目都会请一些评委为参赛选手进行通过与否进行评判,最后给出通过与否的结果。而评委进行表决时,都会有不同结果,此时,就需要一个多人表决器,而本次设计是为五人表决结果的输出,解决了对每一位评委结果的分析,直接给出最终通过与否

的结果。

摘要:

74HC153芯片是两个四选一数选器共用两个地址码,两个四选一输出端分别输出,两个使能端分别控制,且为低电平有效。由于只有两个地址输入端,则需要构造第三个地址输入端,两四选一数选器分

区工作。

实验设计原理分析:

先用扩展法将74HC153设计构成三输入八选一数据选择器,再利用降维法实现五变量到三变量,最后加上适当的基础门电路即可实现五

人多路表决器。最后用Multisim进行仿真实验。

实验步骤如下:

一.列出5人表决结果真值表。

A 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 B 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 C 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 D 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 E 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 Y 0 0 0 0 0 0 0 1 0 0 0 1 0 1 1 1 0 0 0 1 0 1 1 1 0 1 1 1 1 1 1 1

CD AB 00 01 11 10 00 0 0 0 0 01 0 0 1 0 11 0 1 1 1 10 0 0 1 0 二.由真值表画出卡诺图。

(E=0)

CD AB 00 01 11 10 00 0 0 1 0 01 0 1 1 1 11 1 1 1 1 10 0 1 1 1

(E=1)

本文来源:https://www.bwwdw.com/article/vdnx.html

Top