广东海洋大学数电历年考题-答案

更新时间:2023-09-09 20:50:01 阅读量: 教育文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

广东海洋大学 -- 学年第 学期

班级:《数字电子技术基础》课程试题

课程号: 16632205 题 号 各题分数 密■ 考试 □ 考查

■ A卷

□ B卷

■ 闭卷

□ 开卷

100 一 二 三 四 五 六 七 八 九 十 总分 阅卷教师 10 25 15 30 20 姓名:实得分数 一. 填空题。(每题2分,共10分) 1.将二进制数化为等值的十进制和十六进制:

(1100101)2=( )10 =(

)16

)补。

学号:2.二进制数(-1011)2的原码(

)原、补码(

封3.输出低电平有效的3线 – 8线译码器的地址输入为110时,其8个输出

端Y7~Y0的电平依次为 。 4.写出J、K触发器的特性方程: ; 5.TTL集电极开路OC门必须外接________才能正常工作。

二.单项选择题。(1~15每题1分,16~20每题2分,共25分) 1.余3码10001000对应的8421码为( )。

A.01010101 B.10000101 C.10111011 D.11101011 2.使逻辑函数F?(A'?B')(B?C')(A'?C)为0的逻辑变量组合为( ) A. ABC=000 B. ABC=010 C. ABC=011 D. ABC=110 3.标准或-与式是由( )构成的逻辑表达式。

A.与项相或 B. 最小项相或 C. 最大项相与 D.或项相与 4.由或非门构成的基本R、S触发器,则其输入端R、S应满足的约束条件

第 1 页 共 45 页

试题共 8 线 页 加白纸 1 张 为( )。

A. R+S=0 B. RS=0 C. R+S=1 D.RS=1 5.一个8选一数据选择器的地址输入端有( )个。

A.1 B.2 C.3 D.8

6.RAM的地址线为16条,字长为32,则此RAM的容量为( )。 A.16×32 位 B. 16K×32位 C. 32K×32位 D.64K×32位 7.要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为( )。 A.JK=00 B. JK=01 C. JK=10 D. JK=11 8. 用8个触发器可以记忆( )种不同状态. A.8 B.16 C.128 D.256 9. 多谐振荡器可以产生下列哪种波形( ) A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波 10.输出在每个时钟周期翻转一次的触发器是( )。

A. T′ 触发器 B. T触发器 C. D触发器 D. JK触发器

11.对于CMOS的与非门,若其一个输入端不用时,最好应该如何处理?( )

A. 接地 B. 悬空 C. 通过电阻接电源 D. 以上都可 12. 当TTL与非门的输入端悬空时相当于输入为( ) A.逻辑0 B.逻辑1 C.不确定 D.0.5V 13. 在下列电路中,只有( )属于组合逻辑电路. A. 触发器 B. 计数器 C.数据选择器 D.寄存器. 14. 数码管的每个显示线段是由( )构成的. A.灯丝 B.发光二极管 C.发光三极管 D.熔丝. 15.逻辑函数F=A⊕B和G=A⊙B满足关系( )。

第 2 页 共 45 页

A. F=G′ B. F=G′+1 C. F′=G′ D. F=G

16.下列四种类型的逻辑门中,可以用( )实现三种基本运算。

A. 与门 B. 或门 C. 非门 D. 与非门

17. 逻辑函数F(A,B,C)=∑m(1,2,3,6);G(A,B,C)= ∑m(0,2,3,4,5,7)则F和G相“与”的结果是( )。

A.m2+m3 B. 1 C. A′+B D. A+B

18. 某移位寄存器的时钟脉冲频率为100KHZ,欲将存放在该寄存器中的数左移4位,完成该操作需要( )时间。 A.10μs B.40μs C.100μs

D.400ms

19. 将D触发器改造成T触发器,图1所示电路中的虚线框内应是( )。

A. 或非门 B. 与非门 C. 异或门 D. 同或门

20.8位DAC转换器,设转换系数k=0.05, 数字01000001转换后的电压值为( V。

A.0.05 B.3.25 C.6.45 D. 0.4 三. 函数化简题。(共15分)

1.用代数法求函数F(A,B,C)=AB?AC?B?C??A?B? 的最简“与-或”表达式。(本题4分)

2.用卡诺图化简逻辑函数(本题6分)

第 3 页 共 45 页

) F(A,B,C,D)=∑m(2,3,9,11,12)+∑d(5,6,7,8, 10,13) 求出最简“与-或”表达式。

3.求函数F?A(B?C)?AB的最小项表达式。(5分)

四.分析题。(共30分)

1.写出F表达式。(本题4分)

F=

2.已知反相输出的施密特触发器的正向域值电压为VT+ =3V,负

第 4 页 共 45 页

向域值电压为VT- =1.5V,电压输入端VI波形如下,请画出输出端Vo的波形。(本题6分)

3.(本题10分)电路如图,所用器件为4选1数据选择器.

A A1 A0 B S Y L D3 D2 D1 D0 C (1)写出四选一数据选择器的输出逻辑表达式。(3分) Y=

(2)在图中所示输入下,写出L的表达式。(4分)

(3)画出函数L的真值表。(3分)

第 5 页 共 45 页

课程号: 16632205 √ 考试 □ 考查

√ A卷

□ B卷

100 √ 闭卷

□ 开卷

阅卷教师 题 号 一 二 三 四 五 六 七 八 总分 各题分数 10 10 40 20 20 实得分数

一、填空题(每空1分,共10分)

1.如果采用二进制代码为200份文件顺序编码,最少需用 位。 2.和二进制数(1010.01)2等值的十进制数为 。

3.二进制数(+0000110)2的原码为 、反码为 补码为 。

4.逻辑函数式A⊕0的值为 。

5.逻辑函数式Y = A′ BC′ + AC′ + B′C的最小项之和的形式为 。 6. 组合逻辑电路的特点是 。

7.若存储器的容量为512K×8位,则地址代码应取 位。 8.D/A转换器的主要技术指标是转换精度和 。

二、单项选择题(每小题2分,共10分) 1.逻辑代数中的三种基本运算指( )。

(a)加、减运算 (b)乘、除运算 (c)与、或、非运算 (d)优先级运算 2.若两个逻辑式相等,则它们的对偶式( )。

(a)不一定相等 (b)可能为0 (c) 可能为1 (d) 一定相等 3.正逻辑的高电平表示为( )。

(a) 0 (b)1 (c)原变量 (d)反变量 4.三态门电路的输出可以为高电平、低电平及( )。

第 16 页 共 45 页

(a)0 (b)1 (c)高阻态 (d)导通状态 5.随着计数脉冲的不断输入而作递增计数的计数器称为( )。 (a)加法计数器 (b)减法计数器 (c)可逆计数器 (d)加/减计数器 三、分析题(每小题10分,共40分)

1.已知逻辑函数Y1 和Y2的真值表如表1所示,试写出Y1 和Y2的逻辑函数式。 表1

A B C 0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 1Y1Y21 11 00 10 01 11 00 11 0

2.分析图1所示时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图和时序图。

1JC11CLK1KFF11Q11JC11KFF2Q2Y

F=ABC+ABC+AB 图1

3.写出如图2组合逻辑电路输出的最简与或式:

AA2

BA1

CA0 D0

CT54LS151D1D2D3D4D5D6D7S\第 17 页 共 45 页

图2

4.由两个三态门组成的逻辑电路如图3所示,试分析其逻辑功能。

数据线?A

11?1

AA 1 G121B2G2?AnGnG(b) 图3 (a)四、连电路、画波形(每小题10分,共20分) 1.如图4,用555定时器接成多谐振荡电路。

8 4 7 2 3 6 5 1 图4

2.若反相输出的施密特触发器输入信号波形如图5所示,试画出输出信号的波形。施密特触发器的转换电平VT+、VT-已在输入信号波形图上标出。

vIvOVI 0 VT+VT-t第 18 页 共 45 页 0tVO

图5

3.如图6,将JK触发器转换为D触发器。

&X=1FF1JC11KQ1Q1FF01JC11KQ0Q0ZCP五、设计题(每小题10分,共20分)

1.试用3线---8线译码器74LS138和必要的门电路产生如下多输出逻辑函数,并画出逻辑原理图。74LS138的功能表见附表1。

Y1 = AB + A′C Y2 = A′C′ + AB′C + BC Y3 = B′C′ + A′ BC

2.已知4位同步二进制计数器74LS161的功能表如表2所示,试由它构成12进制计数器。要求写出设计原理及画出逻辑原理图。可以附加必要的逻辑门电路。 附表1 3线——8线译码器74LS138的功能表

输 入'S1S2+S3'A2A1A00×××××1×××1000010001100101001110100101010110110111输 出Y0'Y1'Y2'Y3'Y4'Y5'Y6'Y7'11111111111111110111111110111111110111111110111111110111111110111111110111111110第 19 页 共 45 页

表2 4位同步二进制计数器74LS161的功能表

CLKRD'LD'EPET工作状态 0置零 ×1×0××××预置数(同步)

×01保持

×1111×0保持(但C = 0) 1111计数

GDOU-B-11-302

广东海洋大学 —— 学年第 学期

《数字电子技术基础》课程试题

课程号: 16632205

? 考试 □ A卷 ? 闭卷

□ 考查 ? B卷 □ 开卷 题 号 一 二 三 四 五 六 七 八 总分 阅卷教师 各题分数 20 10 10 6 6 12 12 24 100 实得分数 第 20 页 共 45 页

班级: 姓名:

A、8421BCD码 B、余三码 C、格雷码 D、5421码 13、TTL与非门的输入端悬空时相当于输入为( ) A、逻辑1 B、逻辑0 C、高电平 D、低电平 14、D/A转换器主要的技术指标有( )

A、分辨率 B、转换误差 C、转换精度 D、转换速度 15、存储器的扩展方式有( )

A、位扩展 B、字扩展 C、字节扩展 D、双字扩展 三、计算题(共10分)

1、用卡诺图化简逻辑函数

F(A,B,C,D)=Σ(0,6,8,13,14)+d(2,4,10) 求出最简与或式(5分)

2、用公式化简法化简下列逻辑函数为最简与或形式

Y(A,B,C,D)?A?B?CD?A?BD (5分)

第 41 页 共 45 页

四、分析题(每题6分,共30分)

1、分析图示逻辑电路,要求:(1)写出函数的逻辑表达式,(2)列出真值表,(3)分析电路功能。(6分)

2、触发器电路如图所示,写出电路驱动方程和状态方程,并画出Q0和Q1的输出波形,假设初始状态为Q0=Q1=0(6分)

第 42 页 共 45 页

3、写出如下电路的输出Z,74HC153是双四选一数据选择器。(6分)

4、写出如下电路的状态方程和驱动方程,画出状态转换图。(6分)

第 43 页 共 45 页

5、已知反相输出的施密特触发器的正向域值电压为VT+ =3V,负向域值电压为VT- =1.5V,电压输入端VI波形如下,请在下图画出输出端Vo的波形。(本题6分)

五、设计题(每题10分,共20分)

1、用74LS138和与非门设计函数

Y1=AB+AC+BC

Y2=(A+B)(A+C) (10分)

第 44 页 共 45 页

2.同步十六进制计数器的逻辑符号如图,功能表如下, Q3为最高位,Q0为最低位。利用置零端R?实现84进制计数器,在下图中画出电路接线图。(注:可以采用门电路)(10分)

第 45 页 共 45 页

A1 A0

Y 74LS153

S

D0 D1 D2 D3

图(5)

七、电路如图(6)所示。设各触发器的初态为0,试写出电路的驱动方程、状态方程和Z的输出方程;画出CP脉冲作用下Q1、Q2和Z端的输出波形。(12分)

Q1 Q2

A D FF1 K J FF2 ≥1 Z CP

图(6)

CPA

第 26 页 共 45 页

八、设计题(24分): 1.(12分)设计一个三人表决电路,规定必须有两人以上同意时提案方可通过。试用3线- 8线译码器(74LS138)和门电路实现。

2.(6分)试利用复位端Cr将同步十进制计数器74LS160接成六进制计数器。

第 27 页 共 45 页

且画出状态转换图。

ET EP

CP Cr

Q3 Q2 Q1 Q0

74LS160

CO LD D3 D2 D1 D0

3.(6分)试用555定时器设计一个单稳态触发器,要求输出脉冲宽度为11ms。

(设电阻为10K?)

8

7 2 6

4

VCC RD DISC

VTR TH

O

3

555

VCO

GND

1

5

第 28 页 共 45 页

附录:

74LS161、74LS160功能表(161为十六进制、160为十进制):

输 入 输 出 Cr LD ET EP CP D3 D2 D1 D0 Q3 Q2 Q1 Q0 0 × × × × × × × × 0 0 0 0 1 0 × × ↑ d c b a d c b a 1 1 0 × × × × × × 保 持 1 1 × 0 × × × × × 保 持 1 1 1 1 ↑ × × × × 计 数 GDOU-B-11-302

广东海洋大学 —— 学年第 学期

《数字电子技术基础》课程试题

课程号: 16632205

? 考试 ? A卷 ? 闭卷

□ 考查 □ B卷 □ 开卷 题 号 一 二 三 四 五 六 七 八 总分 阅卷教师 各题分数 20 10 10 6 6 12 12 24 100 实得分数

第 29 页 共 45 页

班级: 姓名: 二、填空题(每空1分,共20分): 1

为: 。

2.(46)( )( )( )10=2=16=8421BCD

3.图(1)为8线-3线优先编码器,优先权最高的是 ,当同时输入I5'、

I3'时,输出Y2'Y1'Y0'= 。

4.用CMOS门电路驱动TTL门电路必须考虑 问题。 5.一个双输入端的TTL与非门和一个双输入端的CMOS与非门,它们的输入端均是一端接高电平,另一端通过一个10k?的电阻接地,则TTL与非门输出为 ,CMOS与非门输出为 。

6.(+35)10的反码为 ;(-35)10的补码为 。(用8位二进制表示)

7.Y=(A?B)(A'?C):在 条件下,可能存在 型冒险。 8.对n个变量来说,最小项共有 个;所有的最小项之和恒为 。 9.A+1 = 。

10.已知施密特触发器的电压传输特性曲线如图(2)所示:

第 30 页 共 45 页

图(1) 图(2)

则该施密特触发器的UT+= 、UT-= 、ΔUT= ; 是 (同相还是反相)施密特触发器。

三、判断题(对的打√,错的打×;每小题1分,共10分):

( )1、普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。

( )2、单稳态触发器的输出脉宽是指暂稳态的持续时间,它由外加触发脉冲决定。

( )3、门电路的噪声容限越小,抗干扰能力越强。

( )4、共阴接法发光二极管数码显示器需选用有效输出为低电平的七段显示译码

器来驱动。

( )5、双积分ADC具有抗干扰能力强、稳定性好,但转换速度慢的特

第 31 页 共 45 页

点。

( )6、寻址容量为8K×4的RAM需要10根地址线。 ( )7、格雷码具有任何相邻码只有一位码元不同的特性。

( )8、转换精度和转换速度是衡量ADC和DAC性能优劣的主要标志。 ( )9、若逐次逼近型ADC的输出为8位,设时钟脉冲频率为1MHz,则完成一

次转换操作需要10us。

( )10、存放CMOS电路的容器可以是任意材料制成的。

三、单项选择题:(每小题1分,共10分;请将正确答案的编号填入表格中) 1 2 3 4 5 6 7 8 9 10 1.组合逻辑电路输入端信号同时向相反方向变化时,其输出端( )。 (1)一定输出尖峰脉冲 (2) 有可能输出尖峰脉冲 (3)尖峰脉冲不可以控制 (4) 都不是 2.三极管作为开关使用时主要工作在( )。 (1)饱和区、放大区 (2) 击穿区、截止区

(3)放大区、击穿区 (4) 饱和区、截止区 3.某ADC电路的全量程为10V,为了获得分辨率为10mV,则该电路的输入数字量至少为( )位。

(1)7 (2)8 (3)9 (4)10

4.利用PAL产生一组有4个输入变量,3个输出的组合逻辑函数,每个函数所包含与项的最大数是6个,则所选PAL的输入端数,与项数,以及输出端数是( )。

(1)8,18,3 (2)4,18,3 (3)4,6,3 (4)8,6,3 5. 组合逻辑电路与时序逻辑电路的主要区别是 。

(1) 任意时刻的输出信号与前一时刻的电路状态是否有关 (2)是否包含门电路

(3)输入与输出信号的个数 (4)包含门电路的数量 6.要构成容量为4K×8的RAM,需要 片容量为1K×2的RAM。

第 32 页 共 45 页

(1)4 (2)8 (3)16 (4)32 7.若输入CP脉冲的频率为10kHz,通过某计数器后输出信号的频率为1kHz;则该计数器的模为( )。 (1)4 (2)8 (3)10 (4)12

8. 逻辑函数F(A,B,C) = B + A’C的最小项之和标准表达式为( )。 (1) F = ∑(1,2,3,6,7) (2) F = ∑(1,2,4,6,7)

(3) F = ∑(1,2,5,6,7) (4) F = ∑(1,2,4,5,7)

9.时钟为1MHz的移位寄存器,串行输入数据经8us后到达并行输出端,则该寄存器的位数为( )。

(1)4 (2)6 (3)8 (4)10 10.当T触发器T=1时,触发器具有 功能。 (1)保持 (2)计数 (3)禁止 (4)预置位 四、(每小题3分,共6分): (1)F1(A,B,C)= AB?A'C?B'C

(2)F2(A,B,C,D) = Σm(0,1,2,5,6,7,14,15)+Σd(8,9,10,11,

12,13)

五、写出图(3)所示电路的输出表达式(每小题3分,共6分):

第 33 页 共 45 页

图(3a) 图(3b)

六、分析、计算题(12分) 1.(6分)试分析图(4)所示电路为几进制计数器,且画出状态转换图。

0 0 0

图(4) 2.(6分)试写出图(5)电路L的逻辑函数式,且说明电路的功能。 (74LS138:3线-8线译码器)

第 34 页 共 45 页

A B C

L

图(5)

七、电路如图(6)所示。设各触发器的初态为0,试写出电路的驱动方程、状态方程和Z的输出方程;画出CP脉冲作用下Q1、Q2和Z端的输出波形。(12分) Q1 Q2

A

D FF1

K J FF2

=1

Z

CP

图(6)

第 35 页 共 45 页

CPA

八、设计题(24分): 1.(12分)试设计用3 个开关控制一个电灯的逻辑电路,要求当改变任何一个开关的状态时都能控制电灯由亮变灭或由灭变亮。试用4选1数据选择器(74LS153)和门电路实现。

第 36 页 共 45 页

A1 A0

Y 74LS153

S

D0 D1 D2 D3

2.(6分)试利用置数端LD将同步十进制计数器74LS160接成计数状态为5?6?7?8?9?5循环的五进制计数器。且画出状态转换图。

ET EP

CP Cr

Q3 Q2 Q1 Q0

74LS160

CO LD D3 D2 D1 D0

3.(6分)试用555定时器设计一个多谐振荡器,要求输出脉冲周期为21ms,占空比为2/3。 (设电阻为10K?)

第 37 页 共 45 页

8

4

7 VCC RD DISC

VO

3

2 TR 555

6VCO

5

TH

GND

1

74LS161、74LS160功能表(161为十六进制、160为十进制):输 入 输 出 Cr LD ET EP CP D3 D2 D1 D0 Q3 Q2 Q1 Q0 0 × × × × × × × × 0 0 0 0 1 0 × × ↑ d c b a d c b a 1 1 0 × × × × × × 保 持 1 1 × 0 × × × × × 保 持 1 1 1 1 ↑ × × × × 计 数 GDOU-B-11-302

广东海洋大学 - 学年第 学期

《数字电子技术基础》课程试题

课程号: 16632205

■ 考试

■ A卷 ■ 闭卷

第 38 页 共 45 页

附录:

班级: 姓名 题 号 各题分数 实得分数 一 10 □ 考查

二 30 □ B卷

100 □ 开卷

三 10 四 30 五 总分 阅卷教师 20 一、填空题(每空1分,共10分)

1、(1011.101)2=( )10=( )16。

2、已知函数F?A?B,则F的与非-与非表达式为( ),与或非表达式为( )。

3、n个变量可构成( )个最小项,变量的每组取值可使( ) 个最小项值为1。

4、OC门工作时的条件是( )。 5、对于JK触发器,若J?K,则可构成( )触发器;若J?K?,则可构成( )触发器。 二、选择题(每题2分,共30分) (1-10为单项选择题)

1、函数A?B与A??B?( )

A、互为反函数 B、互为对偶式 C、相等 D、以上都不对

2、硅二极管导通和截止的条件是( )

A、VD>0.7V VD<0.5V B、VD>0.5V VD<0.7V C、VD>0.7V VD<0.7V D、VD>0.5V VD<0.5V

3、标准与或式是由( )构成的逻辑表达式

A、最大项之和 B、最小项之积 C、最大项之积 D、最小项之和

第 39 页 共 45 页

4、为实现F=ABCD,下列电路接法正确的是( )

A B C D 5、下列电路中属于组合逻辑电路的是( ) A、触发器 B、计数器 C、数据选择器 D、寄存器 6、RS触发器的约束条件是( )

A、RS=0 B、R+S=1 C、RS=1 D、R+S=0

7、用触发器设计一个17进制的计数器所需触发器的数目是( A、2 B、3 C、4 D、5 8、多谐振荡器可产生的波形是( )

A、正弦波 B、矩形脉冲 C、三角波 D、锯齿波 9、要构成容量为4Kx8的RAM,需容量为256x4的RAM( ) A、2个 B、4个 C、32个 D、8个 10、下来不属于模数转换步骤的是( )

A、采样 B、保持 C、滤波 D、编码

(11-15为多项选择题)

11、下列说法中不正确的是( ) A、已知逻辑函数A+B=AB,则A=B B、已知逻辑函数A+B=A+C,则B=C C、已知逻辑函数AB=AC,则B=C D、已知逻辑函数A+B=A,则B=1 12、以下代码中为无权码的是( )

第 40 页 共 45 页

一、填空题(每空1分,共20分):

1.寻址容量为2K×8的RAM需要 根地址线。

2. (-42)10的反码为 ;(+42)10的补码为 。(用8位二进制表示)

'3.图(1)为8线-3线优先编码器,优先权最高的是 ,当同时输入I3、

I1'时,输出Y2'Y1'Y0'= 。 4.一个8位D/A转换器的转换比例系数k为0.02V,当输入代码为10000111时,输出电压为 。

5.Y=AB?A'C:在 条件下,可能存在 型冒险。 6.(84)( )( )( )10=2=16=8421BCD

7.A⊕1 = ;A⊕0 = 。

8.对n个变量来说,最小项共有 个;所有的最小项之和恒为 。 9.用TTL门电路驱动CMOS门电路必须考虑 问题。 10.已知施密特触发器的电压传输特性曲线如图(2)所示:

第 21 页 共 45 页

图(1) 图(2)

则该施密特触发器的UT+= 、UT-= 、ΔUT= ; 是 (同相还是反相)施密特触发器。

二、判断题(对的打√,错的打×;每小题1分,共10分):

( )1、对于或门、或非门电路不用的输入端都可以通过一个电阻接地。 ( )2、转换精度和转换速度是衡量ADC和DAC性能优劣的主要标志。 ( )3、把一个5进制计数器与一个10进制计数器级联可得到15

进制计数器。

( )4、优先编码器只对同时输入的信号中的优先级别最高的一个信号编码。

( )5、若逐次逼近型ADC的输出为8位,设时钟脉冲频率为1MHz,则完成一

次转换操作需要8us。

( )6、施密特触发器的回差越大,电路的抗干扰能力超强,但电路的触发灵敏度

将越低。

( )7、数值比较器、寄存器都是组合逻辑电路。

第 22 页 共 45 页

( )8、若TTL门电路和CMOS门电路的电源电压都为5V,则它们的输出电压幅

度也相等。

( )9、双积分ADC具有抗干扰能力强、稳定性好,但转换速度慢的特点。

( )10、单稳态触发器的分辨时间Td,由外加触发脉冲决定。

三、单项选择题:(每小题1分,共10分;请将正确答案的编号填入表格中) 1 2 3 4 5 6 7 8 9 10 1.若将一个 JK触发器变成一位二进制计数器,则( )。 (1)J=K=0 (2)J=0、K=1 (3)J=1、K=0 (4)J=K=1 2.有一组合逻辑电路,包含7个输入变量,7个输出函数,用一个PROM实现时应采用的规格是( )。

(1)64?8 (2) 256?4 (3) 256?8 (4) 1024?8

3.在异步六进制加法计数器中,若输入CP脉冲的频率为36kHz,则进位输出CO的频率为( )。

(1)18kHz (2)9kHz (3)6kHz (4)4kHz 4.要构成容量为1K×8的RAM,需要( )片容量为256×4的RAM。 (1)4 (2)8 (3)16 (4)32

5.若某模拟输入信号含有200Hz、600Hz、1KHz、3KHz等频率的信号,则该ADC电路的采样频率应大于等于( )。

(1)400Hz (2)1.2KHz (3)2KHz (4)6KHz 6.N个触发器可以构成能寄存( )位二进制数码的寄存器。

(1) N-1 (2) N (3) N+1 (4) 2N

7.时钟为1MHz的移位寄存器,串行输入数据经8us后到达串行输出端,则该寄存器的位数为( )。

(1)3 (2)4 (3)5 (4)6

8.若接通电源后能自动产生周期性的矩形脉冲信号,则可选择( )。 (1)施密特触发器 2)单稳态触发器 (3)多谐振荡器 (4)T’触发器

第 23 页 共 45 页

9.一个四位二进制加法计数器的起始值为0110,经过30个时钟脉冲作用之后的值为( )。

(1)0100 (2)0101 (3)0110 (4)0111 10.正逻辑的“0”表示( )。

(1) 0 V (2)+5 V (3)高电平 (4)低电平

四、化简下列函数(每小题3分,共6分): (1)F1 (A,B,C) = AB'C'?A'C'?B'C

(2)F2(A,B,C,D) = Σm(0,2,6,7,8)+Σd(10,11,12,13,14,15)

五、写出图(3)所示电路的输出表达式(每小题3分,共6分):

图(3a) 图(3b)

第 24 页 共 45 页

六、分析题(12分)

1.(6分)试分析图(4)所示电路为几进制计数器,且画出状态转换图。 (74LS161的功能表见附录)

图(4)

2.(6分)试写出图(5)电路L的逻辑函数式,且说明电路的功能。 (74LS153:4选1数据选择器)

L

A B

第 25 页 共 45 页

C’ C C C’

本文来源:https://www.bwwdw.com/article/t0lh.html

Top