淮阴工学院电工电子技术下习题数电部分

更新时间:2024-01-10 11:42:01 阅读量: 教育文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

一、进制转换

1、十进制数(53.25)10转换为二进制数的结果为(110101.01)2 2、十六进制(3B.6E)16转换为十进制数的结果为(59.4)10 3、十进制数(53.25)10转换为十六进制的结果为

4、十进制数(27.35)10转换为二进制数的结果为(11011.01011)2 5、十进制数(27.35)10转换为八进制数的结果为 6、十进制数(27.35)10转换为十六进制数的结果为 7、二进制数(101010)2转换为十进制数的结果为 8、十进制数(125)10转换为十六进制数的结果为 二、基本门电路

1、如图所示,为使F=A ,则B应为何值( )。

A.0 B.不确定 C.不存在 A&BF

2、如图所示,为使F=1 ,则B应为何值( )。

A.0 B.不确定 C.不存在 A&BF

3、如图所示,为使F=A ,则B应为何值( )。

A.0 B.不确定 C.不存在 A?1BF

4、如图所示,为使F=1 ,则B应为何值( )。

A.0 B.不确定 C.不存在 A?1BF

5、如图所示逻辑电路的逻辑式为( )。 A.F?(A?B)C

B.F?AB?C C.F?AB+C A&?B1CF

D.1

D.1

D.1

D.1

D.F?AB+CD

6、如图所示逻辑电路的逻辑式为( )。 A.F?(A?B)C

B.F?AB?C C.F?AB+C D.F?AB+CD

AB&?1F

7、如图所示逻辑电路的逻辑式为( )。 A.F?(A?B)C

B.F?AB?C C.F?AB+C D.F?AB+CD

ACB&&?1F

8、如图所示逻辑电路的逻辑式为( )。 A.A B.F?A

C.0 D.1 &?1A三、逻辑代数

F

1、将逻辑函数Y=BC+AB化为与非形式为( )

?BC D. AB???BC A.AB?BC B. AB???BC C. AB??2、将逻辑函数Y=AB+AC化为与非形式为( )

________________________________________________________??C C. AB???AC D. AB?AC A.AB?AC B. AB??

1、代数法或卡诺图法化简表达式Y?AB?AC?BC 2、代数法或卡诺图法化简表达式Y?ABC?A?B?C?D 代数法或卡诺图法化简表达式Y?AB?AB?AB 代数法或卡诺图法化简表达式Y?ABC?AB?ABC 代数法或卡诺图法化简表达式Y?AB?ABC?ABC 代数法或卡诺图法化简表达式Y?AB?AB?AB

________________________________________ 代数法或卡诺图法化简表达式Y?AB?AC?BC 代数法或卡诺图法化简表达式Y?AB?AC?BD 四、组合逻辑电路的分析和设计

1、旅客列车分特快、普快和普慢,并依此为优先通行顺序。某车站在同一时间只能有一趟列车从车站开出,即只能给出一个开车信号,试用最少的与非门设计出满足上述要求的逻辑电路。设A,B,C分别代表特快、普快、普慢,开车信号分别为YA、YB、YC。 (1)列出真值表;(2)写出逻辑表达式;(3)画出逻辑电路图。

2、用与非门设计一个A、B、C三人表决电路,以表决某一提案是否通过,如多数赞成,则提案过,同时A有否决权。要求:

(1)列出真值表;(2)写出逻辑表达式;(3)画出逻辑电路图。

3、有三个输入变量A、B、C,当输入端有偶数个1时,则输出为高电平,即给出一个指示信号,否则输出为低电平,试用最少的与非门画出最简单的组合逻辑电路。 (1)列出真值表;(2)写出逻辑表达式;(3)画出逻辑电路图。

4、拳击比赛有四位裁判A、B、C、D,其中D为总裁判,A、B、C同意只算1票,D同意算2票,运动员只有得3票及以上才算通过,请用最少的与非门设计逻辑电路实现上述逻辑功能。 (1)列出真值表;(2)写出逻辑表达式;(3)画出逻辑电路图。 5、设计一个监测信号灯工作状态的电路,信号灯有红(A)、黄(B)、绿(C)三种,正常工作时,只能是红、或绿、或红黄、或绿黄灯亮,其他情况视为故障,电路报警,报警时输出为1。(1)列出真值表;(2)写出逻辑表达式;(3)画出逻辑电路图。

五、组合逻辑电路

1、在下列电路中,只有()不属于组合逻辑电路。

A、 译码器 B、数据分配器 C、数据选择器 D、寄存器 2、对10种输入信号进行编码,需要 位二进制代码。

3、将一组输入代码翻译成需要的特定输出信号的电路称作__________。

4、4线-2线优先编码器,输入I3I2I1I0?1001,若I3的优先级别最高,则优先编码器的输出YY10为( )

A.00 B.01 C.11 D.不确定.

5、在CT54LS148优先编码器电路中,其高位优先级别高,若输入I3?0,I4?0,则其输出

。 Y2Y1Y0是( )

A.111 B.101 C.011 D.100.

6、试用图所示3线-8线译码器74LS138和与非门电路实现逻辑表达式(要有具体的分析计算过程)

(1)Y?AB?BC?CA (2)Y?ABC?ABC?AB (3)Y?ABC?AB?BC?CA (4)Y?AB?BC?CA

图5-2

74LS138的逻辑功能表 输 入 S1 0 X 1 1 1 1 1 1 1 输 出 S2?S3 X 1 0 0 0 0 0 0 0 A2 A1 A0 X X X X X X 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 Y0Y1Y2Y3Y4Y5Y6Y7 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 7、半导体数码管有两种连接方式,包括接法和接法。

六、触发器和时序逻辑电路

1、时序逻辑电路与组合逻辑电路的主要区别是()。

A.组合逻辑电路的输出由当前输入和前一时刻的输出共同决定 B.时序电路没有记忆功能,组合电路有记忆功能 C.时序电路具有记忆功能,组合电路没有记忆功能 D.时序逻辑电路的输出只和当前输入有关系

2、逻辑电路如图1所示,已知RD,SD的波形,当初始状态为“0”时,t1 瞬间输出Q为

\1\SDRDQRDSDQt1

3、图所示触发器具有( )功能。

A.保持 B.计数 C. 置1D.置0

JCPK1JC11KQQ

4、图所示触发器具有( )功能。

A.保持 B.计数 C. 置1D.置0

DCP1DC1QQ

5、触发器如图所示,设初始状态为0,写出该时序逻辑电路的逻辑状态方程,并绘制出输出波形。(本题10分)

Q

J CP 1J C1 1K Q

CP

K Q

J

?图5-2

6、触发器如图所示,设初始状态为0,分析并绘制JK触发器在如图3-1所示的输入下的输出波形。

1CPJQCPQQ K7、触发器如图所示,设初始状态为0,分析并绘制JK触发器在如图3-1所示的输入下的输出波形。

1CPJQCPQQ K

8、触发器如图所示,设初始状态为0,分析并绘制JK触发器在如图3-1所示的输入下的输出波形。

CPA?1BCPD1DC1QBQQ

9、存储8位二进制信息要个触发器。 10、寄存器存放数码的方式有和两种。

11、74LS161为同步二进制计数器,其功能表如表所示,试分析图所示电路中为几进制计数器,要求有分析过程并画出计数状态图。

A0A1A2A31EPETLDRDQ0Q1Q2Q374LS1611CP(1)

A0A1A2A31EPETLDRDQ0Q1Q2Q3

74LS1611CP(2)

A0A1A2A31EPETLDRDQ0Q1Q2Q3

74LS1611CP(3)

12、74LS161为同步二进制计数器,其功能表如表所示,试用清零发或计数法设置 (1)六进制(2)七进制(3)九进制计数器 要求有分析过程并画出计数状态图。

表5-2 74LS161的逻辑功能表 输 入 输出 RD CP LD 0 1 1 1

X X 0 1 1 EPET X X X X 11 EP&ET=0 A3A2A1A0 X Q3Q2Q1Q0 0 0 0 0 ??X d3d2d1d0 X X d3d2d1d0 计数 保持 13、由555定时器组成的单稳态触发器,若增大外加电容C的值,其输出脉冲的宽度将会。

14、555定时器外部不同的连接可以构成单稳态触发器和

本文来源:https://www.bwwdw.com/article/sl0o.html

Top