陈红卫版接口课后作业答案后五章

更新时间:2023-11-18 03:47:01 阅读量: 教育文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

第五章 参考答案

1.简述SRAM芯片与DRAM芯片的共同点与不同点。

答:SRAM与DRAM的共同点:都属于随机存取存储器,具有易失性。

SRAM与DRAM的共同点:SRAM利用双稳态触发器电路保存信息,集成度比DRAM低,功耗比DRAM大;DRAM利用MOS管栅极和源极之间的极间电容C保存信息,需要刷新电路保证信息较长时间保存。

2.叙述ROM芯片的常见分类,各种ROM芯片的特点及其适用场合。 答:ROM的常用分类结果:

掩膜ROM:生产完成的芯片已保存了信息,保存的信息无法修改,适用于大批量的定型产品中。

PROM:PROM可以一次写入信息,一旦写入无法更改,适用于小批量的定型产品中。 EPROM:紫外线擦除可多次编程的存储器,适用于新产品的开发。 EEPROM:电擦除可多次编程的存储器,适用于需要在线修改的场合。

3.利用4片6116(2K×8位)芯片设计连续存储器,采用全地址译码。设起始地址为60000H,求存储器的最后一个单元地址。

答:存储器的最后一个单元地址为:61FFFH.

4.用6264 RAM(8K×8位)芯片构成256K字节存储器系统,需要多少片6264芯片?20位地址总线中有多少位参与片内寻址?有多少位可用作片选控制信号? 答:需要32片6264芯片。

20位地址总线中有13位参与片内寻址;有7位可用作片选控制信号。

5.某微机系统中ROM区有首地址为9000H,末地址为FFFFH,求其ROM区域的存储容量。 答:其ROM区域的存储容量为28K。

6.在8088CPU的系统中扩展32K字节的RAM,其扩充存储空间的起始地址为08000H。设系统的地址总线为A19~A0,数据总线为D7~D0,存储器芯片选用6264。利用74LS138译码器设计译码电路,并画出扩充的存储器系统的连线图。

8088系统 解: BUS D0~D7 MEMW MEMR

A0~A12 A19 A18

A17 A16

A15 A14 A13 D0~D7 R/W D0~D7 6264 1# CS OE A0~A12 R/W D0~D7 6264 2# CS OE A0~A12 A0~A12 R/W D0~D7 6264 3# CS OE A0~A12 R/W D0~D7 6264 4# CS OE A0~A12 & + 7.选用2764、6264存储器芯片,为8086 CPU最小方式系统设计16K字节的ROM和256K 字节的RAM,利用74LS138译码器画出译码电路和存储器芯片的连接图。 解:

Y4 G1 Y5 G2A Y6 G2B Y 7 74LS138 C B A

8086系统 BUS D0~D7 MEMW MEMR

A0~A12 A19

A15 A14 A13 D0~D7 2764 1# CS OE A0~A12 D0~D7 D0~D7 2764 2# CS OE A0~A12 A0~A12 R/W D0~D7 OE A0~A12 ? R/W D0~D7 6264 32# CS OE A0~A12 6264 1# CS & G1 Y6 G2A G2B 74LS138 C B A Y7

A16 A18 A17 Y0 G1 Y1 G2A G2B Y2 Y3 74LS138 C ? B A ? G 1Y0 Y1 G2A G2B Y 2 Y3 74LS138 C ? B A Y0 G1 Y1 G2A G2B Y 2 Y3 74LS138 C ? B A G 1 Y0 Y1 G2A G2B Y2 74LS138 ? C Y3 B A 8.有一个2764EPROM芯片的译码电路如图5.16所示,请写出该芯片的地址范围。

答:芯片的地址范围:FE000H~FE7FFH或FE800H~FEFFFH。

9.若CPU访问由256K×1位的DRAM芯片组成的512K×8位的存储器子系统,请问CPU需要使用的地址引脚数、DRAM的地址引脚数和所需片选信号数分别是什么? 答:CPU需要使用的地址引脚数:19。

DRAM的地址引脚数:9; 所需片选信号数:2。

10.简述高速存储器Cache的基本工作原理。

答:在某一时间间隔内,CPU对局部范围的存储器访问较频繁,而对其它地址的访问较少。使用高性能的SRAM芯片组成容量较小的Cache,存放当前常用的代码,保证CPU读取Cache中数据的命中率较高,缩短相应的存取时间。

11.使用虚拟存储器和高速缓冲存储器(Cache)如何提高存储器系统的性能价格比? 答:使用虚拟存储器可以保证计算机在不提高成本的前提下,提高有效的存储空间。

使用高速缓冲存储器(Cache)可以保证计算机在不提高成本的前提下,缩短计算机访问存储器的时间。

A15 A11 12 A 13 A 14 A A Y0 B C G1 G2B G2B Y4 19 A

& Y5 & CS 2716 图 5.16 习题 8

第六章 参考答案

1.如何从CPU的指令系统判断I/O端口的编址方式?当系统采用存储器映射编址时,使用MOV指令能否访问整个地址空间?

答:指令系统中若有IN或OUT指令存在,则I/O端口的编址方式属于单独编址方式;若不存在IN或OUT指令,则属于存储器映射编址。

当系统采用存储器映射编址时,可以使用MOV指令访问整个地址空间。

2.简述CPU与I/O设备之间数据传送的四种方式。

答:四种方式:无条件传送方式;程序查询方式;中断方式;DMA方式。

3.画出程序查询数据传送方式的流程图。 答:

读取状态信息

否 准备就绪吗? 是

4.某一计算机系统中有一片8255A接口芯片,其初始化时将8255A的A口设置成方式1输出,B口设置成方式1输入,请写出这时8255A与外设的联络信号。 答:8255A与外设的联络信号有:选通信号,输入缓冲器满信号; 输出缓冲器满信号;应答信号。 5.设8255A的A口地址为300H,B口地址为301H,C口地址为302H,控制口地址为303H,请编写程序段,分别完成:

(1)设置A口和B口均为方式0输入,C口为输出; (2)设置A口为方式2输出,B口为方式1输入;

(3)设置A口为方式1输入,B口为方式1输入,PC6,PC7为输出。 解:(1)MOV DX,0303H MOV AL,10010010B OUT DX,AL (2)MOV DX,0303H MOV AL,11000111B OUT DX,AL (3)MOV DX,0303H MOV AL,10110110B OUT DX,AL

6.写出图6.33中8255A占用的四个端口地址。

A15 D0~D7 IOR IOW A2 A 1 D0~D7 RD WR A 1 A 0

A3 A0 AEN CS A4

图6.33

解:图中A口地址:0000H

图中B口地址:0002H 图中C口地址:0004H 图中控控制口地址:0006H

7.在8088最小方式系统中,由一片8255A构成输入/输出接口,端口地址为240H~243H,外设准备好的8位数据已送入8255A的A端口,要求将这一数据的低4位取反(高4位不变)后,从B端口输出。要求:

(1)画出端口译码电路;

(2)编写8255A的初始化及输入输出程序段。

解:(1)一种参考译码电路如下: D0~D7 D0~D7 RD IOR IOW A15 WR A 2A 1

A 1 A┇ 0

A3 A4 CS A0 AEN (2)初始化程序:MOV DX,0243H MOV AL, OUT DX,AL 输入/输出程序: MOV DX,0240H IN AL,DX XOR AL,0FH INC DX OUT DX,AL

8.开关、发光二极管的连接如图所示。当A15~A2=11000011101011时,译码器输出为0,系统不采用中断,请写出8255的4个端口地址、A口的工作方式、A口的传送方式、电阻R1的合理数值范围。 +5V LED0 R PA1 D7~D0 DB R PA4 LED1 CPU 8255

A15 K0 R CS 译

? 码 1K? 器 A0 A2 A1

A1 A0 解:8255的A口地址是:C3ACH; 8255的A口地址是:C3AEH;

8255的A口地址是:C3ADH; 8255的A口地址是:C3AFH;

图6.33

A口的工作方式是:方式0输出;无条件传送方式;R1的合理数据是:小于500欧姆。

9.一个具有16键的简易键盘,若只允许使用8255的一个端口作键盘接口电路,请问应该选用哪一个端口? 解:应选用C口。

本文来源:https://www.bwwdw.com/article/savv.html

Top