计算机组成原理复习题及参考答案

更新时间:2024-05-19 09:22:01 阅读量: 综合文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

计算机组成原理复习题及参考答案

1.在单级中断系统中,CPU一旦响应中断,则立即关闭_____。标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。 A.中断允许 B.中断请求 C.中断屏蔽 D.中断响应 答案:A 题型:单选题

2.浮点运算指令对用于科学计算的计算机是很必要的,可以提高计算机的运算速度。 答案:正确 题型:判断题

3.处理大量输入输出数据的计算机,一定要设置十进制运算指令。 答案:错误 题型:判断题

4.在计算机的指令系统中,真正必须的指令不多,其余指令都是为了提高计算机速度和便于编程而引入的。 答案:正确 题型:判断题

1

5.不设置浮点运算指令的计算机,就不能用于科学计算。 答案:错误 题型:判断题

6.通用寄存器间接寻址方式中,操作数处在内存单元中。 答案:正确 题型:判断题

7.扩展操作码是操作码字段中用来进行指令分类的代码。 答案:错误 题型:判断题

8.随机半导体存储器(RAM)中的任何一个单元都可以随机访问。 答案:正确 题型:判断题

9.和静态存储器相比,动态存储器的工作速度较慢,但功耗较低、集成度较高,因而常用于主存储器。 答案:正确 题型:判断题

10.一般情况下,ROM和RAM在存储体是统一编址的。 答案:正确

2

题型:判断题

11.CPU访问存储器的时间是由存储体的容量决定的,存储容量越大,访问存储器所需的时间越长。 答案:错误 题型:判断题

12.Cache的功能全由硬件实现。 答案:正确 题型:判断题

13.因为动态存储器是破坏性读出,因此必须不断的刷新。 答案:错误 题型:判断题

14.固定存储器(ROM)中的任何一个单元不能随机访问。 答案:错误 题型:判断题

15.由于半导体存储器加电后才能存储数据,断电后数据就丢失,因此,用EPROM制成的存储器,加电后必须重写原来的内容。 答案:错误 题型:判断题

3

16.交叉存储器主要解决扩充容量问题。 答案:错误 题型:判断题

17.访问存储器的请求是由CPU发生的。 答案:错误 题型:判断题

18.Cache存储器的内容是由操作系统调入的。 答案:错误 题型:判断题

19.DMA设备的中断级别比其他I/O设备高,否则数据将可能丢失。答案:正确 题型:判断题

20.Cache与主存统一编址,即主存空间的某一部分属于Cache。 答案:错误 题型:判断题

21.在DMA控制方式中,主机和外设是并行运行的。 答案:正确 题型:判断题

4

22.与各中断源的中断级别相比,CPU(或主程序)的级别最高。 答案:错误 题型:判断题

23.中断级别最高的是不可屏蔽中断。 答案:错误 题型:判断题

24.在程序中断时,除非计算机正在等待数据,否则无法将数据传送给计算机。 答案:正确 题型:判断题

25.阶码部件可实现加、减、乘、除四种运算。 答案:错误 题型:判断题

26.[X]补=1.X1X2X3X4,当满足______时,X > -1/2成立。 A.X1=1,X2~X4至少有一个为1 B.X1=1,X2~X4任意

C.X1=0,X2~X4至少有一个为1 D.X1=0,X2~X4任意 答案:A 题型:单选题

5

27.在以下描述的流水CPU基本概念中,正确的表述是______。 A.流水CPU是以空间并行性为原理构造的处理器 B.流水CPU一定是RISC机器 C.流水CPU一定是多媒体CPU

D.流水CPU是以时间并行性为原理构造的处理器 答案:D 题型:单选题

28.在以下描述PCI总线的基本概念中,正确的表述是______。 A.PCI总线是一个与处理器无关的高速外围总线 B.PCI总线的基本传输机制是猝发式传送 C.PCI设备一定是主设备 D.系统中只允许有一条PCI总线 答案:D 题型:单选题

29.设机器字长16位,定点表示,尾数15位,数符1位,定点原码整数表示时,最大正数是_____。 A.32768 B.32767 C.65536 D.65535 答案:B

6

题型:单选题

30.设机器字长8位,定点表示,尾数7位,数符1位,定点原码小数表示时,最小负数是______。 A.-(1-2-8 B.-1 C.-(1-2-7 D.-2-7 E.16 F.32 G.64 H.56 答案:C 题型:单选题

31.系统总线中控制线的功能是______。

A.提供主存、I/O接口设备的控制信号和响应信号 B.提供数据信息 C.提供时序信号

D.提供主存、I/O接口设备的响应信号 答案:A 题型:单选题

7

32.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用________来规定。 A.主存中读取一个指令字的最短时间 B.主存中读取一个数据字的最长时间 C.主存中写入一个数据字的平均时间 D.主存中取一个数据字的平均时间 答案:A 题型:单选题

33.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是______。 A.11001011 B.11010110 C.11000001 D.11001001 答案:D 题型:单选题

34.下列选项中,能引起外部中断的事件是_______。 A.键盘输入 B.除数为0 C.浮点运算下溢 D.访存缺页 答案:A

8

题型:单选题

35.下列选项中,描述浮点数操作速度指标的是________。 A.MIPS B.CPI C.IPC D.MFLOPS 答案:D 题型:单选题

36.假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存1000次,命中率为98%,则访问Cache缺失(未命中)________次。 A.20 B.200 C.980 D.98 答案:A 题型:单选题

37.无符号数6CH,它的真值是_______(十进制形式)。 A.107 B.105 C.108 D.106

9

E.50ns F.80ns G.70ns H.60ns 答案:C 题型:单选题

38.CPU响应中断的时间是______。 A.当前指令周期结束 B.外设提出中断申请时 C.取指周期结束 D.存取周期结束答案:C 答案:A 题型:单选题

39.计算机操作的最小单位时间是_____。A.存取周期 B.指令周期 C.CPU周期 D.时钟周期 答案:D 题型:单选题

10

40.假设某系统总线在一个总线周期中并行传输8字节信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,则总线带宽是__________。 A.10MB/s B.20MB/S C.40MB/S D.80MB/S 答案:C 题型:单选题

41.DMA数据的传送是以_______为单位进行的。 A.字节 B.字 C.数据块 D.位 答案:C 题型:单选题

42.用512K*16位的FLASH存储器芯片组成一个2M*32位的半导体只读存储器,需要_____个FLASH存储器芯片。 A.4 B.6 C.8 D.12 答案:C

11

题型:单选题

43.采用模板[-1 1]主要检测( )方向的边缘。 A.水平 B.135° C.垂直 D.45° 答案:A 题型:单选题

44.在以移码表示的机器数中,零的表示形式是唯一的。 答案:正确 题型:判断题

45.三种常见的总线集中控制优先权的仲裁方式中,计数器定时查询方式对电路故障最敏感。 答案:错误 题型:判断题

46.随着计算机系统的发展,由早期以CPU为中心的总线结构发展为现在以存储器为中心。 答案:正确 题型:判断题

12

47.程序计数器PC用来存放下一条指令的地址。 答案:正确 题型:判断题

48.微程序控制器中,一条指令的功能是通过执行一条微指令来实现的。 答案:错误 题型:判断题

49.运算器的核心部件是算术逻辑单元,完成算术与逻辑运算。 答案:正确 题型:判断题

50.在组合逻辑控制器的结构中,包含的寄存器有:指令寄存器、程序计数器、地址寄存器。 答案:错误 题型:判断题

51.浮点数的尾数常用移码表示,因为移码用0代表负数,1代表正数,有利于比较大小。 答案:正确 题型:判断题

52.主存地址转换成Cache地址,是由Cache的硬部件完成的。 答案:正确

13

题型:判断题

53.主存地址转换成虚拟存储器的地址,主要是由操作系统中的存储软件完成的。 答案:错误 题型:判断题

54.采用多体交叉存储器,主要是为了解决存储器容量扩充的问题。 答案:错误 题型:判断题

55.一般使用动态RAM构成内存,其容量比静态RAM大,但读写速度比静态RAM慢。 答案:正确 题型:判断题

56.组合逻辑控制器与微程序控制器相比,优点是提高了指令的平均执行速度。 答案:正确 题型:判断题

57.微程序控制器中的控制存储器比主存的读写速度快,用来存放指令和微程序。 答案:错误

14

题型:判断题

58.CPU执行中断的工作过程,是由软件和硬件共同完成的。 答案:正确 题型:判断题

59.CPU在中断响应时,先要关中断保存断点,然后再将中断服务子程序的入口地址送程序计数器。 答案:正确 题型:判断题

60.外围设备工作就绪后,由DMA接口向CPU发出DMA请求,CPU在当前指令执行周期结束后响应。 答案:错误 题型:判断题

61.三级存储系统中,缓存-主存的层次主要解决主存的容量扩充问题。 答案:错误 题型:判断题

62.中断服务过程中如果允许中断嵌套,则优先级高的设备可以中断优先级低的设备的中断服务。 答案:正确 题型:判断题

15

63.浮点数的尾数用补码表示,那么规格化后,尾数数值位的最高位是0(正数)或是1(负数)。 答案:错误 题型:判断题

64.中断工作过程中,程序断点的保护和CPU内部各寄存器内容的现场保护均由硬件完成。 答案:错误 题型:判断题

65.相对于微程序控制器,硬布线控制器的特点是指令执行速度快,指令功能的修改和扩展容易。 答案:错误 题型:判断题

66.在同一个CPU周期内可以并行执行的微操作具有相斥性。 答案:错误 题型:判断题

67.微程序控制器中,一条机器指令由一段微指令编写的微程序来解释执行。 答案:正确 题型:判断题

16

68.运算器的基本结构中包括算术逻辑单元、寄存器组、移位门电路、选择门电路、时序控制电路。 答案:错误 题型:判断题

69.补码的运算特点是符号位与数值位一同参与运算,运算结果如果溢出应加以校正。 答案:错误 题型:判断题

70.总线集中仲裁方式中,在计数器定时查询方式下,若每次计数从上一次计数的终止点开始,则设备号小的优先级高。 答案:错误 题型:判断题

71.系统总线中,地址总线是单向传输的。 答案:正确 题型:判断题

72.指令周期是指:从取出一条指令开始到该指令执行结束,所需要的总时间。 答案:正确 题型:判断题

17

73.计算机操作的最小单位时间是一个CPU周期。 答案:错误 题型:判断题

74. 在系统总线中,地址总线是单向传输的。 答案:正确 题型:判断题

75. 随着计算机系统的发展,总线结构由早期以CPU为中心发展到现在以存储器为中心。 答案:正确 题型:判断题

76. 运算器的核心部件是算术逻辑单元,完成算术与逻辑运算。 答案:正确 题型:判断题

77. 在组合逻辑控制器的结构中,包含的寄存器有:指令寄存器、程序计数器、地址寄存器。 答案:错误 题型:判断题

78. 浮点数的阶码常用移码表示,因为移码的数符:0代表负数,1代表正数,有利于阶码比较大小。

18

答案:正确 题型:判断题

79. 在总线集中仲裁方式中,在计数器定时查询方式下,若每次计数从上一次计数的终止点开始,则设备号小的优先级高。 答案:错误 题型:判断题

80. 主存地址转换成Cache地址,全是由Cache的硬部件完成的。 答案:正确 题型:判断题

81. 采用多体交叉存储器,主要是为了解决存储器容量扩充的问题。 答案:错误 题型:判断题

82. 一般使用动态RAM构成内存,其容量比静态RAM大,但读写速度比静态RAM慢。 答案:正确 题型:判断题

83. 相对于微程序控制器,硬布线控制器的特点是指令执行速度快,指令功能的修改和扩展容易。 答案:错误

19

题型:判断题

84. CPU执行中断的工作过程,是由软件和硬件共同完成的。 答案:正确 题型:判断题

85. 外围设备工作就绪后,由DMA接口向CPU发出DMA请求,CPU在当前指令执行周期结束后响应。 答案:错误 题型:判断题

86. 补码的运算特点是符号位与数值位一同参与运算,但运算结果如果溢出应加以校正。 答案:错误 题型:判断题

87. 指令通常由操作码和地址码两部分构成,而且任何指令中都必须给出一位、两位或三位地址码。 答案:错误 题型:判断题

88.第三代计算机所用的基本器件是晶体管。 答案:错误 题型:判断题

20

题型:单选题

106.直接、间接、立即三种寻址方式指令的执行速度,由快至慢的排序是( )。

A.直接、立即、间接 B.间接、直接、立即 C.立即、直接、间接 D.直接、间接、立即 答案:C 题型:单选题

107.在取指令操作之后,程序计数器中存放的是( )。 A.当前指令的地址 B.程序中指令的数量 C.下一条指令的地址 D.已经执行指令的计数值 答案:C 题型:单选题

108.存储字长是指( )。

A.存放在一个存储单元中的二进制代码组合 B.存放在一个存储单元中的二进制代码位数 C.存储单元的个数 D.机器指令的位数

26

答案:B 题型:单选题

109.扩展操作码技术是( )。

A.操作码字段以外的辅助操作字段的代码 B.指令格式中不同字段设置的操作码 C.一种指令优化技术,加快指令的移码和执行

D.一种指令优化技术,即让操作码的长度随地址数的减少而增加,不同地址数的指令可以具有不同的操作码长度 答案:D 题型:单选题

110.系统总线中,地址总线上传送的地址信息包括( )。 A.主存单元地址 B.I/O端口地址 C.外存地址

D.主存单元地址或I/O端口地址 答案:D 题型:单选题

111.CPU响应中断后,先保存后更新程序计数器的内容,主要是为了( )。 A.能执行中断服务程序,并能正确返回原程序 B.节省主存空间 C.提高处理机速度

27

D.易于编制中断处理程序 答案:A 题型:单选题

112.采用变址寻址可扩大寻址范围,且( )。

A.变址寄存器内容由用户确定,在程序执行过程中不可变 B.变址寄存器内容由操作系统确定,在程序执行过程中不可变 C.变址寄存器内容由操作系统确定,在程序执行过程中可变 D.变址寄存器内容由用户确定,在程序执行过程中可变 答案:D 题型:单选题

113.在单地址指令中,有两个参加运算的数,指令中给出一个操作数的地址,另一个操作数的地址需采用()。 A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式 答案:C 题型:单选题

114.计算机中的定点二进制运算,减法运算一般通过( )来实现。 A.原码运算的二进制减法器 B.补码运算的二进制减法器

28

C.原码运算的十进制加法器 D.补码运算的二进制加法器 答案:D 题型:单选题

115.DMA是指在( )之间建立直接数据传输通路。 A.CPU与高速外设 B.主存与高速外设 C.CPU与DMA接口 D.CPU与主存 答案:B 题型:单选题

116.下列寄存器不属于DMA接口的是( )。 A.主存地址寄存器 B.数据缓冲寄存器 C.磁盘地址寄存器 D.PC程序计数器 答案:D 题型:单选题

117.中断服务过程中,CPU响应中断的条件不包括( )。A.当前指令结束 B.无DMA申请

29

C.无中断源申请中断 D.开中断 答案:C 题型:单选题

118.现在的奔腾机都是带高速总线PCI的三总线结构,三总线中不包括( )。 A.系统总线 B.高速总线PCI C.片内总线 D.扩展总线ISA 答案:C 题型:单选题

119.在组合逻辑控制器的组成结构中,不包括( )。 A.数据缓冲寄存器 B.指令操作码译码器

C.控制信号产生器、时序信号产生器 D.程序计数器PC 答案:A 题型:单选题

120.计算机硬件能够直接识别的语言的是( )。 A.JAVA语言

30

B.C语言 C.汇编语言 D.机器语言 答案:D 题型:单选题

121.在机器码表示形式中,零的表示形式是唯一的机器码是( )。 A.原码 B.补码 C.BCD码 D.反码 答案:B 题型:单选题

122.主存地址与Cache地址的三种映象方式为() A.直接映像、段页式映像、组相联映像 B.直接映像、全相联映像、组相联映像 C.直接映像、段式映像、组相联映像 D.直接映像、全相联映像、页式映像 答案:B 题型:单选题

123.中断工作方式的五个步骤:中断响应、中断排队、中断请求、中断返回、中断服务,其工作顺序是( )。

31

A.中断响应、中断排队、中断请求、中断返回、中断服务 B.中断响应、中断请求、中断排队、中断服务、中断返回 C.中断请求、中断响应、中断排队、中断服务、中断返回 D.中断请求、中断排队、中断响应、中断服务、中断返回 答案:D 题型:单选题

124.下列存储部件中,存取速度最快的是( ) A.硬盘

B.CPU内的寄存器 C.内存

D.CPU内的Cache 答案:B 题型:单选题

125.指令系统中,操作数寻址采用不同寻址方式的主要目的是 ( ) A.实现程序控制 B.降低指令移码的难度

C.扩大寻址空间,提高编程的灵活性 D.加快访存的速度 答案:C 题型:单选题

126.有关运算器的功能描述,正确的是( )。

32

A.完成加法运算 B.完成算术运算

C.既完成算术运算又完成逻辑运算 D.完成逻辑运算 答案:C 题型:单选题

127.在CPU的寄存器中,( )对用户是完全透明的。A.程序计数器 B.状态寄存器 C.指令寄存器 D.通用寄存器 答案:C

128.一个节拍脉冲的时间长短等于一个 ( ) A.指令周期 B.机器周期 C.间址周期 D.时钟周期 答案:D 题型:单选题

129.下列各种数制表示的数中,最大的数是( ) A.(1001011)2

33

B.75 C.(112)8 D.(4F)H 答案:D 题型:单选题

130.PC程序计数器存放一下条指令的地址,其位数与( )的位数相同 A.指令寄存器 B.主存地址寄存器 C.程序状态字寄存器 D.指令译码器 答案:B 题型:单选题

131.总线通信中的同步控制是指( ) A.只适合于CPU控制的方式 B.由统一时序控制的方式 C.只适合于外围设备控制的方式 D.只适合主存读取方式 答案:B 题型:单选题

132.DMA接口访问主存时让 CPU处于等待状态,等一批数据访问结束后,CPU再恢复工作,这种情况称为( )

34

A.暂停CPU访问主存 B.周期挪用

C.DMA与CPU交替访问 D.DMA 答案:A 题型:单选题

133.直接转移指令JMP,其功能是将指令中的地址部分送入 ( ) A.AC累加器 B.PC程序计数器 C.MR地址寄存器 D.DR数据缓冲寄存器 答案:B 题型:单选题

134.Cache地址映像中,若主存的任意一块均可映射到Cache的任意一块,则这种方法称为( ) A.全相联映像 B.直接映像 C.组相联映像 D.混合映像 答案:A 题型:单选题

35

本文来源:https://www.bwwdw.com/article/qom7.html

Top