2010计算机组成原理期中试卷2

更新时间:2024-03-05 00:59:01 阅读量: 综合文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

※※※ 号学 名姓 级班 ※※※

中南财经政法大学本科课程期中考试试卷

…考试课程与试卷类型: 计算机组成原理A

……学年学期:2010-2011-1 考试时间:2010-11 … ……题号 一 二 三 四 五 总分 ……得分 ………评卷人 …… 线 ……本题 一、 选择题(从下列各题四个备选答案中选出一个正确答案,

…得分 并将其代号写在下表中。答案选错或未选者,该题不得分。

……每项2分,共30分)

………1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 ……… … 订1. 系统总线中地址线的功能是______。 …A. 用于选择主存单元地址 B. 用于选择进行信息传输的设备

…C. 用于选择外存地址 D. 用于指定主存和I/O设备接口电路的地址 ……2. 下列描述中______是正确的。

…A.控制器能理解、解释并执行所有的指令及存储结果;

……B.一台计算机包括输入、输出、控制、存储及算逻运算五个单元; …C.所有的数据运算都在CPU的控制器中完成; ……D.以上答案都正确。

…3.浮点数的表示范围和精度取决于______ 。

… A.阶码的位数和尾数的机器数形式; 装 B.阶码的机器数形式和尾数的位数; ……C.阶码的位数和尾数的位数;

…D.阶码的机器数形式和尾数的机器数形式。

……4. 磁表面存储器记录信息是利用磁性材料的 。 … A、磁滞回归线特性 B、磁场渗透特性 …… B、磁场分布特性 D、磁场吸引力特性

…5. 在程序的执行过程中,Cache与主存的地址映射是由______。

……A.操作系统来管理的; …B.程序员调度的; …C.由硬件自动完成的。

6.常用的虚拟存储器寻址系统由______两级存储器组成。

A.主存-辅存; B.Cache-主存;

【第 1 页,共 5页】

C.Cache-辅存。 D.主存—硬盘

7. 某DRAM芯片,存储容量为512K×8位,其地址线和数据线数目为 。

A.8,512 B.512,8 C.18,8 D.19,8 8. 分辨率是显示器的主要参数之一,它指的是 。

A. 显示屏幕的水平和垂直扫描频率 B. 显示屏幕上光栅的列数和行数 C. 可显示不同颜色的总数

D. 同一画面允许显示不同颜色的最大数目 9. 在独立请求方式下,若有N个设备,则______。

A.有一个总线请求信号和一个总线响应信号; B.有N个总线请求信号和N个总线响应信号; C.有一个总线请求信号和N个总线响应信号; 10.补码运算的特点是符号位 。 A、与数值位分开计算 B、与数值位一起计算 C、要舍去 D、表示溢出 11. 计算机的字长取决于 。

A.控制器的种类 B.运算器一次运算二进制数的位数 C.存储器的大小 D.主机与外设一次交换信息的长度

12. 信息只用一条传输线,且采用脉冲传送的方式称为 。

A.串行传送 B.并行传送 C.并串型传送 D.分时传送

13.假定用若干个2 K×4位的芯片组成一个8 K×8位的存储器,则地址0B1FH所在芯片的最小地址是 。

A.0000H B.0600H C.0700H D.0800H 14.冯?诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是 。

A.指令操作码的译码结果 B.指令和数据的寻址方式 C.指令周期的不同阶段 D.指令和数据所在的存储单元

15.若浮点数用补码表示,则判断运算结果是否为规格化数的方法是______。

A 阶符与数符相同为规格化数 B 阶符与数符相异为规格化数

C 数符与尾数小数点后第一位数字相异为规格化数 D数符与尾数小数点后第一位数字相同为规格化数

1.主存与Cache间的地址映像方式有 、 、

和 。

2. 集中式查询方式中, 的响应时间最快, 对电路故障最敏感。 3.磁盘上访问信息的最小物理单位是 。

4. 计算机中具有软件功能硬件形态的部件称之为 。

5.若计算机系统设置两个寄存器对主存进行访问,这两个寄存器应为 和 。 6.存储程序并按.______顺序执行,这是.冯·诺依曼型计算机的工作原理。

本题得分 二、填空题(每空1分,共10分)

【第 2 页,共 5页】

本题得分

三、简答题(每题6分,共24分)

1. 为什么要设置总线判优控制?常见的集中式总线控制有哪几种,各有何特点?

2. 关于数值型数据的表示在计算机中有哪两种格式?试说明其特点。

3.主存储器与磁介质存储器在工作速度方面的指标有什么不同?

4. 简述引入Cache结构的理论依据

本题得分 四、计算题(每题10分,共20分)

1. 在异步串行传输中,1位起始位,8位数据位,1位奇校验位,1位停止位。

1.)假设每秒可传输20个数据帧,其波特率是多少? 2.)若发送的数据为57H,试画出数据帧的波形图。

【第 3 页,共 5页】

2.用原码一位乘法计算X?Y

X=0.11011 , Y=―0.11101

五、综合题(从以下2道题中选做一题,16分)

本题 得分 1、设CPU有16根地址线,8根数据线,用MREQ作为访存控制信号,低电平有效,用WR作为读写控制信号,高电平读,低电平写。现有如下芯片: 1k×4位RAM,4k×8位RAM,8k×8位RAM,2k×8位ROM,4k×8位ROM,8k×8位ROM 及74138译码器和各种门电路如图所示。要求设计的存储器区域满足:

最小8K地址为系统程序区,相邻的16K地址为用户程序区,最大4K地址为系统程序工作区。 请分析各芯片的片选逻辑,并画出和CPU之间的连线图。

【第 4 页,共 5页】

2、设某机主存容量为16MB,Cache容量8KB,每块有8个字,每个字32位,设计一个四路组相连(即Cache每组内4个字块)映像的Cache组织。

(1) 画出主存地址格式 (2) 设Cache的初态为空,CPU依次从主存的第0,1,2,……..99号单元读出100个字,并

按此次序重复读10次,问命中率是多少?

(3) 若Cache的速度是主存的5倍,试问有Cache和无Cache相比,速度约提高多少?

【第 5 页,共 5页】

本文来源:https://www.bwwdw.com/article/prxa.html

Top