2010-2011-1《计算机组成原理》试卷A

更新时间:2023-12-31 09:02:01 阅读量: 教育文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

洛 阳 师 范 学 院 试 卷

院(系) 班 级 姓 名 准 考 证 号

………………………………密………………………………封………………………………线………………………………

洛阳师范学院2010—2011学年第一学期期末考试

计算机科学与技术、软件工程、网络工程 专业 2008、2009、2010专升本 级 计算机组成原理 试卷(A卷)

题号 得分 得分 评卷人

一 二 三 四 五 总分 一、单项选择题(每小题1分,共10分)

1.下列描述中正确的是( )。 A)控制器能分析并执行指令及存储结果

B)所有的数据运算都在CPU的控制器中完成

C)将一部分软件永恒地存于只读存储器中称为固件 D)计算机能直接执行的是汇编语言程序 2.四片74181ALU和一片74182CLA器件相配合,具有如下进位传递功能( )。 A)行波进位

B)组内先行进位,组间先行进位 D)组内先行进位,组间串行进位

C)组内串行进位,组间先行进位

3.I/O与主机的信息交换采用中断方式的特点是( )。 A)CP U与设备串行工作,传送与主程序串行工作 C)CP U与设备并行工作,传送与主程序并行工作

B)CPU与设备并行工作,传送与主程序串行工作 D)CPU与设备串行工作,传送与主程序并行工作

4.断电后,下列有关半导体存储器的说法中正确的是( )。 A)RAM的数据不会消失 C)ROM的数据不会消失

5.磁盘存储器的等待时间是指( )。 A)磁盘旋转1/ 3周所需的时间 C)磁盘旋转2/3周所需的时间

B)磁盘旋转半周所需的时间 D)磁盘旋转一周所需的时间 B)EPROM的数据会消失 D)EEPROM的数据会消失

6.若操作数由指令中指定的寄存器给出,则寻址方式是( )。 A)基址寻址方式

B)寄存器变址方式

C)寄存器直接寻址方式

D)寄存器间接寻址方式

7.在执行I/O数据传送操作之前,需要主机不断测试该设备的有关状态,只有当设备状态满足给定条件时,才能执行数据传送。则这种传送方式称为( )。 A)程序中断控制方式

B)DMA方式

C)程序查询控制方式

D)通道控制方式

8.某计算机对I/O地址采用单独编址方式,则CPU访问I/O设备可以采用( )。 A)专用的I/O指令

B)访存指令

C)A或B

D)无法确定

9.n + 1位定点整数原码的范围是( )。 A)-2n+1~2n-1

共 4 页 第 1 页

B)-2n+1~2n C)-2n~2n-1 D)-2n~2n

洛 阳 师 范 学 院 试 卷

院(系) 班 级 姓 名 准 考 证 号

………………………………密………………………………封………………………………线………………………………

10.在原码加减交替除法中,当余数为负时的算法为( )。 A)商1,余数左移一位,加除数 C)商0,余数左移一位,加除数 得分 评卷人

B)商1,余数左移一位,减除数 D)商0,余数左移一位,减除数

二、 判断题(每小题1分,共10分)

( )1.决定计算机运算精度的主要技术指标是计算机的字长。 ( )2.计算机主机由CPU、存储器和硬盘组成。 ( )3.浮点数的精度取决于尾数的位数。

( )4.某CPU有16根地址线,8根数据线,则该CPU最大寻址空间为64KB。 ( )5.Cache和虚拟存储器的存储策略都采用了程序访问的局部性原理。 ( )6.串行接口是指主机和接口间、接口和外设间都采用串行传送。 ( )7.一个更高优先级的中断请求可以中断另一个中断处理程序的执行。 ( )8.DMA方式传送数据以数据块为单位。

( )9.总线的半同步通讯中既采用时钟信号,又采用应答信号。 ( )10.一条指令是由操作码和地址码两个字段组成的。 得分 评卷人

三、简答题 (每题6分,共30分)

1.冯?诺依曼计算机的特点是什么?

2.什么是总线?总线传输有何特点?为了减轻总线负载,总线上的部件应具备什么特点?

3.存储器的层次结构主要体现在什么地方?为什么要分这些层次?计算机如何管理这些层次?

4.和程序中断方式相比,DMA方式有什么特点?

共 4 页 第 2 页

洛 阳 师 范 学 院 试 卷

院(系) 班 级 姓 名 准 考 证 号

………………………………密………………………………封………………………………线………………………………

5.什么是RISC?简述它的主要特点。

得分 评卷人 四、应用题 (每题9分,共36分)

1.已知A??

93,B?,设机器数字长为8位(含1位符号位),用变形补码计算A+B,并判断溢出。 16322.将十进制数 -1.5转换为IEEE754短浮点数。

3.在一个32位的总线系统中,总线的时钟频率为66MHZ,假设总线最短传输周期为4个时钟周期,试计算总线的最大数据传输率。若想提高数据传输率,可采取什么措施?

4.设主存容量为256K字,Cache容量为2K字,块长为4,按字寻址。 (1)在直接映射方式下,设计主存地址格式。 (2)在四路组相联映射方式下,设计主存地址格式。

共 4 页 第 3 页

洛 阳 师 范 学 院 试 卷

院(系) 班 级 姓 名 准 考 证 号

………………………………密………………………………封………………………………线………………………………

得分 评卷人

五、设计题(每小题14分,共14分)

1.设CPU共有16根地址线,8根数据线,并用MREQ(低电平有效)作访存控制信号,R/W作读写命令信号(高电8位,4K×4位,8K×8位)4位,2K×8位,4K×8平为读,低电平为写)。现有下列存储芯片:ROM(2K×,RAM(1K×位),及74138译码器和其它门电路(门电路自定)。试从上述规格中选用合适芯片,画出CPU和存储芯片的连接图。要求:

(1)最小4K地址为系统程序区,4096~16383地址范围为用户程序区。 (2)指出选用的存储芯片类型及数量。 (3)详细画出片选逻辑。

共 4 页 第 4 页

本文来源:https://www.bwwdw.com/article/p9jx.html

Top