2013-2014学年二学期数字电子技术基础期末考试试卷(A卷)

更新时间:2023-09-10 23:22:01 阅读量: 教育文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

南京信息工程大学

2013-2014学年二学期数字电子技术基础期末考试试卷(A卷)

班级:___________学号:___________姓名:___________得分:___________ 题号 一 二 三 四 五 六 七 八 九 十 成绩 复核 阅卷 题目部分,(卷面共有16题,100分,各大题标有题量和总分) 一、解答题(16小题,共100分)

1.在图电路中,若两个移位寄存器中的原始数据分别为A3 A2 A1 A0=1001,B3 B2 B1 B0=0011,试问经过4个CP信号作用以后两个寄存器中的数据如何?这个电路完成什么功能?

得分

2.由D触发器构成的3位环扭型计数器电路如图所示,电路不能自启动,合理修改反馈逻辑,使电路能自启动。画出修改后的电路及状态转换图。

3.电路如图所示,假设初状态Q2Q1Q0=000。

(1)试分析由FF1和FF0构成的是几进制计数器。

(2)说明整个电路为几进制计数器。画出完整的状态转换图和CP作用下的波形图。

4.电路如图所示,其中74LS93为2—8分频异步2—16进制加法计数器,当R0(1)= R0(2)=1时,将计数器清零,问: (1)由555定时器构成的是什么电路?输出uO的频率是多少(图中RA=RB=10kΩ,C=0.1μF)?

(2)由74LS93构成的是几进制计数器,画出其完整的状态转换图。 (3)74LS93之QD端的输出信号的频率是多少。

(4)虚线框内电路的名称是什么?简要说明它所起的作用。

5.分析图的计数器电路,说明这是多少进制的计数器。十进制计数器74160的功能表见表5.3.4。

6.电路如图所示,假设初始状态QaQbQc=000。

(1)写出驱动方程、列出状态转换表、画出完整的状态转换图。 (2)试分析由FFa、FFb和FFc构成的是几进制的计数器。 (3)画出CP作用下Qa、、Qb、 Qc的波形图。

7.试用负边沿D触发器组成4位二进制异步加法计数器,画出逻辑图。

8.74LS161芯片接成图所示电路。试分析电路的计数长度为多少,画出相应的状态转换图。说明电路能否自启动。

9.图是一个8×2位ROM,A2、A1、A0为地址输入,D1、D0为数据输出。问:

(1)图中U1完成什么功能? (2)写出D1和D0的逻辑表达式。 (3)说明整个电路的逻辑功能。

10.试分析图的计数器在M=1和M=0时各为几进制。

11.(1)选用CC7555型集成定时器设计一个要求产生20μS延时时间的脉冲电路,其电路参数为VDD=5V,VOL=0V,R=91kΩ;

(2)如果VOL=0.2V,试用上述参数求此时的输出脉宽。 12.图是用两个集成电路单稳态触发电器74121所组成的脉冲变换电路,外接电阻和外接电容的参数如图所示。试计算在输入触发信号冲的宽度,并画出与

波形相对应的

作用下

输出脉

的电压波形。的波形如图中所示。

13.图中74LS161为2—16进制加法计数器,其进位允许端RC=QAQBQCQDT,AD6524为8位D/A转换器,当D7=1,其他各位均为“0”时,uo=-4V,时钟CP的频率为10kHZ。

(1)计数器初态为QAQBQCQD=0110,画出计数器74LS161的状态转换图。 (2)计算uo的频率及︱uo︱的最大值和最小值。 (3)保证uo频率不变的前提下,为使︱uo︱的最小值变为1.5V,最大值变为6V,问应如何改变74LS161的接法来实现?

14.在选择采样-保持电路外接电容器的容量大小时应考虑哪些因素?

15.图是一个16×4位的ROM,A3、A2、A1、A0为地址输入,D3、D2、D1、D0是数据输出,若将D3、D2、D1、D0视为A3、A2、A1、A0的逻辑函数,试写出D3、D2、D1、D0的逻辑函数式。

16.用一片256×8位的RAM产生如下一组组合逻辑函数

列出ROM的数据表,画出电路的连接图,标明各输入变量与输出函数的接线端。

南京信息工程大学

2013-2014学年二学期数字电子技术基础期末考试试卷(A卷)

答案部分,(卷面共有16题,100.0分,各大题标有题量和总分) 一、解答题(16小题,共100分)

1.经过四个时钟信号作用以后,两个寄存器里的数据分别为:A3 A2 A1 A0=1100,B3B2 B1 B0=0000。这是一个四位串行加法计数器。

2. 对题图进行分析,可得到下图所示的状态转换图,电路不能自启动。

若将无效循环的环打开,使其中的状态码有1个在CP作用下能进入到有效状态的循环圈中,则电路就能够自启动了。本例中修改101的下一个状态,使之变为110,则可设计出新的反馈逻辑式,其具体的设计步骤如下: (1)画经过修改次态后电路的Qn+1的卡诺图。有效循环状态及相应的次态不变,无效状态010的次态不变,101的次态修改为110,画出的卡诺图如下图所示。

(2)化简Qn+1的卡诺图,可得出修改后的驱动方程,分别为

(3) 画逻辑图(略)。

(4)检查电路的自启动情况,画完整的状态转换图,如图所示。

3.(1)由FF1和FF0构成的是三进制加法计数器。

(2)整个电路为六进制计数器。完整的状态转换图和CP作用下的波形图如图所示。

4.[解]

(1)555定时器构成的电路为多谐振荡器,输出uO的频率为

本文来源:https://www.bwwdw.com/article/oteh.html

Top