数电题库

更新时间:2023-09-30 03:33:01 阅读量: 综合文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

一、 *填空题

第一章

1. 与(38)10等值的二进制数是 ,等值8421BCD码是 。 2. 无符号二进制数100111的等值十进制数是 ,等值八进制数

是 。

3. 十进制数(34.5)10=( )2=( )16

4. (47.25)D =( )B =( )H=( )O。 5. (39.75 )10=( )2=( )8=( )16 6. 十进制数 98 的 8421BCD 码为 。 7. A?0? ,A?1? 。

8. 2016个1异或起来的结果是 。

9. 将2005个“1”异或起来得到的结果是 。

10. 逻辑代数中的“0”和“1”并不表示数量的大小,而是表示两种相互对立

的 。

第二章

1.逻辑代数的三个重要规则是 、 、 。 2.逻辑函数F=AB?A?B?C?CD,由反演规则可写出其反函数F= ,由对偶规则知其对偶式F,= 。

3.逻辑函数F = AB +AB的对偶函数 。

4、设F=AB+CD+AC+1,则非函数F= ,对偶函数F?= 。 5.已知函数的对偶式为AB + CD?BC,则它的原函数为 。 6. 由一组相同变量构成的任意两个最小项之积恒为 ,全体最小项之和恒为 。

7.函数F=AB+AC的最小项表达式为 。

第三章

1. 数字电路中一般只用到三极管的 和 两种状态。 2. CMOS器件的主要优点是 ,

1

3.

4. 多余的输入端应该 。

5. 三态门的输出有 、 、 三种状态 6. 三态门的应用主要是可实现 ,OC门可实现 功能。 7. 直接把两个OC门的输出连在一起实现“与”逻辑关系的接法叫 。 8. 实现数据传输的总线结构可选用 ,为实现“线与”逻辑功能,

应选用 。 9. 在TTL电路中,输入端悬空等效于 电平; 10. TTL 与非门的多余输入端应接 电平。

11. 在CMOS或非门电路中,对未使用的输入端应当接 。

第四章

1.半导体数码显示器的内部接法有两种形式:共 接法和共 接法。 2. 数字电路从整体来看,可以分为 电路和 电路两大类。 3. 对20个事件进行二进制编码,至少需要 位二进制数。

4. 全班50名同学各分配一个二进制代码,而该功能用一逻辑电路来实现,则该电路称为 ,该电路的输出代码至少有 位。 5.组合逻辑电路产生竞争冒险的内因是 。 第五章

1. 触发器按功能可分为 触发器、 触发器、D触发器、T触发器等。 2.一个 JK 触发器有 个稳态,它可存储 位二进制数。 3.触发器有两个互补的输出端Q和Q端,触发器的状态指的是 端的状态,其中现态表示为 ,次态表示为 。

4.将JK触发器转换为D触发器,需要将J= ,K= ; 5. 当D= 时,D触发器可实现状态翻转的逻辑功能。

第六章

1. 时序逻辑电路在某一时刻的输出不仅与 信号有关,而且和电路的

有关。

2. 数字电路按照是否有记忆功能通常可分为两类: 、 。

2

3. 描述时序电路的逻辑表达式为 、 和驱动方程。 4. 构成一个模6的同步计数器最少要 个触发器 5. 计数器的模值是12,应取触发器的个数至少为 。

6. 时序逻辑电路按其状态改变是否受统一定时信号控制,可将其分为

和 两种类型

7. 四位环型计数器初始状态是1000,经过5个时钟后状态为 。

8. 3位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态

为 。

第九章

1. 单稳态触发器中,两个状态一个为 态,另一个为 态。单稳态

触发器受到外触发时进入 态。多谐振荡器两个状态都为 态,施密特触发器两个状态都为 态。 2. 为了实现高的频率稳定度,常采用 振荡器;

3. 施密特触发器和单稳态触发器是一种 电路,多谐振荡器是一种 电路。(脉冲变换/脉冲产生) 4. 电源电压为+18V的555定时器,接成施密特触发器,则该触发器的正向阀值

点位V+及负向阀值点位V- 分别为 、 5. 由555定时器构成的三种电路中, 和 是脉冲的整形电路。 6. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用 电路。

第十章

1. A/D转换的基本步骤是 、 、 、 。 2. ADC与DAC有两个主要技术指标,分别是 和 。 3. 12位D/A转换器的分辨率为 4. 在逐次逼近型A/D和双积分型A/D中, 转换速度快, 抗干扰能力强。 5. 8位D/A转换器当输入数字量10000000为5V。若只有最低位为高电平,则

输出电压为 V;当输入为10001000,则输出电压为 V。 6. 有一个8位D/A转换器,设满度输出为25.5V,输入数字量为00110111,则

输出模拟电压为 。

7. 已知被转换的信号的上限截止频率为10kHz,则A/D转换器的采样频率应高

于 kHz;完成一次转换所用的时间应小于 。

3

8. 有一个6位的D/A转换器,设满度输出为6.3V,输入数字量为110111,则

输出模拟电压为 。 二、 选择题

第1章

1. 一位8进制数可以用 位二进制数来表示。

A、 1 B、2 C、 3 D、4 2. 一位十六进制数可以用 位二进制数来表示。

A、1 B、2 C、 4 D、16 3. 将十进制数130转换为对应的八进制数 。 A、202 B、82 C、120 D、230

第2章

1.已知F?ABC?CD,ABCD取值使F=0的情况是 。 A、1010 B、0110 C、1101 D、0011 2.下列函数中等于A的是: 。

A、A+1 B、A(A+B) C、A+AB D、A+A 3.逻辑函数Y=AB+AC+BC+BCDE 化简结果为: 。 A、Y=AB+AC+BC B、Y=AB+AC C、Y=AB+BC D、Y=A+B+C 4.下列逻辑代数运算错误的是: 。

A、A+A=A; B、A?A=1; C、A?A= A ; D、A+A=1 5.下列等式正确的是 。

A、A + AB + B = A+B B、AB + AB = A +B

A?B?C=BC AB=A +B D、 A·C、A·

6.下面表达式中, 是函数Y=BC+AB的反函数。

A、(B+C)·(A+B) B、B?CA?B C、 CB + BA D、(A + C)·B 7.函数F?AB?AB的对偶式为 。 A、(A?B)?(A?B) B、A?B?A?B; C、A?B?A?B D、(A?B)(A?B)

???? 4

8.Y?A?BCDE的反函数为Y = 。

(A)Y?A?B?C?D?E (B) Y?A?B?C?D?E (C) Y?A?(B?C?D?E) (D) Y?A?(B?C?D?E) 9.逻辑函数的F=AB?AB?BC的标准与或式为 。 A、?(2,3,4,5,7) B、?(1,2,3,4,6) C、?(0,1,2,3,5) D、?(3,4,5,6,7)

10.若A、B、C为三个逻辑变量,则此三个变量的最小项有 个。 (A)4 (B)6 (C)8 (D)16 11.n个变量可以构成 个最小项。

A、 n B、 2n C、 2n D、2n-1

12.在四变量卡诺图中,逻辑上不相邻的一组最小项为 。

A、m 1 与m 3 B、m 4 与m 6 C、m 5 与m 13 D、m 2 与m 8 13.最小项ABCD的逻辑相邻最小项是 。

A、ABCD B、ABCD C、ABCD D、ABCD

第3章

1. 下列门电路属于双极型的是 。

A. OC门 B. PMOS C. NMOS D. CMOS

2. 在数字电路中,晶体管的工作状态为: 。

(A)饱和 (B)放大 (C)饱和或放大 (D)饱和或截止 3.和TTL电路相比,CMOS电路最突出的优点在于 。 A.可靠性高 B.抗干扰能力强

C.速度快 D.功耗低 4.为实现“线与”逻辑功能,应选用 。

A、与非门 B、异或门 C、集电极开路(OC)门 D、 或非门 5. 为实现数据传输的总线结构,要选用 门电路。

(A)与非门 (B)三态门 (C)异或门 (D)集电极开路门(OC门) 6.下列TTL门电路输出为低电平的是 。

(A)VIH(B)VCCY0(C)YVIL(D)Y悬空&51Ω&EN?1100Ω=151ΩY

5

本文来源:https://www.bwwdw.com/article/ktdd.html

Top