2014北科计算机组成原理试题

更新时间:2023-12-04 18:56:01 阅读量: 教育文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

北 京 科 技 大 学

2014年硕士学位研究生入学考试试题

=============================================================================================================

试题编号: 869 试题名称: 计算机组成原理 (共 9 页) 适用专业: 计算机科学与技术、软件工程、计算机技术(专业学位) 、

软件工程 (专业学位)

说明: 所有答案必须写在答题纸上,做在试题或草稿纸上无效。

=============================================================================================================

一、 填空(满分40分,每题2分)

1.存储程序原理是指 ,它是 型计算机体系结构的核心思想。

2.设浮点数长16位,高8位是阶码,含1位阶符,低8位是尾数,含1位数符,阶码和尾数均用补码表示,基值(底)为2,尾数为规格化、无隐藏位,机器数为FC60H的十进制真值是 ,十进制真值ll/128的规格化浮点编码是 (16进制助记形式)。

3.已知[x]补=x0.x1x2...xn,则[-x]补=_______________。 4.设机器数长8位,定点小数,最高位是符号位,

?35的补码是 。 6423的原码是 ,1285.若浮点数格式中阶码的底一定,且尾数采用规格化表示法,则浮点数的表示范围取决于______________的位数,而精度取决于______________的位数。 6.半导体随机读写存储器包括_________和__________,前者的速度比后者快, 但集成度不如后者高。

7.存储系统中,CPU能直接访问__________ 和__________ ,但不能直接访问磁盘和光盘。

8.设主存储器容量为64K?32位,则CPU中用做主存接口的寄存器MAR的位数是 ,MBR的位数是 。

9.中断周期前的CPU工作周期是 ,中断周期后的CPU工作周期

1

是 。

10.移码表示法主要用于表示 ,以利于在加减运算的 操作中比较大小。

11.某机指令字长24位,定长操作码,共能完成129种操作,采用单地址格式可直接寻址的范围是__________,采用二地址格式指令,可直接寻址范围是__________。

12.用74181和74182组成64位多重进位运算器,则需____________片74181和____________片74182。

13.寄存器间接寻址方式中,操作数存放在 ,寄存器中存放的是 。

14.CPU从__________取出一条指令并执行这条指令的时间称为__________。 15.微程序中的微指令是指 。 16.当前正在执行的指令保存在CPU的 寄存器中,运算结果如溢出、为负、为零等状态标志保存在CPU的 寄存器中。 17.设相对寻址的转移指令占两个字节,第一字节是操作码,第二字节是用补码表示的相对位移量,若转移指令地址为200aH ,要求转移到2002H ,则该转移指令第二字节内容为 。

18.为运算器构造的简单性,运算方法中常采用______加减法、______乘除法或补码乘除法。

19.组合逻辑控制器的基本思想是:某一微操作控制信号是______译码输出,______信号和各种状态信号的逻辑函数。

20.组合逻辑控制器所采用的三级时序是指__________、__________和脉冲等三级。

二、 选择(满分30分,每题1分)

1.一个8位的二进制整数,若采用补码表示,且由3个“1”和5个“0”组成,则最小值为______。

A.-127 B.-32 C.-125 D.-3 2.下列数中最大的数是 。

A.(10011001)2 B.(227)8 C.(98)16 D.(152)10

2

3.若浮点数用补码表示,则判断运算结果是否为规格化数的方法是 。

A.阶符与数符相同为规格化数 B.阶符与数符相异为规格化数

C.数符与尾数小数点后第一位数字相异为规格化数 D.数符与尾数小数点后第一位数字相同为规格化数

4.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是 。

A.11001011 B.11010110 C.11001001 5.计算机的存储器采用分级方式是为了 。

A.减少主机箱的体积

B.解决容量、速度、价格三者之间的矛盾 C.存储大量数据方便 D.操作方便

6.下面所述不正确的是 。

A.RAM可随机存取信息,掉电后信息丢失 B.访问RAM时,访问时间与单元的物理位置无关 C.内存中存储的信息均是不可改变的 D.随机存储器和只读存储器可统一编址

7.某计算机字长32位,存储容量为4MB,若按半字编址,它的寻址范围是______。

A.4M B.3M C.2M D.1M

8.在定点二进制运算器中,减法运算一般通过 来实现。

A.原码运算的二进制减法器 C.补码运算的十进制加法器

B.补码运算的二进制减法器 D.补码运算的二进制加法器

D.11000001

9.在向下生成的堆栈中,如果入栈指令PUSH X的操作定义为:SP ← (SP)+1,M(SP) ← M(X),则出栈指令POP X应定义为 。

A.SP←(SP)-1,M(X)←M(SP) C.M(X)←M(SP),SP←(SP)-1

B.SP←(SP)+1,M(X)←M(SP) D.M(X)←M(SP),SP←(SP)+1

10.以下四种类型指令中,执行时间最长的是 。

A.RR型

B.RS型

3

C.SS型 D.SR型

11.微程序控制器中,机器指令与微指令的关系是 。

A.每一条机器指令由一条微指令来执行

B.每一条机器指令由一段微指令编写的微程序来解释执行 C.每一条机器指令组成的程序可由一条微指令来执行 D.一条微指令由若干条机器指令组成

12.从控制存储器中读取一条微指令并执行相应操作的时间叫

A.CPU周期 C.时钟周期

B.微周期 D.机器周期

13.挂接在总线上的多个部件 。

A.只能分时向总线发送数据,并只能分时从总线接收数据 B.只能分时向总线发送数据,但可同时从总线接收数据 C.可同时向总线发送数据,并同时从总线接收数据 D.可同时向总线发送数据,但只能分时从总线接收数据

14.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用______。

A.堆栈寻址方式 C.隐含寻址方式 15.同步控制是______。

A.只适用于CPU控制的方式 B.只适用于外围设备控制的方式 C.由统一时序信号控制的方式 D.所有指令执行时间都相同的方式

16.为了便于实现多级中断,保存现场信息最有效的办法是采用______。

A.通用寄存器 B.堆栈 C.存储器 D.外存 17.下面浮点运算器的描述中正确的句子是:______。

A.尾数部件只进行乘法和除法运算 B.阶码部件可实现加、减、乘、除四种运算 C.阶码部件只进行阶码相加、相减和比较操作

B.立即寻址方式 D.间接寻址方式

4

D.尾数部件只进行乘法和减法运算

18.在定点数运算中产生溢出的原因是 。

A.运算过程中最高位产生了进位或借位 B.参加运算的操作数超出了机器表示的范围 C.寄存器的位数太少,不得不舍弃最低有效位 D.运算的结果超出了机器的表示范围

19.在浮点数加减法的对阶过程中, 。

A.将被加(减)数的阶码向加(减)数的阶码看齐 B.将加(减)数的阶码向被加(减)数的阶码看齐 C.将较大的阶码向较小的阶码看齐 D.将较小的阶码向较大的阶码看齐

20.四片74181和1片74812器件相配合,具有如下进位传递功能______。

A.串行进位

B.组内先行进位,组间先行进位 D.组内串行进位,组间先行进位

C.组内先行进位,组间串行进位

21.指令系统采用不同寻址方式的目的是______。

A.实现存贮程序和程序控制。

B.缩短指令长度,扩大寻址空间,提高编程灵活性。 C.可直接访问外存。

D.提供扩展操作码的可能并降低指令译码的难度。 22.系统总线地址的功能是______。

A.选择主存单元地址 B.选择进行信息传输的设备 C.选择外存地址

D.指定主存和I / O设备接口电路的地址 23.算术右移指令执行的操作是______。

A.符号位填0,并顺次右移1位,最低位移至进位标志位 B.符号位不变,并顺次右移1位,最低位移至进位标志位

C.进位标志位移至符号位,顺次右移1位,最低位移至进位标志位 D.符号位填1,并顺次右移1位,最低位移至进位标志位

5

本文来源:https://www.bwwdw.com/article/kibt.html

Top