西交《微机原理与接口技术》考前模拟题

更新时间:2023-10-23 04:04:01 阅读量: 综合文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

西交《微机原理与接口技术》考前模拟题

一、填空题

1. 微机硬件系统包括( )五部分。

2. 微机软件系统可分为( )两大类,保证计算机正常工作必不可少的

软件是( )。

3. 微机系统总线按功能可分( )类,它们分别是:

( ) 4.8086/8088CPU最大寻址空间是( ),最大模式的含义是:

( )。 5.8086/8088CPU中,每段最大地址空间为( ),段在内存的起始位置由( )确定,20位物理地址的计算公式是:

( ) 6. 8086/8088CPU中,设置指令预取队列的目的是:

( )。 7.8086/8088CPU中的内部寄存器按功能可分为( )类,它们分别是: ( ) 8.存贮器的容量可表示为( ),衡量存贮器性能的主要参数是: ( )。

9.根据信息存取方式,半导体存贮器可分为( )和( )。 10.静态RAM的基本信息存贮单元是( ),动态RAM的基本信息存贮单元是( )。

11.地址译码方式有( )和( ),前者利用( )唯一确定一个存贮单

元,后者一个芯片占用 ( )芯片地址空间。 12.位扩展采用芯片组法,芯片组的连线原则是:

( )。 13.操作数有( )种,它们分别是:

( )。 14.转移地址的寻址方式有( )种,它们分别是:

( )。 15.8086/8088CPU的指令系统按功能可分为( )大类,它们分别是:

( )。 16.8086/8088CPU的伪指令按功能可分为( )大类,它们分别是:

( )。 17.外设端口的编址方式有( )和( )。

18.微机系统中的主要输入输出方式有( )种,它们分别是:

( ) 19.中断的一般过程是( ) 20.可编程并行接口8255有( )种工作方式,它们分别是:

( )

21. 微机的发展按CPU可以划分为下列几代:( )。 22. 微机硬件系统由下列部分组成( )。 23. 微机三类总线的功能分别是:( )。

24. 8086/8088CPU内部结构由 ( )和( )两部分组成。

25. 8086/8088CPU中,逻辑地址表示式为( ),20位物理地址的计算公式是:( )。

26. 8086/8088CPU中的内部寄存器按功能可分为( )类,它们分别是:( )。

27. 8086/8088CPU中,标志位作用是( ),在转移类指令中作为转移条件

的标志位有:( )。

28. 存贮器的容量可表示为( ),存取时间含义是:( )。 29. 根据信息存取方式,半导体存贮器可分为( )和( )。 30.速度最快RAM的是( ),必须周期性刷新的RAM是( )。 31.位扩展采用芯片组法,芯片组的连线原则是:( )。 32.容量扩展采用地址译码法,其连线原则是:( )。 33.指令的一般格式是:( )。

34.操作数的寻址方式有( )种,它们分别是:( )。 35.转移地址的寻址方式有( )种,它们分别是:( )。

36.8086/8088CPU的指令系统按功能可分为( )大类,它们分别是:( )。 37.外设端口的编址方式有( )和( )。

38.微机系统中的主要输入输出方式有( )种,它们分别是:( ) 39.在中断矢量表中,中断矢量地址与中断矢量码的关系是( )。 40.8255的8位口分别是( ),在选通方式下的C口作用是( )。

二、内存扩展

1、某内存芯片与8088连接如图所示(下划线表低有效),试回答下列问题: (1) 芯片的容量?,并说明为什么?

(2 )芯片的地址范围?,并说明如何得出? D0~D7 A0~A11 MEMW MEMR D0~D7 CS2 A0~A11 WE 5V A12~A19

& OE CS1

2、某内存芯片与8088连接如图所示(下划线表低有效),试回答下列问题: (1 )芯片的容量?,并说明为什么?

(2 )芯片的地址范围?,并说明如何得出?

D0~D7 A0~A11 MEMW MEMR

D0~D7 CS2 A0~A11 WE A19 A18 G Y0 G2A 。 G2B 。 C 。 B A Y7 OE CS1 A17 A16 A15 ?1 A14 A13 A12

三、程序设计

1、有10个同学物理竞赛成绩存于SCORE 起始单元中。编写完整的统计优良中人数程序,将结果存于RESULT起始单元。

1.分类方法:优(?85) 良(75~84) 中(65~74) 2.禁用过程编写

2、有两个字节数组A和B,均有5个数存于其中。将对应元素按下列规则运算:

C1=A1+B1 C2=A2-B2 C3=A3-B3 C4=A4+B4 C5=A5+B5 编写完整的汇编实现程序,将结果存于C数组对应元素中。(禁用过程编写)。

四、判断题

1. 判断下列指令的寻址方式

(1) MOV AX, [2000H] ( ) (2) ADC AX,DISP[BX] [SI] ( ) (3) OUT DX ,AX ( ) (4) JMP CX ( )

(5) JMP DWORD PTR [BX] [SI] ( ) 2. 判断下列下列指令的对错,正确打√,错误打х (1) MOV DS,2000H ( ) (2) MOV CS,DS ( ) (3) AND AX,BL ( ) (4)ADD [AX],[DX] ( ) (5)OUT 0FF00H,BX ( )

3.判断下列指令的寻址方式

(1) ADC AX,DISP[BX] [SI] ( )

(2) MUL BX ( ) (3) OUT 30H ,AX ( ) (4) JMP [BX] ( ) (5) JMP DWORD PTR [BX] [SI] ( ) 4.判断下列下列指令的对错,正确打√,错误打х (1) MOV DS , ES ( ) (2) MOV AX,[DI][SI] ( ) (3) DIV 80H ( ) (4) ADD [AX],[DX] ( ) (5) IN BX , 0F0H ( )

参考答案: 一.

1. 微处理器,存储器,输入设备,输出设备,接口电路及其他支持电路 2 系统软件和应用软件; 操作系统 3. 三; 控制总线,数据总线和地址总线

4. 220=1MB; 系统中有两个或多个微处理器, 其中有一个是主处理器8086,其它的处理器称为协处理器,它们协助主处理器工作

5. 216=64KB; 段寄存器; 段地址*16+段内偏移地址

6. 将取指令和执行指令这两个操作分别由两个独立的功能单元并行进行,提高微处理器的指令执行

速度和总线利用率。

7. 四; 通用寄存器,段寄存器,指令指针寄存器和标志寄存器 8. 字节数; 存储容量,读写速度,非易失性和可靠性。 9. 随机存取存储器;只读存储器。 10. 触发器; 带驱动晶体管的电容

11. 全译码法;部分译码法;全部地址总线;多个

12. 入/出数据线分别作为存储器的高低位字节的数据线,并同时完成读写操作 13. 2; 数据操作数和转移地址操作数

14. 4; 段内直接寻址,段内间接寻址,段间直接寻址,段间间接寻址

15. 6; 数据传送指令,算术运算指令,逻辑运算指令,控制转移指令,串操作指令和位操作指令。

16. 4; 变量定义伪指令,调整偏移量的伪指令,符号定义伪指令和程序结构伪指令 17. 独立编址方式; 统一编址方式

18. 4种; 无条件传送方式、程序查询方式、I/O中断方式和DMA方式 19. 中断请求,中断响应,中断服务,中断返回

20. 3; 基本输入/输出方式,选通输入/输出方式,选通的双向输入/输出方式

21. 第一代:4位及低档8位微处理器;第二代:中、低档8位微处理器;第三代:高、中档8位微处理器;第四代:16及低档32位微处理器;第五代:高档32位处理器,64位处理器以及多核

22. 微处理器,存储器,输入设备,输出设备,接口电路及其他支持电路

23. 控制总线:传送控制信号;数据总线:传送数据信息;地址总线:传送地址信号 24. 指令执行单元EU; 总线接口单元BIU

25. 段地址:偏移地址; 段地址*16+段内偏移地址

26. 四; 通用寄存器,段寄存器,指令指针寄存器和标志寄存器

27. 反映运算结果的状态或者控制微处理器的操作方式; ZF,SF,OF,PF和CF 28. 字节数; 从启动一次存储器操作到完成这次操作的时间 29. 随机存取存储器;只读存储器。 30. SRAM; DRAM

31. 入/出数据线分别作为存储器的高低位字节的数据线,并同时完成读写操作 32. 数据入/出线对应位必须连接在一起,并使它们分时工作 33. 操作码+操作数

34. 10; 立即寻址方式,寄存器寻址方式,直接寻址方式,寄存器间接寻址方式,寄存器相对寻址方式,基址变址寻址方式,相对基址变址寻址方式,比例变址寻址方式,基址比例变址寻址方式,相对基址比例变址寻址方式

35. 4; 段内直接寻址,段内间接寻址,段间直接寻址,段间间接寻址

36. 6; 数据传送指令,算术运算指令,逻辑运算指令,控制转移指令,串操作指令和位操作指令。

37. 独立编址方式; 统一编址方式

38. 4种; 无条件传送方式、程序查询方式、I/O中断方式和DMA方式 39. 中断向量地址= 中断向量码*4

40. 端口A,B和C; 提供联络信号,包括选通信号和应答信号 二. 1、(1) 芯片有12位地址线,则总容量为212B=4KB.

(2) 片选信号CS(低有效), 所以高地址位A12~A19 全为1时有效,则该芯片的地址范围是

FF000~FFFFF。 2、(1). 芯片有12位地址线,则总容量为212B=4KB.

(2.) 片选CS1接3-8译码器的输出Y0,且Y0为0时,应有输入端ABC=000,使能端G和G2A、G2B有效,即A19=1,A18~A12=0000000,则8位高地址为80,芯片的地址范围为80000~80FFF。 三.

1、DATA SEHMENT

SCORE DB 10 DUP(?) ; 学生成绩

RESULT DB 3 DUP(0) ; 结果,依次为中,良,优的人数 DATA ENDS

ROGNAM SEGMENT MAIN PROC FAR

本文来源:https://www.bwwdw.com/article/k53f.html

Top