组成原理复习题2014浦计12new

更新时间:2023-09-22 13:00:01 阅读量: 经管营销 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

《计算机组成原理复习题》

一.单项选择题

1.下列数中最小的数为(C )。

A. (101001)BCD B. (20)10 C. (23)8 D. (19)16

2.某计算机字长32位,其存储容量为64KB,若按字编址,那么它的寻址范围是( )。

A. 0~32K B. 0~16K C. 0~8K D. 0~32KB 3.变址寻址方式中,操作数的有效地址等于( D )。

A. 堆栈指示器内容加上位移量 B. 程序计数器内容加上位移量 C. 基值寄存器内容加上位移量 D. 变址寄存器内容加上位移量

4.控制存储器是计算机系统的记忆设备,主要用于______。

A.存放程序 B.存放软件 C.存放微程序 D.存放程序和数据

5.CRT的分辨率为1024ⅹ1024像素,彩色像素的颜色灰度级数为256,则刷新存储器的容量是

( )。

A. 1MB B.512KB C. 3MB D. 8MB 6.计算机的字长决定了( )。

A.指令直接寻址能力 B.计算机的运算精度 C.计算机的运算速度 D.计算机的高低档次

7.对一个区域内的成批数据采用循环逐个进行处理时,常用的指令寻址方式是( )

A.变址寻址方式 B.相对寻址方式 C.基址寻址方式 D.间接寻址方式

8.控制存储器的字长比机器字长要( A )。

A.小 B.相等 C.长得多 D.随意定

9.进位计数制中的进位基数是指( )。

A.一个数允许使用的最大数码 B.一个数位允许使用的数码个数 C.一个固定的常数值 D.数码在数据中的不同位置

10.总线中地址线的功能是( )。

A. 用于选择存储器单元 B. 用于选择进行信息传输的设备

C. 用于指定存储器单元和I/O设备接口电路的选择地址 D. 以上四项均不是 11.CPU内由许多部件组成,其核心部件是( )。

A.ALU部件 B.算术运算部件 C.累加寄存器 D.多路开关

12.设x=-0.1101,则[x]补为( A )。

A. 1.0011 B. 1.1101 C.1.0010 D. 1.1110

13.用16位字长(其中1位符号位)表示定点整数时,所能表示的数值范围是( )。 A. 0≤∣N∣≤2-1 B. 0≤∣N∣≤2-1 C. 0≤∣N∣≤2-1 D. 0≤∣N∣≤2 14.主存储器和CPU之间增加cache的目的是( )。

A. 扩大主存储器的容量 B. 解决CPU和主存之间的速度匹配问题

C. 扩大CPU中通用寄存器的数量 D.既扩大主存储容量又扩大CPU通用寄存器数量 15.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常需 采用( )。

A. 立即寻址方式 B. 间接寻址方式 C. 堆栈寻址方式 D. 隐含寻址方式 16. 在总线上,同一时刻( )

15

16

14

16

A.只能有一个主设备控制总线传输操作 B.只能有一个从设备控制总线传输操作

C.只能有一个主设备和一个从设备控制总线传输操作 D.可以有多个主设备控制总线传输操作

17.DMA传送是实现( )之间信息高速传送的一种方式。

A.CPU 与内存 B.CPU与I╱O接口电路 C.内存与外设 D.内存与内存 18.以下描述中不正确的是( )。

A.PCI总线是层次总线 B.PCI总线采用异步时序协议

C.SCSI总线采用分布式仲裁策略 D. PCI总线采用集中式独立请求仲裁策略

20.直接、间接和立即三种寻址方式指令的执行速度由快到慢的顺序是( )

A.直接、立即、间接 B.直接、间接、立即 C.立即、直接、间接 D.不确定

21.当采用( )对设备进行编址情况下,不需要专门的I/O指令组。 A.统一编址法 B.单独编址法 C.两者都是 D.两者都不是

22.一个8位二进制整数,采用补码表示,且由3个”1”和5个”零组成,则其所表示的最小值为( )。

A.–127 B. -32 C. -125 D. –3

23.若SRAM芯片的容量是2M×8 bit,则该芯片引脚中地址线和数据线的数目之和为是( )。 A.21 B.29 C.18 D.不可估计 24.寄存器间接寻址方式中,操作数处在( )中。

A.通用寄存器 B.主存单元 C.程序计数器 D.堆栈

25、以下四种类型指令中,执行时间最长的是( C )。 A、RR型 B、RS型 C、SS型 D、程序控制指令

26、在主存和CPU之间增加cache存储器的目的是( )。 A、增加内存容量 B、提高内存可靠性

C、解决CPU和主存之间的速度匹配问题 D、增加内存容量并加快存取速度

27、设变址寄存器为X,形式地址为D,(X)表示寄存器X的内容,这种寻址方式的有效地址为( )。

A、EA=(X)+D B、EA=(X)+(D) C、EA=((X)+D) D、EA=((X)+(D)) 28、下述I/O控制方式中,CPU负担最轻的是( )。 A、程序查询方式 B、程序中断方式 C、DMA方式 D、通道方式

二、填空题

1.已知十进制数(45.375)10 ,其二进制为 ___________,十六进制数为______________。 2.高速缓冲存储器Cache的地址映象方式有______________,__________,______________。 3.微指令的编码、译码格式主要有 _____________,____________,___________。

4.虚拟存储器的引入主要为了解决计算机的___________问题,而Cache的引入主要为了解决

计算机的____________问题。

5.在微程序中,后继微指令的地址主要由____________或____________方式产生。 6.已知十进制数-23,则它的二进制补码为____________、移码为____________ 7.在微程序控制器中一组实现一定操作功能的微命令的组合构成一条 而一条机器指令的功能是由若干段 来实现的。。

8.完成一条指令的机器周期一般分为 周期和 周期。

9. 浮点运算器实现加减法的步骤为对阶、___________、__________、舍入及溢出处理。

10.在微程序控制中,若微指令采用分分段直接编码,其分段原则是_____分在同一段,______分在不同段。

11.计算机控制器的实现方法主要有______ 和 ______两种。

12.通道是一个特殊功能的_________,它能独立执行_________以完成主机和______ 的数据传送。 13.已知二进制数(-0.01100011)2,写出它的补码、移码

14.汉字的________________、________________、_______________是计算机用于汉字

输入、内部处理、输出三种不同用途的编码。 15.广泛使用的______和______都是半导体随机读写存储器,前者速度快,后者速度慢。 三、简答题

1.两数的补码相加减有几种方法判别溢出? 2.说明指令ADD AX,Disp [SI] 的执行过程。 3.简述RISC指令系统的主要特点。

4.集中式总线仲裁有哪些方式?各有什么特点?

5 . 指令和数据均以二进制代码形式放在主存中,请问CPU如何区别它们是指令还是数据? 6. 简述主存储器中动态DRAM和静态SRAM存储器的异同。 7. 简要描述程序中断方式与DMA方式的异同点

8.什么是指令周期?什么是机器周期?什么是时钟周期?三者之间的关系如何? 9.机器指令与微指令及微程序有什么关系?

10.操作数的常用寻址方式有哪些?对内存一数据块进行处理可用哪种方法? 11.中断与子程序调用有何区别? 12.CPU响应中断的条件是什么?

四、应用题

1. 将-27/64表示成浮点规格化数,设阶码6位,尾数10位,均包含一位符号位。

2. 已知x=0.1011,y=-0.0101,求x+y=?,x-y=? 并判断溢出。

3. 已知 X=+0.1010,Y= -0.1101,试用补码一位乘法(Booth法)计算 [X×Y]补 。

4. 某计算机16K×16位的主存地址空间用多少8K×8位的芯片构成,并画出示意图。 5. 已知某计算机的指令字长16位,其双操作数指令格式如下: 15 10 9 8 7 0 OP R D 其中:OP为操作码、R为通用寄存器编号

D为操作数形式地址。设机器字长和寄存器均为16位变址寄存器为RI。

请分别指出立即寻址、直接寻址、变址寻址的有效地址E的计算式及其寻址范围。

6. 十进制数-113的原码表示,反码表示,补码表示和移码表示(用8位二进制表示,并设最高

位为符号位)。

10. 给定的生成多项式g(x)=1011, 试用(7,4)CRC码对C(x)=1010进行编码。

11.假设A、B、C是采用中断方式交换信息的与主机连接的三台设备,它们的中断响

应的先后次序为A→B→C,若使中断处理的次序为B→C→A,则它们的中断屏蔽 码应如何设置?(屏蔽码中,“0”表示允许中断,“1”表示屏蔽中断)。

13.若单精度浮点数IEEE754 代码为 3F400000H,则其代表的十进制数为多少?

本文来源:https://www.bwwdw.com/article/jvyd.html

Top