优先权排队电路设计

更新时间:2023-10-24 11:09:01 阅读量: 综合文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

电子技术课程设计

优 先 权 排 队 电 路 设 计

姓名:专业:班级:学号:李晓楠 电力1101 0403110108

电力系统自动化

目录

概述········································3

一:设计目的································4

二:设计要求································4

三:设计内容································5 (1)实验设计·······························5 (2)电路设计·······························6 (3)实验数据表·····························6

总结········································7

参考文献····································8

2

概述

数字电路根据逻辑功能的不同特点,可以分成两大类,一类叫组

合逻辑电路(简称组合电路),另一类叫做时序逻辑电路(简称时序电路)。组合逻辑电路在逻辑功能上的特点是任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关。而时序逻辑电路在逻辑功能上的特点是任意时刻的输出不仅取决于当时的输入信号,而且还取决于电路原来的状态,或者说,还与以前的输入有关。

在asic设计和pld设计中组合逻辑电路设计的最简化是很重要的,在设计时常要求用最少的逻辑门或导线实现。在asic设计和pld设计中需要处理大量的约束项,值为1或0的项却是有限的,提出组合逻辑电路设计的一种新方法。与逻辑表示只有在决定事物结果的全部条件具备时,结果才发生。输出变量为1的某个组合的所有因子的与表示输出变量为1的这个组合出现、所有输出变量为0的组合均不出现,因而可以表示输出变量为1的这个组合。 组合逻辑电路的分析分以下几个步骤:

(1)有给定的逻辑电路图,写出输出端的逻辑表达式; (2)列出真值表;

(3)通过真值表概括出逻辑功能,看原电路是不是最理想,若不是,则对其进行改进。

3

一:设计目的:

使学生在学习了电子技术基础理论课和进行了基础实验后进一步提高运用电子技术基础掌握分析方法与分析实际电路的基本技能,了解基本逻辑单位电路在实际生活中的运用。加强对电子技术的理解、学会查阅资料、方案比较以及设计、计算、制作、调试的技能增强分析、解决实际问题能力。

二:设计要求:

设计一个优先权排队电路,其框图如下: 排队顺序: A=1 最高优先级 B=1 次高优先级 C=1 最低优先级

要求输出端最高只能有一端为“1”,即只能是优先级较高的输入 端所对应的输出端为“1”。

4

三:设计内容:

74LS00设计制作一个优先权排队电路。输入为A、B、C,输出为Fa、Fb、Fc。A=1,表示A有请求;Fa=1表示能够为A服务。同样B=1表示B有请求;Fb=1,表示能够为B服务??。A、B、C的排队顺序是:A=1,最高优先级;B=1,次优先级;C=1,普通优先级。要求:输出端最多只能有一端为1,即只能为优先级较高的请求服务。

(1)实验设计:

根据题意得真值表(表2-9):

A 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 C 0 1 0 1 0 1 0 1 表2-9 Fa 0 0 0 0 1 1 1 1 Fb 0 0 1 1 0 0 0 0 Fc 0 1 0 0 0 0 0 0 根据真值表得以下逻辑表达式并化简得: Fa=A Fb=AB

Fc=ABC=ABC=ABC

5

本文来源:https://www.bwwdw.com/article/ifc2.html

Top