微机原理及接口技术复习题(2015)

更新时间:2024-06-18 19:55:01 阅读量: 综合文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

微机原理复习题

一、单项选择题

1.CPU与外设间数据传送的控制方式有( D )

A.中断方式 B.DMA方式 C.程序控制方式 D.以上三种都是 2.8086 CPU内标志寄存器中的控制标志位占( C ) A.9位 B.6位 C.3位 D.16位 3. EPROM是指( D )

A.随机读写存储器 B.可编程只读存储器 C.只读存储器 D.可擦除可编程只读存储器 4.CPU与I∕O设备间传送的信号有( D )

A.数据信息 B.控制信息 C.状态信息 D.以上三种都是 5. 用3片8259A级联,最多可管理的中断数是( B ) A.24级 B.22级 C.23级 D.21级

6.8255A这既可作数据输入、出端口,又可提供控制信息、状态信息的端口是( D )

A.B口 B.A口 C.A、B、C三端口均可以 D.C口 7. 在8086的写周期时序中,双重总线AD0~AD7在T1期间出现的是( )

A. D0~D7 B. AD0~AD7 C. A0~A7 D. 无信号

8.在数据传输率相同的情况下,同步字符传输的速度要高于异步字符传输,

其原因是( )

A.字符间无间隔 B.双方通信同步 C.发生错误的概率少 D.附加的辅助信息总量少

9.采用高速缓存Cache的目的是( A )

A.提高总线速度 B.提高主存速度 C.使CPU全速运行 D.扩大寻址空间

10. 若8086 CPU主频为8MHz,则其基本总线周期为( B ) A.200ns B.500ns C.125ns D.250ns 11.CPU响应中断请求和响应DMA请求的本质区别是( ) A.中断响应靠软件实现

B.响应中断时CPU仍然控制总线,而响应DMA请求时,CPU要让出总线 C.速度慢 D.控制简单

12. 特殊屏蔽方式要解决的主要问题是( C ) A.屏蔽所有中断 B.设置最低优先级 C.开放低级中断 D.响应同级中断

13. 要使8253输出1个时钟周期(1CLK)宽度的负脉冲,可选择哪几种工作方式( C )

A.方式2,4,0 B.方式0,4,5 C.方式2,4,5 D.方式1,4,5 14. 在中断方式下,外设数据输入到内存的路径是( B )

A.外设→数据总线→内存 B.外设→数据总线→CPU→内存

C.外设→CPU→DMAC→内存 D.外设→I∕O接口→CPU→内存 15. Reset信号到来后,8086 CPU的启动地址为( C ) A.00000H B.FFFFFH C.FFFF0H D.0FFFFH

16. 执行一条MOV [2000H],AH指令,对应CPU的哪一类总线操作( D )

A.I/O读 B.I/O写 C.内存读 D.内存写

17. 已知某中断源的中断类型码为47H,中断向量为2000H:A500H,则在中断向是表中从( )单元开始的的连续四个单元中应依次存放( )

A. 188H,00H、A5H、00H、20H B. 11CH,00H、20H、00H、A5H C. 188H,00H、20H、00H、A5H D. 11CH,00H、A5H、00H、20H 18. 用2K×4位的RAM芯片组成8K字节的存储器,共需RAM芯片和片选地址分别为( )

A. 4片和2位 B.8片和2位 C.4片和3位 D.8片和3位 19. 计算机经历了从器件角度划分的四代发展历程,但从系统结构上来看,至今绝大多数计算机仍属于( )型计算机。

A.实时处理 B.智能化 C.并行 D.冯.诺依曼

二、填空题

1.用2K×8的SRAM芯片组成32K×16的存储器,共需SRAM芯片__________片,产生片选信号的地址需要__________位。

2.在8086 CPU中,总线接口部件(BIU)的功能是______________________,执行部件(EU)的功能是___________________________。

3.在8086中,一条指令的物理地址是由______________________________

相加得到的。

4.8086 CPU只在______________________________时,才执行总线周期。 5.从CPU的NMI引脚产生的中断叫做____________________,他的响应不受____________________的影响。

6.中断类型码为08H的中断,其服务程序的入口地址一定存放在____________________四个连续的单元中,若这四个单元的的内容为:66H、50H、88H、30H,则其服务程序的入口地址为____________________。

7.数据一位一位地传输的方式称为_______________传输方式;多位数据一起传输的方式称为______________ 传输方式。

8.设8253的计数器1的输入时钟频率为1MHz,以BCD码计数,要求该通道每隔5ms输出一个正跳变信号,则其方式控制字应为____________________。 9.若要可编程并行芯片8255A三个端口均作为输入口,则其方式选择控制字应为____________________。

10. 8086工作于最小模式,当从存储器偶地址单元中读一个字节数据时,写出存储器的控制信号和它们的有效逻辑电平信号,分别为 RD= _____, WR=______,BHE=_______, M/IO=________,A0=_______。

三、简答题

1、什么叫总线周期?在CPU读/写总线周期中,数据在哪个机器状态出现在数据总线上?

2、8086系统中存储器采用什么结构?用什么信号来选中存储体? 3、静态RAM和动态RAM有何区别?

4、CPU和外设间传送数据主要有哪几种方式?

5、一个8259A主片,连接2片8259A从片,从片分别经主片的IR2和IR5引脚引入,写出该系统中优先级排列次序。 6、对8253进行初始化编程分哪几步走。

7、8253芯片有哪几个计数通道?每个计数通道可工作于哪几种工作方式?这些操作方式的主要特点是什么?

8、8255Ae哪种工作方式?各用于什么场合?端口A、端口Bt端口Ctk可以工作于哪几种工作方式?

9、若8255A的系统基地址为2F9H,且各端口都是奇地址,则8255A的3个端口和控制寄存器的地址得是多少?

四、应用题

1、某系统内有8个INTR外中断源,用一片8259A管理8级中断源。设8259A占用地址20H、21H,各中断源的类型码为50H~57H,各级中断对应的服务程序入口地址CS:IP分别为1000H:0000H,2000H:0000H,…,8000H:0000H。中断请求信号采用电平触发方式、采用完全嵌套、中断非自动结束方式。 试写出: 1) 初始化程序;

2) 编程向中断向量表中置入各中断向量; 3) 读中断请求寄存器IRR的值。

2、8086系统中有一片8253芯片,其4个端口为:310H、312H、314H、316H,计数脉冲(CLK引脚)频率为1MHz,按BCD码计数,试编写使计数器1输出周期为250μs方波,计数器2对外事件计数,计满500个事件后输出中断请求信号。试编写其初始化程序。

3、假设一个微机系统的RAM容量为4KB,采用1K×8的RAM芯片,安排在64KB空间的最低4K的位置,接线方式如图所示,写出每一RAM芯片的地址范围。

D7~D0A9~A0CSWED7~D0A9~A0CSWED7~D0A9~A0CSWED7~D0A9~A0CSWED7~D0M/IOA15~A06:64译码器636230A9~A0

WR

4、8255A的四个端口地址为80H、82H、84H、86H。要求完成: (1)将下图中8086的未标注地址信号(A7~A0)完成连线;

(2)若PA口接8个开关K7~K0,PB口接8个指示灯LED7~LED0,,要求检测一次开关状态,并在LED上显示出来。编写实现这种功能的程序。

本文来源:https://www.bwwdw.com/article/h4q3.html

Top