实验二 一位二进制全加器的文本设计

更新时间:2024-05-27 02:14:01 阅读量: 综合文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

实验二 一位二进制全加器的文本设计

一、实验目的:

1、学习QuartusⅡ软件的使用,包括软件安装及基本的使用流程。 2、掌握用原理图输入法设计简单组合电路的方法和详细设计流程。 3、掌握原理图的层次化设计方法。 二、实验原理:

本实验要用原理图输入设计方法完成1位全加器的设计。1位全加器可以用两个半加器及一个或门连接构成,因此需要首先完成半加器的设计。采用原理图层次化的设计方法,按照课本4.5节介绍的方法用原理图输入法设计一个半加器,并将其封装成模块,然后在顶层调用半加器模块完成1位全加器的设计。 三、实验内容和步骤:

1、打开原理图编辑器,完成半加器的设计。 半加器原理图如下:

2、完成1位半加器的设计输入、目标器件选择、编译和仿真各步骤,详细过程见教材4.5节相关内容。

3、正确完成之后,选择“File”/“create/Update”/“Create Symbol file for current file”,将文件变成一个包装好的单一元件模块待调用。

4、调用1位半加器模块可画出以下1 位全加器:

5、保存并完全编译,进行仿真,给出仿真结果及分析。

仿真结果分析:上图中输入信号为ain、bin、cin,输出信号为sum,进位信号为cout,

从上图中可以看出,当输入信号有两个或两个以上‘1’时,进位信号cout为‘1’有一个或三个输入信号为‘1’时,输出信号为‘1’。符合全加器真值表。

6、引脚锁定后再重新编译,并连接实验箱进行下载。注意第一次下载时的一些设定。 引脚锁定:将三个输入信号分别锁定在三个拨动开关上,用以输入‘0’和‘1’, 将两个输出信号锁定在发光二极管上,灯亮为1,灭为0,

实验现象:当输入信号有两个或两个以上‘1’时,进位信号锁定的发光二极管亮,有一个或三个输入信号为‘1’时,输出信号锁定的发光二极管亮。符合仿真波形和全加器真值表。 四、实验总结

本次实验为EDA的第二个实验,、熟悉了EDA原理图设计的基本流程,在画原理图时应注意连线的规范,要学会使用模块化设计以及调用已有的模块,在多层次设计中,要注意顶层文件的设置及编译。

本文来源:https://www.bwwdw.com/article/f8p7.html

Top