AXI总线中文详解要点
更新时间:2023-09-24 15:02:01 阅读量: IT计算机 文档下载
- 阿昔洛韦软膏推荐度:
- 相关推荐
AXI总线协议资料整理
第一部分:
1、AXI简介:AXI(Advanced eXtensible Interface)是一种总线协议,该协议是ARM公司提出的AMBA(Advanced Microcontroller Bus Architecture)3.0协议中最重要的部分,是一种面向高性能、高带宽、低延迟的片内总线。它的地址/控制和数据相位是分离的,支持不对齐的数据传输,同时在突发传输中,只需要首地址,同时分离的读写数据通道、并支持显著传输访问和乱序访问,并更加容易就行时序收敛。AXI 是AMBA 中一个新的高性能协议。AXI 技术丰富了现有的AMBA 标准内容,满足超高性能和复杂的片上系统(SoC)设计的需求。 2、 AXI 特点: 单向通道体系结构。信息流只以单方向传输,简化时钟域间的桥接,减少门数量。当信号经过复杂的片上系统时,减少延时。
支持多项数据交换。通过并行执行猝发操作,极大地提高了数据吞吐能力,可在更短的时间内完成任务,在满足高性能要求的同时,又减少了功耗。
独立的地址和数据通道。地址和数据通道分开,能对每一个通道进行单独优化,可以根据需要控制时序通道,将时钟频率提到最高,并将延时降到最低。 第二部分:
本部分对AXI1.0协议的各章进行整理。
第一章
本章主要介绍AXI协议和AXI协议定义的基础事务。 1、 AXI总线共有5个通道分别是read address channel
、 write address channel 、 read data channel 、 write data channel、 write response channel。每一个AXI传输通道都是单方向的。
2、 每一个事务都有地址和控制信息在地址通道(address channel)中,用来描述被传输数据的性质。 3、 读事务的结构图如下:
4、 写事务的结构图如下:
5、 这5条独立的通道都包含一个信息信号和一个双路的VALD、READY握手机制。
6、 信息源通过VALID信号来指示通道中的数据和控制信息什么时候有效。目地源用READY信号来表示何时能够接收数据。读数据和写数据通道都包括一个LAST信号,用来指明一个事物传输的最后一个数据。
7、 读和写事务都有他们自己的地址通道,这地址通道携带着传输事务所必须的地址和信息。
8、 读数据通道传送着从设备到主机的读数据和读响应信息。读响应信息指明读事务的完成状态。
9、 写数据通路传送着主机向设备的写数据。每八个数据都会有一个byte lane ,用来指明数据总线上面的哪些byte有效。写响应通道提供了设备响应写事务的一种方式。这完成信号每一次突发式读写会产生一个。 10、 主机和设备的接口和互联图如下:
11、 传输地址信息和数据都是在VALID和READY同时为高时有效。
12、 突发式读的时序图如下:
当地址出现在地址总线后,传输的数据将出现在读数据通道上。设备保持VALID为低直到读数据有效。为了表明一次突发式读写的完成,设备用RLAST信号来表示最后一个被传输的数据。 13、 重叠突发式读时序图如下:
设备会在第一次突发式读完成后处理第二次突发式读数据。也就意味着,主机一开始传送了两个地址给设备。设备在完全处理完第一个地址的数据之后才开始处理第二个地址的数据。
14、 突发式写时序图如下:
这一过程的开始时,主机发送地址和控制信息到写地址通道中,然后主机发送每一个写数据到写数据通道中。当主机发送最后一个数据时,WLAST信号就变为高。当设备接收完所有数据之后他将一个写响应发送回主机来表明写事务完成。 15、 AXI协议支持乱序传输。他给每一个通过接口的事务一个IDtag。协议要求相同ID tag的事务必须有序完成,而不同ID tag可以乱序完成。
第二章
本章主要介绍一些信号描述,其中包括全局信号、写地址通道信号、写数据通道信号、写响应通道信号、读地址通道信号、读数据通道信号、低功耗接口信号。本章的所有表都是以32位的数据总线、4位的写数据闸门、4位的ID段。 1、全局信号 信号 ACLK ARESETn 源 Clock source Reset source 描述 全局时钟信号 全局复位信号,低电平有效 2、写地址通道信号 信号 AWID[3:0] AWADDR[31:0] AWLEN[3:0] 源 主机 主机 主机 描述 写地址ID,这个信号是写地址信号组的ID tag。 写地址。 突发式写的长度。此长度决定突发式写所传输的数据的个数。 AWSIZE[2:0] 主机 突发式写的大小。 突发式写的类型。 锁类型。 Cache类型。这信号指明事务的bufferable、cacheable、write-through、write-back、allocate attributes信息。 AWPROT[2:0] AWVALID 主机 主机 保护类型。 写地址有效。 1 = 地址和控制信息有效 0 = 地址和控制信息无效 这个信号会一直保持,直到AWREADY变为高。 AWREADY 设备 写地址准备好。这个信号用来指明设备已经准备好接受地址和控制信息了。 1 = 设备准备好 0 = 设备没准备好
AWBURST[1:0] 主机 AWLOCK[1:0] 主机 AWCACHE[3:0] 主机
正在阅读:
AXI总线中文详解要点09-24
钢管混凝土施工方案(A1版)06-08
招待费管理办法04-15
改写《狼》500字07-01
电大成本会计简答(最新整理)10-01
多选题练习04-19
CMS内容管理系统03-25
串口VC编程步骤及程序04-05
地基承载力的合理确定方法08-11
- 供应商绩效评价考核程序
- 美国加州水资源开发管理历史与现状的启示
- 供应商主数据最终用户培训教材
- 交通安全科普体验教室施工方案
- 井架安装顺序
- 会员积分制度
- 互联网对美容连锁企业的推动作用
- 互联网发展先驱聚首香港
- 公司文档管理规则
- 机电一体化系统设计基础作业、、、参考答案
- 如何选择BI可视化工具
- 互联网产品经理必备文档技巧
- 居家装修风水的布置_家庭风水布局详解
- 全省基础教育信息化应用与发展情况调查问卷
- 中国石油--计算机网络应用基础第三阶段在线作业
- 【知识管理专题系列之五十八】知识管理中如何实现“场景化协同”
- 网络推广方案
- 中国石油--计算机网络应用基础第二阶段在线作业
- 汽车检测与维修技术专业人才培养方案
- 详解胎儿颈透明层
- 总线
- 中文
- 详解
- 要点
- AXI
- 亿大装饰员工手册03
- 蔗糖水解反应实验报告
- 广东电网有限责任公司安全生产风险评估与控制管理细则
- 喷金设备高效免维护除尘系统设计方案说明
- 社交礼仪论文
- 新材料作文审题材料02:行为与位置
- 宣教与带职事奉(文牧)
- 河南省天一大联考2018届高三上学期期末考试理综试题+Word版含答案 - 图文
- 比赛的公平性预学、共学、延学单
- 刘一秒老师第十六届法门寺《宗教智慧》笔记
- 某地铁车站主体施工方案
- 星巴克CRM案例分析
- 招标代理人员行为规范
- 土建交付电气安装交接验收申请表
- ??市??区人民医院消防安全知识宣传手册 - 图文
- 130切眼开口措施
- 2012,9高二月考试题必修5 1.1-3.2
- 药剂学复习题
- 2012年经济师考试-模拟试题下载试卷初级
- 二次根式复习专题讲义(补课用)