数电期末练习题

更新时间:2024-04-20 08:50:01 阅读量: 综合文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

第一章 数制与码制

一、单项选择题:

1. 十进制数32转换为二进制数为(C) A、1000 B、10000 C、100000 D、1000000 2. 二进制数11111100001转换为十六进制数为(D ) A、FE1H B、FC2H C、7D1H D、7E1H

3. 十进制数36转换为8421BCD码为( C) A、00100100 B、00110100 C、00110110 D、11110110 4. 一位十六进制数可以用(C )位二进制数来表示。 A、 1 B、 2 C、 4 D、 16 5. 十进制数25用8421BCD码表示为( B ) 。 A、10 101 B、0010 0101 C、100101 D、10101 6.十进制数35转换为8421BCD码为( B ) A、 00100100 B、 00110101 C、 00100011 D、 00110110

7.三位二进制数码可以表示的状态是( D )。 A、 2 B、 4 C、 6 D、 8 8.十进制数25转换为二进制数为( D )。 A、 110001 B、 10111 C、 10011 D、 11001 9.BCD代码为(100011000100)表示的数为(594)10,则该BCD代码为( )。

A、 8421BCD码 B、余3 BCD码 C、 5421BCD码 D、 2421BCD码 (C)

10.与二进制数00100011相应的十进制数是( B )。 A、 35 B、 19 C、 23 D、 67 11. 是8421BCD码的是( B )。 A、1010 B、0101 C、1100 D、1101 12. 二进制数1101转换为十进制数为(D ) A、10 B、11 C、12 D、13 13. 比较数的大小,最大数为( C ) A、(1 B、(51)10 C、(34)16 =(52) 10 D、(43)8 14.把10010110 二进制数转换成十进制数为(A ) A、150 B、96 C、82 D、159 15. 将十六进制数4FB转换为二进制数等于( C )

A、011101110101B B、011100111011B C、010011111011 D、100010000101

16. 将数1101.11B转换为十六进制数为( A ) A、D.CH B 、15.3H C、12.EH D 21.3H10010)2 17. 将十进制数130转换为对应的八进制数:( ) A、202 B、 82 C、120 D、230 18. 二进制整数最低位的权是(c ) A、0 B、2 C、2 D、4 19. n位二进制整数,最高位的权是() A、2 B、220. 下列四个数中最大的数是( )

A、(AF)16 B、(001010000010)8421BCD C、(10100000)2 D、(198)10

21. 将代码(10000011)8421BCD转换成二进制数为(b )

A、(01000011)2 B、(01010011)2 C、(10000011)2 D、(000100110001)2

22. 十进制数4用8421BCD码表示为:( ) A、100 B、 0100 C、 0011 D、 11 23. 下列不同进位制中最大的是( )

A、(76)8 B、(1100101)2 C、(76)10 D、(76)16

24. 用8421码表示的十进制数45,可以写成( )

A、 45 B、 [101101]BCD C、 [01000101]BCD D、 [101101]2

25. 下列属于8421BCD码的是( ) A、1011 B、1111 C、0111 D、1100 26. 下列不属于8421BCD码的是( )A、0101 B、1000 C、0111 D、1100 27. 下列四个数中最大的数是( )

A、(AF)16 B、(001010000010)8421BCD C、(10100000)2 D、(198)10

n

n?10 C、2n?1 D、2n?2

1

28. 8421BCD码01100010表示的十进制数为( )、15 B、98 C、62 D、42 29. 带符号位二进制数00011010(+26)的补码是( )

A11100101 B 00011010 C 11100110 D 01100110 30. 带符号数二进制数10011010(-26)的补码是( )

A 00011010 B 11100101 C11100110 D 11100111 31. 带符号数00101101(+45)的补码是( )

A 00101101 B 11010010 C11010011 D 01010011 32. 带符号数10101101(-45)的补码是( )

A 00101101 B 11010010 C11010011 D 01010011 33. 将十进制整数转换为二进制整数,采用的方法是( )

A 乘2取整 B 除2取余 C 按权展开 D 除16取余 34. 将十进制小数转换为二进制小数,采用的方法是( )

A 乘2取整 B 除2取余 C 按权展开 D 除16取余 35. 将二进制数转换为十进制数,采用的方法是( )

A 乘2取整 B 除2取余 C 按权展开,然后按十进制规则相加 D 除16取余 二、多项选择

1. 与十进制数(53.5)10等值的数或代码为( )

A、(0101 0011.0101)8421BCD B、(35.8)16 C、(110101.1)2 D、(65.4)8 2. 与八进制数(47.3)8等值的数为( )

A、(100111.011)2 B、(27.6)16 C、(27.3 )16 D、(100111.11)2

3. 下列哪些属于8421BCD码( ) A、0000 B、1111 C、0111 D、1100 三、判断题:正确: “√”,错误:“×”。 1. 八进制数(12)8比十进制数(12)10小。( )Y 2. 用二进制码表示一个十进制数的代码称为BCD码( )Y 3. 十进制数12用8421BCD码表示为1100。( )N 4. 二进制数1+1之和等于10。( )Y 5. 逻辑量1+1之和等于10。( )N 6. 逻辑量1+1之和等于1。( )Y

7. 二进制数(111010010)2转换成十六进制数是(1D2)16。( )Y 8. 二进制数(111010010)2转换成十六进制数是(E90)16。( )N 9. (256)10=(10011)2 ( )N 10. (00101111)2=(2F)16 ( )Y 11. (47)10=(101111)2 ( )Y

第2章 逻辑代数基础

一、单项选择

2

1. A为逻辑变量,当n个A逻辑相加时,结果为(C)。 A、1 B、nA C、A D、0 2. 下列关于异或运算的式子中,不正确的是( B )

A、A?A?0 B、A?A?0 C、A?0?A D、A?1?A

3. 当 A=B=0时,能实现Y=1的逻辑运算为:( D ) A、Y=AB B、Y=A+B C、Y=A?B D、Y?A?B

4. 下列哪种逻辑表达简化结果是错误的: ( A ) A、 A+1=A B、 A+AB=A C、 A+A= A D、 AA

= A

5. 逻辑表达式A+A=( A )。 A、 A B、2A C、1 D、0 6. 逻辑表达式A+AB=( A )。 A、A B、AB C、A+B D、B 7. 逻辑表达式A?8. 逻辑表达式

AB?(C )。 A、A B、AB C、A+B D、A?B

A?0?( B )。 A、A B、0 C、1 D、B

9. 逻辑表达式A+1=( B )。 A、A B、1 C、0 D、B 10.

A?B?( C )。 A、A?B B、A?B C、ΑΒ D、AB

11. ABC?ABC?AB?( A )。 A、A B、B C、12. AB?13. ABAB D、AB

AC?BD?( )。 A、A?B B、AC?BD C、A?B D、AB

?AB?(C )。 A、A?B B、A?B C、A?B D、A☉B

14. 当逻辑函数有n个变量时,共有( D )个变量取值组合? A、n B、2n C、n2 D、2n 15. A+BC=( C )。 A、A+B B、A+C C、(A+B)(A+C) D、B+C

16. 对于n个逻辑变量,有( D )个最小项。 A、 n B、 2n C、 n2 D、 2n 17. 下列关于卡诺图化简法的说法中,正确的是(C )

A、圈的面积越小,化简结果越简单 B、圈的数目越多,可消去的变量越多。 C、最小项可以被多次使用。 D、最简结果总是唯一的

18. 一个班级中五个班委委员,如果要开班委会,必须这五个班委委员全部同意才能召开,其逻辑关系属于(A)

A、与逻辑 B、或逻辑 C、非逻辑 D、与非逻辑

19. 具有相邻性的8个最小项可以合并并消去(C )个因子。A、1 B、2 C、3 D、4 20. 指出下列各式中哪个是四变量A,B,C,D的最小项( C )

A、ABC B、A+B+C+D C、ABCD D、A+B+D 21. 与逻辑函数F=A相等的是( C ) A、

A?1 B、 A?A C、A?0 D、A?1

22. 逻辑函数

F?(A?B)(B?C)(A?C)的最小项标准形式为( A )。

A.F(ABC)??(0,2,3)B.F(ABC)??(1,4,5,6,7)C.F(ABC)??(0,2,3,5)D.F(ABC)??(0,1,5,7)A、A B、A?A B C、A?

23. 已知逻辑函数Y=AB+A?B+?A?B,则Y 的最简与或表达式为(B )。

B D、A?B

3

24. 逻辑函数

Z(A,B,C)?AB?AB?C中包含( B )最小项。 A、 4个 B、 5个 C、 6个 D、 7个

25. 下列各式是4变量A、B、C、D的最小项的是 (A ) 。

A、ABCD B、AB(C+D) C、A?B?C?D D、A+B+C+D 26. 四个逻辑变量的取值组合共有(B ) 。 A、8 B、16 C、4 D、15 27. 已知逻辑函数F?A B?AB,是函数值为1的A,B取值组合是( a )。

A、00,11 B、01,00 C、01,10 D、01,11 28. 和逻辑式

相等的是( c )。 A、ABC B、1+BC C、A D、

29. 逻辑函数F(A,B,C)=AB?BC?AC的最小项标准式为( d )。

A、F(A,B,C)=∑m(0,2,4) B、F(A,B,C)=∑m(1,5,6,7) C、F(A,B,C)=∑m (0,2,3,4) D、F(A,B,C)=∑m(3,4,6,7)

30. 以下表达式中符合逻辑运算法则的是( d )。 A、C·C=C2 B、1+1=10 C、0<1 D、A+1=1 31. 逻辑函数

F?A?(A?B)?( a ) 。 A、B B、A C、A?B D、 A?B

32. 在何种输入情况下,“与非”运算的结果是逻辑0。( d )

A.全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1

33. 与门的意义是(a ) A、有0为0,全1为1 B、有1为1,全0为0 C、有0出1,全1出0 D、有1出0,全0出1 34. 或门的意义是( b )

A、有0为0,全1为1 B、有1为1,全0为0 C、有0出1,全1出0 D、有1出0,全0出1

35. 与非门的意义是( c)A、有0为0,全1为1 B、有1为1,全0为0 C、有0出1,全1出0 D、有1出0,全0出1 36. 或非门的意义是( d)

A、有0为0,全1为1 B、有1为1,全0为0 C、有0出1,全1出0 D、有1出0,全0出1 37. 异或门的意义是(d )

A、有0为0,全1为1 B、有1为1,全0为0 C、相同为1,相异为0 D、相异为1,相同为0 38. 如图所示电路的逻辑功能相当于( a ) A、与非门 B、或非门 C、异或门 D、同或门

A B & ?1 F ?1

39. 在( a )输入情况下,或非运算的结果为1 。

A、全部输入为0 B、全部输入为1 C、任一输入为0 D、任一输入为1 40. 二输入端的或非门,其输入端为A、B,输出端为Y,则其表达式Y=( )。

A、AB B、AB C、A?B D、A?B

41. 门电路的输入信号A和B以及输出信号Z如图所示,则该门电路可实现( )逻辑功能。

4

A、或 B、或非 C、异或 D、同或

ABZ

42. 个两输入端的门电路,当输入为1和0时,输出不是1的门是(c )。

A、与非门 B、或门 C、或非门 D、异或门

43. 一个四输入端与非门,使其输出为0的输入变量组合有(a )种。

A、15 B、7 C、3 D、1

44. 逻辑函数的表示方法有多种,下面( )是唯一的。 A、逻辑函数式 B、卡诺图 C、逻辑图 D、文字说明

45. A?0?( a ) A、A B、A C、0 D、1

A C、0 D、1

46. A?1?( b ) A、A B、47. A?A48. A?A?( d ) A、A B、A C、0 D、1

?( c ) A、A B、A C、0 D、1

49. 电路如图所示,设开关闭合为1、断开为0;灯亮为1、灯灭为0。F 对开关A、B、C的逻辑函数表达式为( c )。

E A B C R F 1

FA、1 ?ABCB、

F1?C(A?B) C、F1?ABC D、F1?C(A?B)

50. 电路如图所示,设开关闭合为1、断开为0;灯亮为1、灯灭为0。F 对开关A、B、C的逻辑函数表达式为(d )。

A B E C F 2

A、

F2?C(A?B) B、F2?ABC C、F2?ABC D、F2?C(A?B)

51. 在正逻辑条件下,如图所示逻辑电路为( ) 。 A、“与”门 B、“或”门 C、“非”门 D、“与非”门

5

40. 组合逻辑电路中,( )是3线-8线译码器。

A 74HC138 B 74LS147 C74LS161 D 74LS160

41. 如果以高电平表示逻辑1,以低电平表示逻辑0,这种表示方法为( )

A正逻辑 B 负逻辑 C 与逻辑 D或逻辑

42. 如果以高电平表示逻辑0,以低电平表示逻辑1,这种表示方法为( )

A正逻辑 B 负逻辑 C 与逻辑 D或逻辑 43.

二、多项选择

1. TTL与门多余的输入端的处理方法( )

A、悬空 B、接高电平 C、并接到一个已经被使用的输入端上 D、接地

2. 下列器件可以用来实现逻辑函数

Z?f(A,B,C)??m?0,1,5,6?的是( )

A、四选一数据选择器 B、八选一数据选择器 C、全加器 D、与非门

3. 下列属于组合电路的是( )A、编码器 B、译码器 C、计数器 D、加法器

4. 下列器件不属于组合电路的是( ) A、计数器 B、寄存器 C、译码器 D、编码器 5. 下列电路中不具有记忆功能的是( )。A、编码器 B、译码器 C、计数器 D、半加器 6. 在下列逻辑电路中,属于组合逻辑电路的有( )。A、译码器 B、编码器 C、全加器 D、寄存器7. 关于组合电路说法正确的是()

A、 组合逻辑电路当前的输出仅仅取决于当前的输入 B、计数器、寄存器都是组合逻辑电路的典型电路 C、门电路是组合电路的基本组成单元 D、组合逻辑电路不含有记忆单元

8. 逻辑函数的表示方法有(

A真值表 B 逻辑函数式 C 逻辑图 D 波形图

9. 集成芯片( )是显示译码器

A 74HC138 B 74HC147 C 7447 D 7448

三、判断题:正确: “√”,错误:“×”。

1. 组合逻辑电路没有记忆功能。

2. 优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。

3. 共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。 4. 八选一数据选择器的地址输入(选择控制)端有8个。 5. 要对16个输入信号进行编码,至少需要4位二进制码。 6. 组合逻辑电路t时刻状态和t-1时刻该电路的状态有关。

7. 组合逻辑电路任何时刻的输出不仅与该时刻的输入状态有关,还与先前的输出状态有关。 8. 全加器是实现两个1位二进制数相加并考虑低位进位的逻辑电路。 9. 实现同一逻辑功能的逻辑电路可以不同。 10. 用两片74138可扩展成4线-16线译码器。 11. 用数据选择器可实现时序逻辑电路。 12. 逻辑变量的取值,1比0大。( )。 13. 编码与译码是互逆的过程。( )

14. 二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。( ) 15. 液晶显示器的优点是功耗极小、工作电压低。( ) 16. 数据选择器和数据分配器的功能正好相反,互为逆过程。( )

16

17. 组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。( ) 18. 组合电路不含有记忆功能的器件。( )

19. 在优先编码器中,当几个输入信号同时出现时,电路同时对这几个信号进行编码。( ) 20. 普通编码器中,允许同时输入两个以上的编码信号,编码器对优先权最高的一个进行编码。( ) 21. 1位加法器中,如果不考虑来自低位的进位直接将两个1位二进制数相加,称为全加器。( )

第5章 触发器

一、单项选择

1.对于同步触发的D型触发器,要使输出为1 ,则输入信号D满足( , )

A、D=1 B、D=0 C、不确定 D、D=0或D=1

2. 当J=0,K=0时,钟控JK触发器的次态输出为 ( )。

A、现态不变 B、1 C、现态取反 D、0

3. 基本RS触发器在触发脉冲消失后,输出状态将( )

A、随之消失 B、发生翻转 C、恢复原态 D、保持现态

4. 激励信号有约束条件的触发器是() A、RS触发器 B、D触发器 C、JK触发器 D、T触发器 5. 为了使触发器克服空翻与振荡,应采用 ( )。

A、CP高电平触发 B、CP低电平触发 C、CP低电位触发 D、CP边沿触发

6. 对于J-K触发器,若J=K,则可完成( )触发器的逻辑功能。

A、R-S; B、D; C、T; D、T’

7. 如果J=K=1,每次出现时钟脉冲时,JK触发器都要( )A、置1 B、置0 C、保持 D、翻转

n?1nQ?Q8. 欲使JK触发器按工作,可使JK触发器的输入端(; )。

A、J?K?0 B、J?Q,K?Q C、J?Q,K?0 D、J?K?1

n?1nQ?Q9. 满足特征方程的触发器称为( )。A、D触发器 B、JK触发器 C、T触发器 D、T’触发器

10. 要使JK触发器在时钟脉冲作用下的次态与现态相反,JK的取值应为( )

A、00 B、11 C、01 D、01或10

n?1nQ?Q11. 欲使JK触发器按工作,可使JK触发器的输入端( )。

A、J,K?Q D、J?Q,K?0 ?K?0 B、J?Q,K?Q C、J?Q12. 一个T触发器,在T=1时,加上时钟脉冲,则触发器( )。A、保持原态 B、置0 C、置1 D、翻转

13. 同步RS触发器不允许输入的变量组合RS为( ) A、00 B、01 C、10 D、11 14. 对于D触发器,若CP脉冲到来时所加的激励信号D=1,可以使触发器的状态( )

A、由0变0 B、由×变0 C、由×变1 D、由1变0

15. 使同步RS触发器置0的条件是RS为( ) A、00 B、01 C、10 D、11

16. 主从JK触发器是( ) A、在CP上升沿触发 B、在CP下降沿触发 C、在CP=1时触发 D、与CP无关 17. 若JK触发器的原状态为0,欲在CP作用后仍为0状态,在激励JK应为( )

A、J=0,K=0 B、J=1,K=1 C、J=0,K=X D、J=X,K=X (注:X表示0、1均可)

18. T触发器的特征方程为( )

17

n?1nnn?1nn?1nnn?1nQ?TQQ?TQQ?TQ?T QQ?TQ?T QA、 B、 C、 D、

19. 将D触发器转换成T触发器,则应令( )

A、

T?D?Q B、D?T?Q C、D?T?Q D、T?D?Q

n?1nQ?QQ20. 对于D触发器,欲使,应使输入D=( ) 。 A、0 B、1 C、Q D、

21. 对于JK触发器,若J=K,则可完成( )触发器的逻辑功能。A、RS B、D C、T D、Tˊ 22. 欲使D触发器按Qn?1Q?Qn工作,应使输入D=( )

。A、0 B、1 C、Q D、

23. 下列触发器中,没有约束条件的是( )。

A、基本RS触发器 B、主从RS触发器 C、同步RS触发器 D、边沿D触发器

24. 为实现将JK触发器转换为D触发器,应使( ) 。

A、J=D,K=D B、K=D,J=D C、J=K=D D、J=K=D

25. 边沿式D触发器是一种( )稳态电路。 A、无 B、单 C、双 D、多 26. 钟控RS触发器当R=S=0时,Qn+1=(lk )。 A、0 B、1 C、Qn 27. 边沿触发器输出状态转换发生在( )

A、CP=0期间 B、CP下降沿或上升沿 C、CP=1期间 D、与CP无关

D、Q

28. 将D触发器改造成T触发器,图示电路中的虚线框内应是( )。 A. 或非门 B. 与非门 C. 异或门 D. 同或

29. 对于钟控RS触发器,若要求其输出“0”状态,则输入的RS信号应为( )

A.RS=x0 B.RS=0x C.RS=x1 D.RS=1x 30. 已知触发器的电路结构是同步SR结构,则触发方式是( )

A 电平触发 B 脉冲触发 C 边沿触发 D 以上皆有可能

31. 已知触发器的电路结构是维持阻塞结构,则触发方式是( )

A 电平触发 B 脉冲触发 C 边沿触发 D 以上皆有可能

二、多项选择

1. JK触发器有以下哪些功能( )。A、翻转 B、置0 C、置1 D、保持

2. 要使JK触发器的状态由0转为1,所加激励信号JK应为( ) A、0X B、1X C、X1 D、X0 3. 功能最为齐全、通用性最强的触发器为:( )

A、RS触发器 B. JK触发器 C. T触发器 D. D触发器

4. 对于T触发器,若现态Qn=0,欲使次态Qn+1=1,应使输入T=( )。

A、0 B、1 C、Q D、Q

5. 对于T触发器,若现态Qn=1,欲使次态Qn+1=1,应使输入T=( )。

18

A、0 B、1 C、Q D、Q

6. 欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端( )。

A、J=K=0 B、J=Q,K=Q C、 J=0,K=Q D、J=Q,K=0

7. 欲使JK触发器按Qn+1=Qn

工作,可使JK触发器的输入端( )。

A、J=K=1 B、 J=1,K=Q C、J=Q ,K=Q D、J=Q,K=1 8. 欲使JK触发器按Qn+1=0工作,可使JK触发器的输入端( )。

A、J=K=1 B、J=Q,K=Q C、J=Q,K=1 D、J=0,K=1

9. 下列触发器中,克服了空翻现象的有( )。

A、边沿D触发器 B、主从RS触发器 C、同步RS触发器 D、主从JK触发器 10. 下列触发器中,有约束条件的是( )。

A、基本RS触发器 B、主从RS触发器 C、同步RS触发器 D、边沿D触发器 11. 触发器必须具备的特点( )

A具有两个能自行保持的稳定状态,用来表示逻辑状态1和0 B 在触发信号的操作下,根据不同的输入信号可以置成1或0状态 C 必须由与非门电路组成 D必须由或非门电路组成

12. 电平触发方式的SR触发器,动作特点( )

A 仅在CLK上升沿时刻,接受输入信号 B 仅在CLK下降沿时刻,接受输入信号

C CLK=1期间,接受输入信号,并按照输入信号将触发器置成相应状态 D CLK=0期间,触发器处于保存状态。

三、判断题:正确: “√”,错误:“×”。

1. 对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。( )

2. JK触发器只要J,K端同时为1,则一定引起状态翻转。( ) 3. 将D触发器的Q端与D端连接就可构成T触发器。( ) 4. JK触发器在CP作用下,若J=K=1,其状态保持不变。( ) 5. JK触发器在CP作用下,若J=K=1,其状态变反。( )

6. 使J?K?D,就可实现JK触发器到D触发器的功能转换。( ) 7. JK触发器在CP作用下,若J=K=0,其状态保持不变。( ) 8. JK触发器在CP作用下,若J=K=0,则触发器置0(即复位)。( ) 9. D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。( ) 10. RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。( )

11. 同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。( ) 12. 主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。( )

13. 由两个或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定。(14. 所谓上升沿触发,是指触发器的输出状态变化是发生在CP=1期间。( ) 15. 边沿触发型D触发器的输出状态取决于CP=1期间输入D的状态。( ) 16. 触发器具有记忆功能。( )

17. RS、JK、D和T四种触发器中,唯有RS触发器存在输入信号的约束条件。( ) 18. 触发器的电路结构和触发方式之间的关系是固定的。( )

19

第6章 时序逻辑电路

一、单项选择题:

1. 下列哪种方程不是描述时序逻辑电路的(D )

A、驱动方程 B、输出方程 C、状态方程 D、逻辑函数式方程 2. N个触发器可以构成能寄存( D )位二进制数码的寄存器。 A、N-1 B、N C、N+1 D、2

3. 把一个五进制计数器与一个四进制计数器串联可得到( D )进制计数器。

A、4 B、5 C、9 D、20 4. 在同步计数器中,各触发器状态改变时刻( )

A、相同 B、不相同 C、与触发器有关 D、与电平相同 5. 将一个右移4位移位寄存器的末级触发器

N

Q3端接至前级触发器D0输入端。设初态为Q0Q1Q2Q3=1101,经过5个CP

作用后的状态为( ) A、1101 B、1110 C、1011 D、0111 6.下列逻辑电路中为时序逻辑电路的是( C )

A、译码器 B、加法器 C、数码寄存器 D、数据选择器 7.用4级触发器组成十进制计数器,其无效状态个数为( D )。

A、 不能确定 B、10个 C、8个 D、6个 8.某时序逻辑电路的波形如图所示,由此判定该电路是(B )。

A、二进制计数器 B、 十进制计数器 C、八进制计数器 D、移位寄存器

9.如图所示逻辑电路为( )。 A、同步二进制加法计数器 B、异步二进制加法计数器

C、同步二进制减法计数器 D、异步二进制减法计数器

J C K RD Q K Q Q Q0 J Q

20

本文来源:https://www.bwwdw.com/article/e3vp.html

Top