数字电子技术试卷及答案五套

更新时间:2023-11-08 21:36:01 阅读量: 教育文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

数字电子技术试卷(五套)

一、 选择题: A组:

1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的 A、00100 B、10100 C、11011 D、11110

2、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是( B ) A、逻辑函数的最简与或式 B、逻辑函数的最小项之和 C、逻辑函数的最简或与式 D、逻辑函数的最大项之和 3、在下列逻辑电路中,不是组合逻辑电路的是( D )

A、译码器 B、编码器 C、全加器 D、寄存器 4、下列触发器中没有约束条件的是( D )

A、基本RS触发器 B、主从RS触发器 C、同步RS触发器 D、边沿D触发器 5、555定时器不可以组成 D 。

A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.JK触发器 6、编码器(A )优先编码功能,因而( C )多个输入端同时为1。 A、有 B、无 C、允许 D、不允许 7、( D )触发器可以构成移位寄存器。

A、基本RS触发器 B、主从RS触发器 C、同步RS触发器 D、边沿D触发器 8、速度最快的A/D转换器是( A )电路 A、并行比较型 B、串行比较型 C、并-串行比较型 D、逐次比较型

9、某触发器的状态转换图如图所示,该触发器应是( C ) A. J-K触发器 B. R-S触发器 C. D触发器 D. T触发器

10.(电子专业作)对于VHDL以下几种说法错误的是(A )

A VHDL程序中是区分大小写的。

B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成

C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚

D 结构体是描述元件内部的结构和逻辑功能

B组:

1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A ) A.二进制 B.八进制 C. 十进制 D.十六进制

2、十进制数6在8421BCD码中表示为-------------------------------------------------( B ) A.0101 B.0110 C. 0111 D. 1000

1

3、在图1所示电路中,使Y?A的电路是---------------------------------------------( A )

A. ○1 B. ○2 C. ○3 D. ○4

__

4、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D ) A. 单稳态触发器 B. 施密特触发器 C. D触发器 D. 多谐振荡器

5、多谐振荡器有-------------------------------------------------------------------------------( C )

A. 两个稳态 B. 一个稳态 C. 没有稳态 D. 不能确定

6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )

A. 与门 B. 与非门 C. 或非门 D. 异或门

7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )

A. 编码器 B. 计数器 C. 译码器 D. 数据选择器

8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )

A. 延迟 B. 超前 C. 突变 D. 放大

9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的

时序电路--------------------------------------------------------------------------------( C ) A. RS触发器 B. JK触发器 C. D触发器 D. T触发器

10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )

A. ○1 B. ○2 C. ○3 D. ○4

C组:

1.十进制数25用8421BCD码表示为 A 。

A.11001 B.0010 0101 C.100101 D.10001 2. 当逻辑函数有n个变量时,共有 D 个变量取值组合? A. n B. 2n C. n2 D. 2n

3.在何种输入情况下,“与非”运算的结果是逻辑0。 D A.全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 4.存储8位二进制信息要 D 个触发器。

2

A.2 B.3 C.4 D.8

5.欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端 A 。 A.J=K=1 B.J=0,K=1 C.J=0,K=0 D.J=1,K=0 6.多谐振荡器可产生 B 。

A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波 7.在下列逻辑电路中,不是组合逻辑电路的是 A 。 A.译码器 B.编码器 C.全加器 D.寄存器 8.八路数据分配器,其地址输入端有 B 个。 A.2 B.3 C.4 D.8

9.8位移位寄存器,串行输入时经 D 个脉冲后,8位数码全部移入寄存器中。

A.1 B.2 C.4 D.8 10.一个无符号8位数字量输入的DAC,其分辨率为 D 位。 A.1 B.3 C.4 D.8

D组:

1、下列四个数中,最大的数是( B ) A、(AF)16 B、(001010000010)8421BCD C、(10100000)2 D、(198)10

2、下列关于异或运算的式子中,不正确的是( B )

A、A?A=0 C、A?0=A

B、A?A?1 D、A?1=A

3、下列门电路属于双极型的是( A ) A、OC门 B、PMOS C、NMOS D、CMOS

4、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为( A ) A、RS=X0 B、RS=0X C、RS=X1 D、RS=1X

5、如图所示的电路,输出F的状态是( D )

A、A B、A C、1 D、0

6、AB+A 在四变量卡诺图中有( B )个小格是“1”。

A、13 B、12 C、6 D、5

7、二输入与非门当输入变化为( A )时,输出可能有竞争冒险。

3

A. 01→10 B. 00→10 C. 10→11 D. 11→01

8、N个触发器可以构成能寄存( B )位二进制数码的寄存器。 A.N-1 B.N C.N+1 D.2N9、以下各电路中,( B )可以产生脉冲定时。 A. 多谐振荡器 B.单稳态触发器

C.施密特触发器 D.石英晶体多谐振荡器

10、输入至少( B )位数字量的D/A转换器分辨率可达千分之一。

A. 9 B. 10 C. 11 D. 12

E组:

1、下列编码中,属可靠性编码的是________。

A.格雷码 B. 余3码 C. 8421BCD码 D. 2421BCD码

2、下列电路中,不属于时序逻辑电路的是________。

A.计数器 B.加法器 C.寄存器 D.M序列信号发生器

3、下列函数Y=F(A,B,C,D)中,是最小项表达式形式的是________。

A.Y=A+BC B.Y=ABCD+AC

C.Y?AB?CD?ABCD D.Y?A?BCD?ABCD 4、要实现Qn?1?Qn,JK触发器的J、K取值应为________。

A.J=0,K=0 B.J=0,K=1 C.J=1,K=0 D.J=1,K=1

5、用555定时器组成施密特触发器,外接电源VCC=12V电压,输入控制端CO外接10V电压时,回差电压为________。

A. 4V B. 5V C. 8V D. 10V

二、 判断题: A组:

1、MP3音乐播放器含有D/A转换器,因为要将存储器中的数字信号转换成优美动听的模拟信号——音乐。( √ )

2、真值表、函数式、逻辑图、卡诺图和时序图,它们各具有特点又相互关联。( √ ) 3、有冒险必然存在竞争,有竞争就一定引起冒险。( × )

4、时序逻辑电路的特点是:电路任一时刻的输出状态与同一时刻的输入信号有关,与原有状态没有任何的联系( × ) 5、(电子专业作)FPGA是现场可编程门阵列,属于低密度可编程器件。( × ) B组:

4

1、时序电路无记忆功能,组合逻辑电路有记忆功能。--------------------------------------( × ) 2、在普通编码器中,任何时刻都只允许输入二个编码信号,否则输出将发生混乱。( × ) 3、基本的RS触发器是由二个与非门组成。----------------------------------------------------( √ ) 4、A/D转换器是将数字量转换为模拟量。-----------------------------------------------------( × ) 5、逻辑电路如下图所示,只有当A=0,B=0时Y=0才成立。----------------------------( √ )

C组:

1.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。( × ) 2.三态门的三种状态分别为:高电平、低电平、不高不低的电压。( × )

3.D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。(× ) 4.编码与译码是互逆的过程。( √ )

5.同步时序电路具有统一的时钟CP控制。( √ )

D组:

1、时序逻辑电路在某一时刻的输出状态与该时刻之前的输入信号无关。( × ) 2、D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。( × ) 3、用数据选择器可实现时序逻辑电路。( × ) 4、16位输入的二进制编码器,其输出端有4位。(√) 5、时序电路不含有记忆功能的器件。( × )

三、 填空题:

A组:

1、数字电路按照是否有记忆功能通常可分为两类: 组合逻辑电路、

时序逻辑电路 。

2、 三态门的三种状态是指___0____、___1___、____高阻___。

3、实现A/D转换的四个主要步骤是___采样___、___保持__、___量化__、___编码____。 4、将十进制转换为二进制数、八进制数、十六进制数:

(25.6875)D=( )B=( )O

5、寄存器分为____基本寄存器___________和_______移位寄存器_______两种。

6、半导体数码显示器的内部接法有两种形式:共 阳极 接法和

共 阴极 接法。

7、与下图真值表相对应的逻辑门应是____与门__________ 输入 A B 0 0 0 1 1 0

输出 F 0 0 0 5

本文来源:https://www.bwwdw.com/article/dcyv.html

Top