微机原理与接口技术题库

更新时间:2023-12-03 18:04:01 阅读量: 教育文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

一、填空

1.8086CPU从偶地址读写一个字时,需要 个总线周期,从奇地址读写一个字时,需要 个总线周期。

2.如果CS=1200H,IP=FF00H,则程序指令在内存的实际地址 (物理地址)为 。 3.8086/8088提供的能接收外部中断请求信号的引脚是 和 。 4.(接上题)两种请求信号的主要不同之处在于 。 5.8086在最小模式的典型配置有8086、8284、 和 。

6.8086有16位数据线,当 腿的信号为 电位时,实现了高8位的数据传输。 7.8086与8284A有哪三条信号腿相连接 , , 。

8.8086/8088的标志寄存器中的溢出标志位是 F, 中断允许标志位是 F。 9.8086/8088CPU内部结构按功能可分成两部分,即 和 。 10.8086CPU指令队列长度为 ,8088CPU指令队列长度为 。

11.当CPU进行数据输出时,DT/R为 电平,当CPU进行数据输入时DT/R

为 电平。

12.当存储器的读出时间大于CPU所要求的时间时,为保证CPU与存储器时序的正确配合,就要利用 (8086CPU)腿信号,使CPU插入一个等待状态。 13.8086/8088的中断响应用2个总线周期,从 引脚输出2个负脉冲。 14.8086CPU的数据线的位数为 位,I/O地址线的位数为 位。

15.当8086/8088的引脚MN/MX接高电位时,便工作于 模式;当引脚MN/MX接地时,便工作于 模式。

16.若8086CPU从3A217H存储单元中读取一个字要占用 总线周期,若从3A210H存储单元中读取一个字要占用 总线周期。 17.8086CPU复位时,总是从地址 开始执行程序。

18. 在存储器系统中,实现片选控制的方法有三种,它们是全译码选择方式、

和 。

19.CPU与外设进行数据交换有 、 和程序控制方式三种控制方式。

20.CPU从I/O接口的 中获取外部设备的“忙”、“闲”和“准备好”等信息。CPU通过I/O接口中的控制端口(命令端口)向外设发出“启动”和“停止”等信号。

21.计算机CPU与输入/输出设备之间交换的信息包括 、状态信息 和 三类信息。

22.8086CPU内部结构按功能可分成执行部件和总线接口部件两部分,算术逻辑单元在 中,段寄存器在 中。 23.8253可采用 种操作方式,8255可采用 种操作方式。

24.8086CPU的内存寻址空间最大为 字节,I/O接口寻址能力为 个端口。 25.串行通信在(异步)工作方式下,传输一个字符时,一般有5~8个数据位 和 起始位,还必需至少有 停止位。

26.串行通信的基本工作方式有 和 两种。

27.串行通信时,数据在两个站之间传送,按传送方向可分为 、半双工和 等三种不同的方式。

28.存储器某单元地址为3250H:0016H,其段地址为 ,偏移地址为 ,物理地址为 。

29.8086在最小模式的典型配置有 片8284、 片8286和 片8282。 30.如某CPU外部地址总线为26位,能直接寻址 MB物理地址空间。 31.8086系统中,如果寄存器CS= ,IP=285AH,则程序指令的实际地址为A285AH。

32.串行通信中,RS-232C接口输出为-10V电压时,为逻辑 (高/低)电平。

二、选择

1.8086CPU典型的总线周期包含4个状态,如要插入一个等待状态Tw,应在 状态之后插入。 A)T1 B)T2 C)T3 D)T4

2.8086/8088最大模式系统与最小模式系统的基本配置主要区别是增加一个 芯片。

A)8282地址锁存器 B)8286总线收发器 C)8288总线控制器 D)8284时钟发生器

3.可直接存取16M字节的微处理器,其地址线最少需要 。 A)8根 B)16根 C)20根 D)24根

4.起始地址为0000:0020的四个字节连续存放着34H、12H、56H和78H四个数代表某存储单元的物理地址,那么它们所形成的物理地址是 。 A)1234:7856 B)3412:5678 C)7856:1234 D)5678:3412 5.8086最基本的读写总线周包含 个状态。

A)3 B)4 C)5 D)6

6.8086CPU经加电复位后,执行第一条指令的起始地址是 。

A)FFFFH B)03FFH C)0FFFFH D)FFFF0H 7.M/IO?\0\,RD?\0\,WR?\1\时,CPU完成的操作为 。

A)存储器读 B)I/O读 C)存储器写 D)I/O

8.8086/8088的中断向量表中,每个中断处理子程序的入口地址占有4个单元。设4个单元的地址分别是A,A+1,A+2,A+3。按8086/8088中断向量表规定,地址A和A+1单元中应放 。

A)中断处理子程序入口地址的段地址CS B)中断处理子程序入口地址的偏移量IP C)标志寄存器PSW的内容 D)数据段寄存器DS的内容

9.8086CPU一个最基本的总线周期由4个时钟周期(T1~T4)组成,在总线周期的T1状态主要完成传送 ( )信号。

A. 数据 B. 地址 C. 读控制 D. 写控制

10.8086CPU在进行读内存操作时,控制信号.M/IO、RD和WR是( )。 A.010 B.001 C.110 D.101

11.CPU在中断响应过程中( ),是为了能正确地实现中断返回。 A.识别中断源 B.获得中断服务程序入口地址 C.断点压栈 D.清除中断允许标志IF

12. 8086CPU有20条地址线,可直接寻址1MB的内存地址空间,这1MB的存储器分成两个512KB的存储体——“偶存储体”和“奇存储体”,在全译码的情况下,“偶存储体”和“奇存储体”分别用( )来选通。

A.A0,BHE B.BHE,A0 C.A0,ALE D.ALE,BHE

13.采用4片可编程中断控制器8259A级联使用,可以使CPU的可屏蔽中断最大扩大到( )。

A.16级 B.29级 C.32级

D.64级

14.CPU寻址I/O端口空间为1KB,最少需要( )条地址线。

A. 8 B. 10 C. 16 D. 12

15. 用一片EPROM芯片构成系统内存,其地址范围为F0000H-F0FFFH,无地址重叠,该内存的存储容量为( )

A. 2KB B. 4KB

C. 8KB

D. 16KB

16. INTEL8253通道工作于方式3,接入2MHZ的时钟,如要求产生800HZ的方波,则计数器的初值应为( )

A. 1500 B. 2000 C. 2500 D. 4000

17.已知SRAM2114芯片容量为1K?4位,若要组成8KB的系统存储器,则共需芯片数为( )。

A)32 B)16 C)64 D)8

18.下述中断,优先权级别最低的中断是( )。 A)NMI B)INTR C)单步中断 D)INT n

19.8086CPU在中断响应过程中,接收的中断类型码为( ),中断子程序入口地址存放在00070H~00073H四个存储单元中。

A)70H B)07H C)0CH D)1CH

20.8086系统中,如果寄存器CS=6850H,IP=685BH,则程序指令的实际地址为( )。

A)6850BH B)6ED5BH C)7535BH D)7AD5BH 21.CPU 可以对 8253 计数器执行读操作,其读到的是 ( ) 。

A)工作方式字 B) 计数初值 C) 计数执行部件 D) 输出锁存器

22.某数8421BCD码为01100011,与其对应的二进制数为( )。 A)63 B)01100011 C)00111111 D)1011111

23.在 8086CPU 的中断向量表中,如中断向量的首地址是00110H,则中断类型码是( )。

A)45H B)110H C)44H D)32H 24.8255A的PC口可以设定为( )

A) 方式0 B)方式1 C)方式2 D)任何方式 25.8086CPU执行IRET指令后,SP的内容( )。

A)减6 B)减4 C)加6 D)加4

三、作业

二章 2-1 ;2-2 ;2-5 ;2-7 ;2-11 ;2-13 三章 3-1 ;3-13;3-14;3-20 四章 4-4;4-13 ;4-15 ;4-21 五章 5-2;5-11 ;5-13 八章 8-4;8-5;8-6;8-17 七章 7-4

六章 6-7; 6-16 ;6-17

本文来源:https://www.bwwdw.com/article/bzot.html

Top