2015年电子技术复习题 (1)

更新时间:2024-05-26 23:36:01 阅读量: 综合文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

声 明

此复习题与考试题没有任何一题是相同的,只因个别同学要求有个复习题以便检验复习结果时做做,仅此。

电子技术复习题

一、在图示放大电路中,已知UCC=12V,RB1=120kΩ,RB2=39 kΩ,RE1=100Ω,RE2=2 kΩ,RC=3.9 kΩ,RL=3.9 kΩ,β=60,试完成:

(1) 电路的静态分析(计算IB、IC、UCE) (2) 画出放大电路的微变等效电路。 (3) 电路的动态分析(计算ri、ro、Au)。 (4) 判断该放大电路的反馈类型。

(5) 简要回答:为什么放大电路要进行静态分析? (6) 简要回答:计算输入、输出电阻的目的。

二、求图示电路中uo与u11、u12的关系。并回答:①后一级集成运放放大电路的反馈类型是什么?②什么情况下集成运放工作在饱和区?

三、用与非门实现下列逻辑关系,画出电路图 (1) F=A+B+C (2)F=ABC

四、一个双端输入双端输出的逻辑电路如图,写出该电路的逻辑代数表达式,化简并列写真

值表,分析该电路的功能。

五、逻辑电路如图所示,已知CP和J的波形,试画出触发器Q的波形,设触发器的初态为

“0”态。

六、写出你对《电子技术》课的认识,如它研究的对象是什么?电子电路主要的组成元件及其特点?举一个电子技术应用的例子,画出电路的组成框图。你自己为什么要重修电子技术课?不感兴趣的话,为什么?

七、已知图示触发器D的CP波形和D信号的波形,画出触发器的输出波形,设触发器的初态为“0”态。(6分)

八、图示为二极管应用电路,已知ui=10sinωtV,US1=US2=5V,试画出输出电压uo的波形,并说明图中两个二极管的作用。

九、图示电路,已知RF?5R1,ui??1V,求输出电压uo;说明两个运放各是什么反馈类型?为什么要引入反馈?

RF _ + ui ? + R2 R1 ? + uo _ +

十、列出半加器的逻辑状态表,写出其逻辑表达式,用与非门实现该逻辑电路。

十一、图3电路,已知Q的初始状态为1,试画出在时钟脉冲CP的作用下Q及F的波形。

=1 CP F Q CP

Q D Q

F 十二、图示逻辑电路图,已知各输出的初始状态为0。要求

(1)写出各触发器J、K端的逻辑表达式; (2)列出各输出的逻辑状态表; (3)画出各输出的波形图; (4)说明RD端的作用;

Q2 Q1 Q0

J J J Q Q Q

K K K

Q Q Q CP

RD

十三、说明图示电路的工作原理。增大C值,将引起什么结果? 该电路中二极管D起何作用?

S +UC

RD K 8 ~220 V 7 4 R 55K T 6 5 3 R 2

灯泡 1 C 5

十四、简答题 ① 填空:

在( )半导体中掺入( )价元素就形成了( )型杂质半导体;当PN结被( )向偏置时,空间电荷区形成的内电场被增强,处于( )状态。

②在图示放大电路中,已知UCC=12V,RB1=120kΩ,RB2=39 kΩ,RE=100Ω, RC=3.9 kΩ,RB3=3.9 kΩ,RE2=2 kΩ,β1=β2=60,试完成:

(1)第一级电路的静态分析(计算IB1、IC1、UCE1)

(2)画出放大电路的微变等效电路。 (3)回答:如果第二级放大电路改为分压偏置电压放大电路,则对第一级的交流电压放大倍数有什么影响?

③左图示电路中的UA=0V,UB=1V,试求上述情况下输出端的电压UF。(1)二极管为理想二极管;(2)二极管为锗二极管;(3)二极管为硅二极管。

④在图右示电路中,求uo与u11、u12的关系;并判断反馈类型。

⑤已知下图电路的输入电压波形,画出输出电压的波形;图中R的值很小,稳压二极管的稳压值为6V,ui的幅值为12V。(6分)

⑥555定时器组成的无稳态触发器如图所示,但是电路中有接线错误,请指出并改正错误。

图3

⑦已知四变量函数F?AC?ABC?ABC?ABCD,试用卡诺图化简。

⑧有一简单时序逻辑电路如图3所示,试写出当C=1和C=0时电路的下一状态方程Qn+1;回答C对电路的控制作用是什么? ⑨试分析图示电路,写出输入信号的逻辑代数表达式,列写状态表,画出各触发器的输出波形。(触发器的初态均为0)

⑩四位同步二进制计数器74LS161的管脚图和逻辑功能如下,试用异步清零法和同步置数法实现五进制计数,画出计数器电路图。回答:当需要置数1010时,应当如何实现。

D0D1D2D3:并入(D0 为低位);Q0Q1Q2Q3:计数输出(Q0 为低位) CTT、CTP:计数允许

LD数据置入;CR:清零(异步清零)

CO进位输出 CP:时钟脉冲

VCC、GND:电源输入(5V)

状态 功能 清零 置数 计数 保持 输入 CR LD CTP CTT CP D0 D1 D2 D3 0 × × × × × × × × 1 0 × × ↑ d0 d1 d2 d3 1 1 1 1 ↑ × × × × 0 × 1 1 × × × × × × 0 输出 Q0 Q1 Q2 Q3 0 0 0 0 d0 d1 d2 d3 计数 保持 ② 若如图4电路的初始状态为Q1Q2=00,当输入序列X=010101101时,输出序列Z是什么?

(5分)

图4

3 组合逻辑设计题(4分+2分+5分)

设计一个4输入的检测电路,输入信号A,B,C,D为8421BCD码,当输入的BCD数可以被2和3整除时,输出为1。请:列出电路的真值表;化简真值表;用与非门实现电路。

本文来源:https://www.bwwdw.com/article/b2p7.html

Top