数字电子技术题库及答案

更新时间:2023-05-09 07:11:01 阅读量: 实用文档 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

创作编号:GB8878185555334563BT9125XW

创作者: 凤呜大王*

数字电子技术习题库

一、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。)

1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。

A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,

6,7)

C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,

4,6,7)

2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。

A .111 B. 010 C. 000 D. 101

3.十六路数据选择器的地址输入(选择控制)端有( )

个。

A .16 B.2 C.4 D.8

4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是

( )。

A. 1011--0110--1100--1000--0000

B.

1011--0101--0010--0001--0000

C. 1011--1100--1101--1110--1111

D.

1011--1010--1001--1000--0111

5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。

A. 11111101

B. 10111111

C. 11110111

D.

11111111

6. 一只四输入端或非门,使其输出为1的输入变量取值组合有

( )种。

A .15

B .8

C .7

D .1

7. 随机存取存储器具有( )功能。

A.读/写

B.无读/写

C.只读

D.只写

8.N 个触发器可以构成最大计数长度(进制数)为( )

的计数器。

A.N

B.2N

C.N 2

9其计数的容量为A . 八 B. 五

C. 四

D. 三

10.已知某触发的特性表如下(A 、B 为触发器的输入)其输出

信号的逻辑表达式为( )。

A . Q n+1 =A B. n n 1n Q A Q A Q +=+ C. n n 1n Q

B Q A Q +=+

D. Q n+1 = B

11. 有一个4位的D/A 转换器,设它的满刻度输出电压为10V ,

当输入数字量为1101时,输出电压为( )。

创作编号:GB8878185555334563BT9125XW

创作者: 凤呜大王*

A . 8.125V B.4V C. 6.25V D.9.375V

12.函数F=AB+BC ,使F=1的输入ABC 组合为( )

A .ABC=000

B .ABC=010

C .ABC=101

D .ABC=110

13.已知某电路的真值表如下,该电路的逻辑表达式为

( )。

A .C Y = B. A

B

C Y = C .C AB Y +=

D .C C B Y +=

0 1 0 0 1 1 0 1

0 1 1 1 1 1 1 1

14.四个触发器组成的环行计数器最多有( )个有效状态。

A.4

B. 6

C. 8

D.

16

二、填空题(每空1分,共20分)

1. 有一数码10010011,作为自然二进制数时,它相当于十进

制数( ),作为8421BCD 码时,它相当于十进制数( )。

2.三态门电路的输出有高电平、低电平和( )3种状态。

3.TTL 与非门多余的输入端应接( )。

4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )

电平。

5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =

( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要

( )位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若

输入为A 2A 1A 0=110时,输出

01234567Y Y Y Y Y Y Y Y 应为

( )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有

( )根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量

为( )位。

11. 下图所示电路中, Y 1=( );Y 2 =

);Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )

进制计数器。

13.驱动共阳极七段数码管的译码器的输出电平为( )

有效。

A

B Y 1

三、判断说明题(本大题共2小题,每小题5分,共10分)(判断下列各题正误,正确的在题后括号内打“√”,错误的打

“×”。)

1、逻辑变量的取值,1比0大。()

2、D/A转换器的位数越多,能够分辨的最小输出电压变化量就

越小()。

3.八路数据分配器的地址输入(选择控制)端有8个。

()

4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。()

5、利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。()

6.在时间和幅度上都断续变化的信号是数字信号,语音信号不

是数字信号。()

7.约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺

图化简时,可将约束项当作1,也可当作0。()

8.时序电路不含有记忆功能的器件。()

9.计数器除了能对输入脉冲进行计数,还能作为分频器用。

()

10.优先编码器只对同时输入的信号中的优先级别最高的一个信

号编码.()

四、综合题(共30分)

1.对下列Z函数要求:(1)列出真值表;(2)用卡诺图化简;

(3)画出化简后的逻辑图。(8分)

Z=

+

?

A?

?

?

+

C

B

C

A

B

A

B

BC=0

(1)真值表(2分)(2)卡诺

图化简(2分)

(3) 表达式(2分)逻辑图(2

分)

2.试用3线—8线译码器74LS138和门电路实现下列函数。(8

分)

Z(A、B、C)=AB+A C

创作编号:

GB8878185555334563BT9125XW

创作者: 凤呜大王*

3.74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。(8分)

74LS161逻辑功能表

4.触发器电路如下图所示,试根据CP 及输入波形画出输出端Q 1 、Q 2 的波形。设各触发器的初始状态均为“0”(6分)。

CR LD CT P CT T C P Q 3 Q 2 Q 1

Q 0 0 1 1 1 1 ×

0 1 1 1

×

× 0 × 1

× × × 0 1 × × × 0 0 0 0 D 3 D 2 D 1 D 0 Q 3 Q 2 Q 1

Q 0

Q 3 Q 2 Q 1 Q 0 加法计数 CR LD CT P CT T D 3 D 2 D 1 D 0

Q 3 Q 2 Q 1 Q 0 CO 74LS161

CP CP

&

“1” “1” “1”

D

C

B

A

D

C

A

B+

+参考答案

创作编号:

GB8878185555334563BT9125XW

创作者:凤呜大王*

二、填空题(每空1分,共20分)

1. 147 , 93

2. 高阻

3.高电平或悬空 4.高

5. F=

6. 7

7. 5 , 3.6 ,0.35 ,

3—18

8. 10111111 9. 11 ,16 10. 100 11. Y 1=A B ; Y 2=A B

+ A B ;Y 3=A B

13. 5 14.低

四、综合题(共30分,每题10分) 1.解:(1)真值表 (2分)

(2)卡诺图化简(2分)

( 3 ) 表达式(2分, ( 4 )

逻辑图(2分)

Z=C B A B A ++Z C B

A

2. 解:Z (A 、B 、C )=AB +A C =AB (C +C )+A C (B +B )

=ABC +AB C +A BC +A

= m 1+ m 3+ m 6+ =

7

6 3 1 m m m m ???

(4分)

1.当74LS161从0000开始顺序计数到1010时,与非门输出“0”,

清零信号到来,异步清零。(2分) 2.该电路构成同步十进制加法计数器。(2分)

CP

“1” “1” “1”

“1Z

一.填空题(每小题2分,共20分)

1.CMOS传输门的静态功耗非常小,当输入信号的频率增加时,

其功耗将______________。

2. 写出四种逻辑函数的表示方法:

_______________________________________________________

________;

3.逻辑电路中,高电平用1表示,低电平用0表示,则称为___逻

辑;

4. 把JK触发器改成T触发器的方法是_____________。

5. 组合逻辑电路是指电路的输出仅由当前的_____________

决定。

6. 5个地址输入端译码器,其译码输出信号最多应有

_____________个。

7. 输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做

_____________。

8.一片ROM有10根地址线,8根数据输出线,ROM共有

________个存储单元。

9.N个触发器组成的计数器最多可以组成_____________进制的

计数器。

8. 基本RS触发器的约束条件是_____________。

二. 单项选择题:(在每小题的备选答案中选出一个正确的答案,并将正确答案的字母填入下表中对应的格子里。每小题2分,

共20分。)

题号

123456789

10答案

A.10000000

B. 000100101000

C.100000000

D.100101000

2.已知函数F的卡诺图如图

1-1, 试求其最简与或表达式

3. 已知函数的反演式为

,其原函数为

()。

A. B.

C. D.

4.对于TTL数字集成电路来说,下列说法那个是错误的:(A)电源电压极性不得接反,其额定值为5V;

(B)不使用的输入端接1;

(C)输入端可串接电阻,但电阻值不应太大;

(D)OC门输出端可以并接。

5.欲将正弦信号转换成与之频率相同的脉冲信号,应用

A.T,触发器

B.施密特触发器

C.A/D转换器

D.移位寄存器

6.下列A/D转换器中转换速度最快的是()。

A.并联比较型

B.双积分型

C.计数型

D.逐次渐近型

7. 一个含有32768个存储单元的ROM,有8个数据输出端,其

地址输入端有()个。

A. 10

B. 11

C. 12

D. 8

8.如图1-2,在TTL门组成的电路中,与非门的输入电流为I iL ≤–1mA?I iH≤20μA。G1输出低电平时输出电流的最大值为

I OL(max)=10mA,输出高电平时最大输出电流为

I OH(max)=–0.4mA 。门G1的扇出系数是()。

A. 1

B. 4

C. 5

D. 10

9.十数制数2006.375转换为二进制数是:

A. 11111010110.011

B.

1101011111.11

创作编号:

GB8878185555334563BT9125XW

创作者:凤呜大王*

C. 11111010110.11

D. 1101011111.011

10. TTL或非门多余输入端的处理是:

A. 悬空

B. 接高电平

C. 接低电平

D.接”1”

三.电路分析题(36分)

1.图3-1(a)所示电路, 移位寄存器原来的数据是,数

据从Di顺序输入到移位寄存器,试问:

(1) 在图3-1(b)所示输入波形作用下,在T1到T2期间,输出端X、

Y的波形?

(2) 该电路的逻辑功能?(12分)

2.图3-2

为两个时

钟发生器,图中R1=510Ω, R2=10KΩ,C=0.1uF。(12分)

(1)写出JK触发器的状态方程及输出V1、V2的表达式;

(2)画出555定时器的输出V O以及V1、V2的波形;

(3)计算V1的周期和脉冲宽度Tw.

555定时器功能表

4脚6脚2脚3

7脚

0 ××0 导

1 >2/3V

CC >1/3V

CC

0 导

1 <2/3V

CC >1/3V

CC

1 <2/3V<1/3V 1 截

3.双积

分A/D

转换器

如图3-3所示,试回答以下问题: (12分)

(1)若被测电压Vi 的最大值为2V, 要求分辩率小于0.1mV, 问二

进制计数器是多少位的?

(2)若时钟脉冲频率为200kHz, 则对Vi 进行采样的时间T 1为多

长?

(3)若时钟脉冲频率为200kHz, , 已知,输出电

压Vo 的最大值为

5V, 积分时间常

数是多少?

CC CC 止

1 >2/3V CC <1/3V CC 1 截

创作编号:

GB8878185555334563BT9125XW

创作者:凤呜大王*

四.电路设计题(24分)

1)试用一片双4选1的数据选择器74LS153和必要的门电路,设计下面逻

辑函数,并在器件图上画出相应的电路

图。(10分)

双4选1

输入输出

()()

0 (0)0 0 ()

0 (0)0 1 ()

0 (0) 1 0 ()

0 (0) 1 1 ()

1 (1)X X 0 (0)

2. 试用JK触发器和门电路设计一个十三进制的计数器, 并检查

设计的电路能否自启动。(14分)

<<数字电子技术>>试卷(2007.1)A(答案)

一.填空题(每小题2分,共20分)

1.CMOS传输门的静态功耗非常小,当输入信号的频率增加时,

其功耗将增大。

2.逻辑函数的四种表示方法是真值表、逻辑电路图、逻辑函数式、

卡诺图。

3.逻辑电路中,高电平用1表示,低电平用0表示,则称为正逻辑;

4. 把JK触发器改成T触发器的方法是J=K=T。

5. 组合逻辑电路是指电路的输出仅由当前的输入决定。

6. 5变量输入译码器,其译码输出信号最多应有32个。

7. 输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做

竞争-冒险现象。

8.一片ROM有10根地址线,8根数据输出线,ROM共有8192

个存储单元。

9.N个触发器组成的计数器最多可以组成2n进制的计数器。

8. 基本RS触发器的约束条件是RS=0。

二. 单项选择题:(在每小题的备选答案中选出一个正确的答案,并将正确答案的字母填入下表中对应的格子里。每小题2分,

共20分。)

题号10

123456789

答案B C B B B A C D A C

三.电路分析题(36分)

1.图3-1(a)所示电路, 移位寄存器原来的数据是,数

据从Di顺序输入到移位寄存器,试问:

在图3-1(b)所示输入波形作用下,在T1到T2期间,输出端X、Y的

波形? (12分)

(1)

2.图3-2为两个时钟发生器,图中R1=510Ω, R2=10KΩ,C=0.1uF。

(12分)

(1)写出触发器的状态方程及输出V1、V2的方程;

(2)画出555定时器的输出V O以及V1、V2的波形;

(3)计算V1的周期和脉冲宽度Tw.

本文来源:https://www.bwwdw.com/article/abte.html

Top