数电本科总复习2-组合逻辑电路20100527

更新时间:2023-12-04 09:35:01 阅读量: 教育文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

4 组合逻辑电路

1、FPGA是可编程逻辑器件。 ( ? )

2、PLA实现逻辑函数时,要求产生所有输入变量的最小项。( X ) 3、PAL器件仅对逻辑宏单元OLMC进行编程。( X ) 4、GAL是通用阵列逻辑器件,可以进行反复编程。( ? ) 5、用ROM实现组合逻辑时不对函数作任何简化。( ? ) 6、超前进位加法器比串行进位加法器慢。 ( X)

7、优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。( ? ) 8、共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。( ? )

9、半加器与全加器的主要区别是是否考虑来自低位的进位。( ?)

10、(简答题)试说明组合逻辑电路和时序逻辑电路的特点。

11、(简答题)试说明编码器和译码器的功能。

12、优先编码器74LS148输入为

~,输出为、、。当使能输入端,

,其余输入端为1时,应为__001___。

13、数据选择器是一种 多 路输入, 单 路输出的逻辑部件。

14、组合逻辑电路任意时刻的输出仅仅取决于A,与电路的B无关;而时序逻辑电路任意时刻的输出除与A有关外,还与B有关。则选项中的A是指 现态 ,B是指 原态 。 15、利用共阴极接法组成的七段数码管显示数字5时,b,e段接 低 电平,a, c,d,f,g段接高电平。 16、SSI是指_小规模集成电路__,MSI是指___总规模集成电路___。

17、组合电路的输出只取决于 该时刻电路的输入状态 而与__电路的原始状态_无关。

18、不仅考虑两个___加数_相加,而且还考虑来自___低位__相加的运算电路,称为全加器。 19、译码器,输入的是__特定含义的二进制代码___输出的是__有效信号___。 20、一个4选1的数据选择器,应具有___2__个地址输入端__4____个数据输入端。

21、比较两个一位二进制数A和B,当A=B时输出F=1,则F的表达式是___A同或B______,当A>B时输出Y=1,则Y的表达式是__A与B非__。

22、数字电路包括 组合逻辑电路 和 时序逻辑电路 两大部分。

23、 数据选择器是一种 多 路输入, 单 路输出的逻辑部件; 而数据分配器则是一种 单

路输入, 多 路输出的逻辑部件。

24、PLD器件的基本结构包括 与阵列 和 或阵列 两部分。 25、时序PLA由 与阵列 , 或阵列 和 存储电路 三部分组成。

26、GAL器件由 与门阵列 , 或门阵列 和 输出逻辑宏单元OLMC 三个主要部分组成。

27、二进制数10111111对应的八进制数为 277 ,十进制数为 191 。

28、七段显示译码器74LS47有 7 个输出端,分别对应七段显示器 a,b,c,d,e,f,g 。 29、 可用作多路数据分时传输的逻辑门是 三态 门。

30、 驱动七段数码管的译码器(CC14547)有 7 个数据输出端。

31、一个多位的串行进位加法器,最低位的进位输入端应 接低电平 。

32、组合逻辑电路中的基本逻辑单元是 门电路 ,而时序逻辑电路中的基本逻辑单元是 触发器 。

333、一个四位二进制译码器,它的输出端有( D )个. A. 1 B. 8 C. 10 D. 16

34、以下各电路中属于组合逻辑电路有( AB ) A.编码器 B. 译码器 C.寄存器 D.计数器 35、MSI是大规模集成电路。( X ) 36、 组合型的PLA( A )

A. 与门阵列和或门阵列均可编程

B. 与门阵列可编程, 或门阵列不可编程 C. 与门阵列不可编程, 或门阵列可编程

D、与门阵列和或门阵列均不可编程 37、下面是组合逻辑电路的是( B )

A. 触发器 B. 加法器 C.寄存器 D. 计数器

38、 一块数据选择器有三个地址输入端,它的数据输入端有( C ) A.3个 B.6个 C.8个 D.1个

39、 比较两个一位进制数A=A1和B=B1,当A>B时,输出F为1,则F的表达式为( A )

A. F?A1B1 B. F?A1?B1 C. F?A1?B1 D. F?A1?B0

40、 测得某逻辑门输入A,B和输出F的波形如图,则F(A,B)的表达式是( C ) A. F=A·B B. F=A+B C. F?A?B D. F?AB

ABF41、全加器逻辑符号如图所示, 当Ai?“1”,“0”,“0”时,C i和Si 分 别为( C )。 Bi?Ci?1?∑AIBICI?1SICICOCI

A.Ci?0 Si?0 B. Ci?1 Si?1

C.Ci?0 Si?1 D. Ci?1 Si?1

42、一个64选1的数据选择器有(A)个选择控制信号输入端。 A.6 B.16 C.32 D.64

43、数字系统与逻辑功能部件的主要区别是有没有( B ) A.存储器 B.控制器 C.加法器 D.译码器

44、下图所示是一个用四位加法器构成的代码变换电路,若输入信号E3,E2,E1,E0是余3BCD码, 问:输出端S3S2S1S0是什么代码?

S3 S2 S1 S0 Co 四位加法器 Ci A3 A2 A1 A0 B3 B2 B1 B0 E3 E2 E1 E0 “1” E3,E2,E1,E0是余3BCD码,它与“1101”相加后得到输出S3S2S1S0。列真值表S1 0 0 1 1 0 0 1 1 0 0 S0 0 1 0 1 0 1 0 1 0 1 答:解题要点:输入信号

得: E3 ,E2 E1, E0 S3 0 0 0 0 0 1 1 1 1 1 0 1 1 1 1 0 0 0 0 1 1 0 0 1 1 0 0 1 1 0

1 0 1 0 1 0 1 0 1 0 0 0 0 0 0 0 0 0 1 1 S2 0 0 0 0 1 1 1 1 0 0 可见:这是一个将余3码转换为8421BCD码的电路。

45、 设计一个检测信号灯工作状态的逻辑电路。每一组信号灯由红、黄、绿三盏灯组成。正常

时,只能一盏灯亮,否则电路出现故障,要求逻辑电路发出故障信号,以提醒维护人员前去修理。

解题要点: ① 逻辑抽象

输入变量:R(红) Y(黄)G(绿) 1 -- 亮 0 -- 灭 输出变量:Z(有无故障)1 –有故障 0 – 无故障 ②列真值表

R Y G Z

0 0 0 1

0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 0 1 0 1 1 1 ③化简得: Z?RYG?RY?RG?YG ④画出电路图

R1Y1G1&&&&≥1Z

4(2)、 参考设计步骤:

① 先逻辑假设,设变量A,B,C为输入变量,分别代表红、黄、绿三盏灯,A,B,C取值为1时代表灯亮,

A,B,C取值为0时代表灯灭,变量F为输出变量,电路出现故障时F输出为1,否则为0。 ② 列真值表或卡诺图。 B00 01 11 10 C A 0 1 ③然后写出表达式F??m(0,3,5,6,7); ④最后画出逻辑图

1 1 1 1 1

A B C 1 74138 Y0 A2 Y1 A1 Y2 Y3 A0 Y4 S1 Y5 S2 Y6 S3 Y7 & Y

46、假如已知一个组合逻辑电路的输入A、B、C和输出L的波形如图所示,试写出

输出的最简逻辑函数式。

输入A

输入 B

输入C

输出L

t

解:先根据波形图画出卡诺图或真值表

L A BC 00 01 11 10 0 0 1 0 1 1 0 0 1 1 化简L?A,B,C??AB?BC?ABC

47、试用3线—8线译码器实现全加器。(15分)

表 译码器74138真值表

EN1 EN2A EN2B A2 A1 A0 Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0 0 X X X X X 1 1 1 1 1 1 1 1

X 1 X X X X 1 1 1 1 1 1 1 1

X X 1 X X X 1 1 1 1 1 1 1 1

0 0 0 1 1 1 1 1 1 1 0

0 0 1 1 1 1 1 1 1 0 1

0 1 0 1 1 1 1 1 0 1 1

0 1 1 1 1 1 1 0 1 1 1 1 0 0

1 0 0 1 1 1 0 1 1 1 1

1 0 1 1 1 0 1 1 1 1 1

1 1 0 1 0 1 1 1 1 1 1

1 1 1 0 1 1 1 1 1 1 1

解:全加器不仅有被加数A和加数B,还有低位来的进位CI作为输入;三个输入相加产生全加器两个输出,和S及向高位进位CO。

先列出全加器真值表(4分)

由全加器真值表得S和CO的最小项表达式

S(A,B,CI)= m1 + m2 + m4 + m7 CO(A,B,CI)= m3 + m5 + m6 + m7 。 两次取非,得

S?A,B,CI??m1m2m4m7 CO?A,B,CI??m3m5m6m7 。 画出电路

A B CI

1

74138 Y0 A2 Y1 A1 Y2 Y3 A0 Y4 EN1 Y5 EN2A Y6 EN2B Y7 & & S CO

本文来源:https://www.bwwdw.com/article/a2wt.html

Top