数字电子技术复习题及参考答案

更新时间:2024-03-04 00:19:01 阅读量: 综合文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

数字电子技术复习题

一、单选题

1、以下式子中不正确的是( )

A. 1?A?A B. A?A?A C. A?B?A?B D. 1?A?1

2、在数字电路中,稳态时三极管一般工作在( )状态。在图示电路中,若ui?0,则三极管T( ),此时uo=( )

A.放大,截止,5V

B.开关,截止,3.7V C.开关,饱和,0.3V D.开关,截止,5V

3、N个变量可以构成( )个最小项。

A. N B. 2N C、 2N D、 2N-1 4、图中电路为TTL门电路,为了使输出等于,选择正确答案( )。

A.正确,错误,错误 B.正确,错误,正确 C.正确,正确,正确 D.正确,正确,错误

5、TTL门电路输入端悬空时,应视为( );(高电平,低电平,不定)。此时如用万用表测量其电压,读数约为( )(3.5V,0V,1.4V)。

A.不定 B.高电平,3.5V C.低电平,0V D.高电平,1.4V 6、一个64选1的数据选择器有( )个选择控制信号输入端。

A.6 B.16 C.32 D.64 7、设计计数器时应选用( )。

A.锁存器 B.边沿触发器 C.同步触发器 D.施密特触发器 8、欲将频率为f的正弦波转换成为同频率的矩形脉冲,应选用( )。

A.多谐振荡器 B.施密特触发器 C.单稳态触发器 D.T'触发器 9、一片64k×8存储容量的只读存储器(ROM),有( )。 A.64条地址线和8条数据线 B.64条地址线和16条数据线 C.16条地址线和8条数据线 D.16条地址线和16条数据线

10、ROM必须在工作( )存入数据,断电( )数据;RAM可以在工作中( )读写数据,断电( )数据。

A.中,不丢失;随时,将丢失 B.前,不丢失;随时,将丢失 C.前,不丢失;随时,不丢失 D.前,丢失;随时,将丢失

11、若逻辑表达式F?A?B,则下列表达式中与F相同的是( ) A.F?AB B.F?AB C. F?A?B D.不确定

12、下列电路中,不属于组合电路的是:( ) A.数字比较器; B.寄存器; C.译码器; D.全加器;

13、不能用来描述组合逻辑电路的是:( )

A.真值表; B.卡诺图; C.逻辑图: D.驱动方程;

14、利用中规模集成计数器构成任意进制计数器的方法有( ) A.复位法 B.预置数法 C.级联复位法 D.以上都不是

15、施密特“非”门和普通“非”门电路的阈值电压分别是( )个。 A.1和2 B.3和2 C. 3和1 D.2和1 16、如图所示CMOS电路中逻辑表达式Y=A的是( )。

17、一个ROM具有10根地址线,8根位线,则其存储容量为( )

A. 10×8 B. 102×8 C. 10×82 D. 210×8 18、.电路如图所示经CP 作用后,欲使Qn?1?Qn,则A、B输入为( )

A

B

A.A=0 B=1 B.A=1 B=1

C.A=0 B=0 D.A=1 B=0

19、FPGA是指( )

A.门阵列 B.可编程逻辑阵列 C.现场可编程逻辑阵列 D.专用集成电路

20、时序逻辑电路中一定包含( )

A.触发器 B.组合逻辑电路 C.移位寄存器 D.译码器

二、填空题:

1、将十进制数(10)10转换成二进制数是_____,转换成八进制数是______。

2、D触发器的状态方程是_____________,如果要用J-K触发器来实现D触发器的功能,则J?______;

K?_____。

3、时序逻辑电路在结构上包含__________________和____________两部分。

4、施密特触发器的主要特性是____________。

5、就逐次逼近型和双积分型两种A/D转换器而言,_____________的抗干扰能力强,_____________的转换速度快。

6、数制转换: (10011010)B = ( )D = ( )8421BCD= ( )H

7、数字电路包括 和 两大部分。

8、电路如下图所示,若输入CP脉冲频率为20KHZ,则输出F的频率为 。

. JQJQ\F.F1F2. CP KQKQ 图(一) .

9、单稳态触发器可以应用在 . 10、CPLD指的是 .11、只读存储器ROM中的内容,当电源断掉后又接通,存储器中的内容 。

11、某ADC有8路模拟信号输入,若8路正弦输入信号的频率分别为1KHZ,2KHZ…8KHZ,则该ADC的采样频率fs的取值 。

12、电路如图所示,指出能实现Qn?1?AQn电路是 ,实现Qn+1=A⊙Qn 的电路是 ,实现Qn?1?A?Qn 的电路是 。

三、判断题

&

1

A B C 1、利用三态门可以实现数据的双向传输。 ( ) 2、超前进位加法器比串行进位加法器慢。 ( ) 3、RS触发器、JK触发器均具有状态翻转功能。 ( ) 4、构成一个7进制计数器需要三个触发器。 ( ) 5、当时序电路存在无效循环时该电路不能自启动。 ( ) 6、ROM在工作时常用来存放中间数据。 ( ) 7、MSI是大规模集成电路。 ( ) 8、移位寄存器是时序逻辑电路。 ( ) 9、多谐振荡器在工作时需要接输入信号。 ( ) 10、主从式的JK触发器在工作时对输入信号没有约束条件。 ( ) 11、若逻辑函数AB=AC,则B=C。 ( ) 12、TTL电路的电源电压值和输出电压的高、低电平值依次为5V、3.6V、0.3V。 ( ) 13、TTL与非门输入端可以接任意值电阻。 ( ) 14、某一时刻普通编码器只能对一个输入信号进行编码。 ( ) 15、现有RAM2114芯片(1024B×4位)存储器,请判断:该RAM共有地址线1024根。 ( )

四、证明题

1、用公式法或真值表法证明等式 AB?BD?AD?CD?AB?D

2、将函数F?BCD?BC?ACD?ABC化简为最简与或式。

3、求下列函数F?(A?B)(A?C)AC?BC的反函数并化成最简“与-或”表达式。

4、用卡诺图将函数F(A,B,C,D)??m(1,3,4,5,7,10,12,14)化简为最简“与-或”表达式。

Ci-1 Bi Ai

五、分析设计题

1、分析如图由3线-8线译码器74LS138构成的电路。

⑴ 写出输出Si和Ci的逻辑函数表达式;⑵ 画出真值表;⑶ 说明该电路的逻辑功能。

74LS138的逻辑功能表 1 输 入 A0 A1 A2 STA STC STB 输 出 STA STB?STC 0 × 1 1 1 1 1 1 × 1 0 0 0 0 0 0 0 A2 A1 A0 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 74LS138 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 × × × 1 1 1 1 1 1 1 1 × × × 1 1 1 1 1 1 1 1 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 & & Si Ci 1 1 0 1 1 1 1 1 1 1 1 1 1 0 2、如图所示时序电路。写出电路的驱动方程、状态方程,画出电路的状态转换图,说明电路的逻辑功

能,并分析该电路能否自启动。

Q0 1J FF0 1K Q0 1J FF1 1K Q1 1J FF2 1K Q2 CP

3、已知多输出逻辑函数ROM阵列如下图所示,写出其逻辑函数表达式,列出真值表,并说明该ROM实现何种逻辑功能.

4、 分析下图TTL电路实现何种逻辑功能,其中X是控制端,对X=0,X=1分别分析,假定触发器的初始状态为Q2=1,Q1=1. 并判断能否自启动。

5、图示为一个加热水容器的示意图,图中A、B、C为水位传感器。当水面在A、B之间时,为正常状态,绿灯G亮;当水面在B、C之间或A以上时,为异常状态,黄灯Y亮;当水面在C点以下时,为危险状态,红灯R亮。

① 根据题设,设计一个组合逻辑电路,要求列出真值表,写出函数G、Y、R的标准与-或式并化简; ② 请用最少的反相器和与非门实现该逻辑电路,画出逻辑图。

A

B C

6、集成中规模4位同步二进制加法计数器74161的逻辑符号和功能表如下所示。试用74LS161采用复位法(异步清零)或者置数法(同步置数)实现十二进制计数器。

Q Q1 Q 2 Q3P 0

74LS161 CO T

CP

A B C D L D C r

74161同步加法计数器的功能表 输 入 CP × ↑ × × ↑ ↑

输 出 Q0 Q1 Q2 Q3 0 0 0 0 D C B A 保 持 保 持 计 数 0 0 0 0 说 明 Cr LD P T D C B A 0 × × × × × × × 1 0 × × D C B A 1 1 0 × × × × × 1 1 × 0 × × × × 1 1 1 1 × × × × 1 0 × × 0 0 0 0 异步清零 送 数 同步置0

本文来源:https://www.bwwdw.com/article/92ta.html

Top