计算机组成原理

更新时间:2023-11-27 23:34:01 阅读量: 教育文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

题型:

一、填空题(每空2分,共20分)

1. 为了能实现按地址访问的方式,主存中必须配置两个寄存器MAR和MDR。其中MAR是 存储器地址寄存器 寄存器用来存放欲访问的存储单元的地址,MDR是 存储器数据寄存器 。

2. 计算机的更新换代,主要集中体现在组成计算机的基本电路的电子元件上。

3. 总线按连接部件的不同,可以分为片内总线、系统总线和通信总线。其中, 系统总线 是指CPU、主存、I/O设备各大部件之间的信息传输线。

4. 系统总线按传输信息的不同,可以分为:数据总线、控制总线、地址总线三类。

5. 总线通信控制有四种方式,分别为:同步通信、异步通信、半同步通信、分离式通信。

6. 完成一次总线操作的时间称为总线周期,可分为申请分配阶段、寻址阶段、传数阶段、结束阶段四个阶段。

7. 异步通信的应答方式可分为不互锁、半互锁和全互锁三种类型

8. 在存储系统层次结构中,缓存-主存层次主要解决的问题是 CPU和主存速度不匹配的问题。主存-辅存层次主要解决的

问题是存储系统的容量问题。

9. 动态RAM中,刷新是按 行 进行的。刷新方式有三种方式,即:集中刷新、分散刷新和异步刷新。

10. 存储容量的扩展方法中, 字扩展 是指增加存储器字的数量, 位扩展 是指增加存储字长。 11. 由主存地址映射到Cache地址称为地址映射。地址映射的方法主要有直接映射、全相联映射、组相联映射。 12. 一般中断服务程序的流程分四大部分:保护现场、中断服务、恢复现场和中断返回。

13. 把符号“数字化”的数称为机器数。机器数主要有原码、反码、补码和移码。

14. 已知[x]补=1.1001,则[x]原= 1.0111 。已知[x]补

=0,1111,则[x]原= 0.1111 。 15. 指令寻址分为顺序寻址和跳跃寻址两种。 16. 指令是由操作码和地址码两部分组成的。

1. 电子计算机的算术逻辑单元、控制单元及主存储器合称为 C 。

A.CPU B.ALU C.主机 D.ACC 2. 用以指定待执行指令所在地址的是 C 。

A.指令寄存器 B.数据计数器 C.程序计数器 D.累加器

3. 存放欲执行指令的寄存器是 D 。 A.MAR B.PC C.MDR D.IR 4. “容量为640K存储器”是指 D 。

A.640×10字节的存储器 B.640×10位的存储器 C.640×2位的存储器 D.640×2字节的存储器 5. 微型计算机的发展通常以 D 为技术标志。

A.操作系统 B.磁盘 C.软件 D.微处理器

6. 邮局对信件进行自动分拣,使用的计算机技术是 C 。

A.机器翻译 B.自然语言理解 C.模式识别 D.网络通信 7. “总线忙”信号的建立者是 a 。 A.获得总线控制权的设备

B.发出“总线请求”信号的设备 C.总线控制器 D.CPU

8. 总线的异步通信方式 A 。 A.不采用时钟信号,只采用握手信号 B.采用时钟信号,不采用握手信号

C.既不采用时钟信号,又不采用握手信号 D.既采用时钟信号,又采用握手信号

9. 在计数器定时查询方式下,若每次计数从上一次计数的终止点开始,则 B 。 A.设备号小的优先级高

B.每个设备使用总线的机会相等 C.设备号大的优先级高 D.不能确定优先级的高低

10. 在独立请求方式下,若有N个设备,则 B 。 A.有一个总线请求信号和一个总线响应信号 B.有N个总线请求信号和N个总线响应信号 C.有一个总线请求信号和N个总线响应信号 D.只有一条总线请求信号

10

10

3

3

11. 总线的半同步通信方式 A 。 A.不采用时钟信号,只采用握手信号 B.采用时钟信号,不采用握手信号 C.既采用时钟信号,又采用握手信号 D.既不采用时钟信号,又不采用握手信号

12. 在各种异步通信方式中,速度最快的是 C 。 A.全互锁 B.半互锁

C.不互锁 D.不能确定

13. 所谓三种线结构的计算机是指 B 。 A.地址线、数据线和控制线三组传输线

B.I/O总线、主存总线和DMA总线三组传输线 C.I/O总线、主存总线和系统总线三组传输线 D.I/O总线、数据线和控制线三组传输线

14. 在存储器芯片中,地址译码采用双译码方式(重合法)是为了 D 。

A.扩大寻址范围 B.减少存储单元数目

C.增加存储单元数目 D.减少存储单元选通线数目 15. 在链式查询方式下,若有N个设备,则 C 。 A.有N条总线请求线 B.有N/2条总线请求线 C.只有一条总线请求线

D.无法确定有几条总线请求线

16. 以下器件中存取速度最快的是 C 。

A.Cache B.主存 C.寄存器 D.磁盘

17. 在存储器分层体系结构中,存储器从速度最快到最慢的排列顺序是 D 。

A.寄存器-主存-Cache-辅存 B.寄存器-主存-辅存-Cache C.寄存器-Cache-辅存-主存 D.寄存器-Cache-主存-辅存

18. 静态半导体存储器SRAM指 C 。 A.在工作过程中,存储内容保持不变 B.在断电后信息仍能维持不变 C.不需要动态刷新

D.芯片内部有自动刷新逻辑

19. 某SRAM芯片,其存储容量为16K×32位,其地址线和数据线的总数和是 D 。 A.32 B.48 C.18 D.46

20. 某SRAM芯片,其存储容量为512×8位,包括电源端和接地线,该芯片引出线的数目应该为 D 。 A.23 B.25 C.50 D.19 21. CPU响应中断的时间是 A 。 A.一条指令执行结束 B.外设提出中断 C.取指周期结束 D.指令执行过程中

22. 某机器字长8位,采用补码形式(其中1位为符号位),则机器数所能表示的范围是 B 。 A.-127~+127 B.-128~+127 C.-127~+128 D.-128~+128

23. 十进制数20,转换成机器字长为8的二进制补码时,下列表示形式正确的是 B 。 A.10100

B.0,0010100, C.0,1010000 D.0,1101100

24. 两个十六进制数95和33相加,得 C 。 A.(128)16 B.(D8)16 C.(C8)16 D.以上都不对

25. 在浮点机中,判断补码规格化形式的原则是 C 。 A.尾数的第一数位为1,数符任意 B.尾数的符号位与第一数位相同 C.尾数的符号位与第一数位不同 D.阶符与数符不同

26. 下列数中最小的数为 D 。 A.(52)O B.(101001)B C.(2A)H D.(40)D

27. 设机器数字长8位(含1位符号位),若机器数BAH为原码,则算术左移一位得 B 。

本文来源:https://www.bwwdw.com/article/6k4t.html

Top