组成原理十套卷+答案(有详细步骤) - 图文

更新时间:2023-10-05 05:03:01 阅读量: 综合文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

本科生期末试卷(一)

一、选择题(每小题1分,共15分)

1 从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于( B )计算机。

A 并行 B 冯·诺依曼 C 智能 D 串行 考查:常识

2 某机字长32位,其中1位表示符号位。若用定点整数表示,则最小负整数为( A )。

A -(231-1) B -(230-1) C -(231+1) D -(230+1) 考查:32位定点整数表示范围

3 以下有关运算器的描述,( C )是正确的。

A 只做加法运算 B 只做算术运算

C 算术运算与逻辑运算 D 只做逻辑运算 考查:运算器的功能 4 EEPROM是指( D )。

A 读写存储器 B 只读存储器

C 闪速存储器 D 电擦除可编程只读存储器 考查:EEPROM

5 常用的虚拟存储系统由( B )两级存储器组成,其中辅存是大容量的磁表面存储器。

A cache-主存 B 主存-辅存 C cache-辅存 D 通用寄存器-cache

考查:虚拟存储系统两级结构

6 RISC访内指令中,操作数的物理位置一般安排在( D )。

A 栈顶和次栈顶 B 两个主存单元

C 一个主存单元和一个通用寄存器 D 两个通用寄存器

考查:RISC指令和CISC指令 7 当前的CPU由( B )组成。

A 控制器

B 控制器、运算器、cache

C 运算器、主存 D 控制器、ALU、主存 考查:CPU组成

8 流水CPU是由一系列叫做“段”的处理部件组成。和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是( A )。

A 具备同等水平 B 不具备同等水平

C 小于前者 D 大于前者 考查:流水CPU

9 在集中式总线仲裁中,( A )方式响应时间最快。 A 独立请求 B 计数器定时查询 C 菊花链 考查:集中式总线仲裁

10 CPU中跟踪指令后继地址的寄存器是( C )。 A 地址寄存器 B 指令计数器

C 程序计数器 D 指令寄存器 考查:程序计数器

11 从信息流的传输速度来看,( A )系统工作效率最低。 A 单总线 B 双总线 C 三总线 D 多总线 考查:总线结构

12 单级中断系统中,CPU一旦响应中断,立即关闭( C )标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。 A 中断允许 B 中断请求 C 中断屏蔽 D DMA请求 考查:中断过程

13 安腾处理机的典型指令格式为( C )位。 A 32位 B 64位 C 41位 D 48位 考查:安腾处理机

14 下面操作中应该由特权指令完成的是( B )。

A 设置定时器的初值

B 从用户模式切换到管理员模式

C 开定时器中断 D 关中断 考查:特权指令

15 下列各项中,不属于安腾体系结构基本特征的是( D )。

A 超长指令字 B 显式并行指令计算

C 推断执行

D 超线程

考查:安腾体系结构

二、填空题(每小题2分,共20分)

1 字符信息是符号数据,属于处理(非数值 )领域的问题,国际上采用的字符系统是七单位的( ASCII )码。

2 按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。其中阶码E的值等于指数的真值( e )加上一个固定的偏移值( 127 )。

3 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用( 时间)并行技术,后者采用( 空间 )并行技术。 4 虚拟存储器分为页式、( 段 )式、( 段页 )式三种。

5 安腾指令格式采用5个字段:除了操作码(OP)字段和推断字段外,还有3个7位的( 地址码 )字段,它们用于指定( 寄存器 )2个源操作数和1个目标操作数的地址。

6 CPU从内存取出一条指令并执行该指令的时间称为( 指令周期 ),它常用若干个( CPU周期 )来表示。

7 安腾CPU中的主要寄存器除了128个通用寄存器、128个浮点寄存器、128个应用寄存器、1个指令指针寄存器(即程序计数器)外,还有64个(1位推断寄存器 )和8个( 64位分支寄存器 )。

8 衡量总线性能的重要指标是(总线带宽 ),它定义为总线本身所能达到的最高传输速率,单位是( MB/s )。

9 DMA控制器按其结构,分为( 选择型 )DMA控制器和( 多路型 )DMA控制器。前者适用于高速设备,后者适用于慢速设备。

10 64位处理机的两种典型体系结构是(Intel64体系结构 )和(安腾体系结构 )。前者保持了与IA-32的完全兼容,后者则是一种全新的体系结构。

三、简答题(每小题8分,共16分)

1 CPU中有哪几类主要寄存器,用一句话回答其功能。

答:A.数据缓冲寄存器(DR)B.指令寄存器(IR)C.程序计算器(PC)D.数据地址

寄存器(AR)E.通用寄存器(R0~R3)F.状态字寄存器(PSW) 功能:执行指令、操作、时间的控制以及数据加工。

2 指令和数据都用二进制代码存放在内存中,从时空观角度回答CPU如何区分读出的代码是指令还是数据。

答:计算机可以从时间和空间两方面来区分指令和数据,在时间上,取指周期从内存中取出的是指令,而执行周期从内存取出或往内存中写入的是数据,在空间上,从内存中取出指令送控制器,而执行周期从内存中取出的数据送运算器

四、计算题(10分)

设x=-15,y=+13,数据用补码表示,用带求补器的阵列乘法器求出乘积x×y,并用十进制数乘法进行验证。

五、证明题(12分)

本文来源:https://www.bwwdw.com/article/678d.html

Top