接口复习资料
更新时间:2023-09-13 07:58:01 阅读量: 综合文库 文档下载
1、为什么要在CPU与外设之间设置接口?
在CPU与外设之间设置接口主要有4个原因:
(1) CPU与外设二者的信号不兼容,包括信号线的功能定义、逻辑定义和时序关系 (2) CPU与外设的速度不匹配,CPU的速度快,外设的速度慢
(3) 若不通过接口,而由CPU直接对外设的操作实施控制,会使CPU处于穷于应付与外设打交道之中,大大降低CPU的效率
(4) 若外设直接由CPU控制,会使外设的硬件结构依赖于CPU,对外设本身的发展不利。 2、微型计算机的接口一般应具备那些功能? 微机的接口一般有如下的几个功能:
(1) 执行CPU命令的功能:CPU将对外设的控制命令发到接口电路中的命令寄存器(命令口)中,在经分析去控制外设
(2) 返回外设状态的功能:通过状态寄存器(状态口)完成,包括正常工作状态和故障状态
(3) 数据缓冲的功能:接口电路中的数据寄存器(数据口)对CPU与外设间传送的数据进行中转
(4) 设备寻址的功能:CPU某个时刻只能和一台外设交换数据,CPU发出的地址信号经过接口电路中的地址译码电路来选中I/O设备
(5) 信号转换的功能:当CPU与外设的信号功能定义、逻辑关系、电平高低及工作时序不兼容时接口电路要完成信号的转换功能
(6) 数据宽度与数据格式转换的功能:由于CPU处理的数据都是并行的,当外设采用串行传送方式时,接口电路就要完成串、并之间的转换,并进行数据格式的转换。
4、 CPU与接口之间有哪几种传送数据的方式?它们各应用在什么场合? CPU与接口之间的数据传送方式主要有查询方式、中断方式和DMA方式:
(1)查询方式:主要用于CPU不太忙且传送速度不高的情况下。无条件传送方式作为查询方式的一个特例,主要用于对简单I/O设备的控制或CPU明确知道外设所处状态的情况下。 (2)中断方式:主要用于CPU的任务比较忙的情况下,尤其适合实时控制和紧急事件的处理
(3) DMA方式(直接存储器存取方式):主要用于高速外设进行大批量数据传送的场合。 5、 分析和设计接口电路的基本方法是什么?
分分析和设计接口电路通常采用两侧分析法和硬软件结合法相结合:
(1) 两侧分析法:CPU一侧,主要是了解CPU的类型、它提供的数据线的宽度、地址线的宽度、控制线的逻辑定义、时序关系的特点;外设一侧,主要是了解被连接外设的外部特性及被控外设的工作过程。
2) 硬软件结合法:硬件设计主要是合理选用外围接口芯片、有针对性地设计附加电路;软件设计可以采用汇编语言(或高级语言)直接对低层硬件编程,也可以采用DOS系统功能调用和BIOS调用编程。
6、什么是端口?I/O端口的编址方式有几种?各有何特点?
端口是接口电路中能被CPU直接访问的寄存器。
I/O端口的编址方式有两种——统一编址方式(存储器映象方式)和独立编址方式(I/O映象方式、专用I/O指令方式)
(1)统一编址方式:从整个寻址空间中划出一部分给I/O设备,其余的给存储器,通过地址码区分操作对象是存储器还是I/O,二者的地址码不重叠。这种方式的优点是①I/O端口的编址空间大,且易于扩展②I/O指令丰富、功能齐全;缺点是①存储器的地址空间减少,达不到系统最大的寻址空间②I/O指令比独立编址方式的专用I/O指令长,译码时间长,执
行速度慢。
(2) 独立编址方式:存储单元与I/O端口分别编址,地址码重叠,通过操作码区分操作对象是存储器还是I/O。这种方式的优点是①I/O端口不占存储器的编址空间,使存储器的容量可达系统的最大寻址能力②I/O指令短、执行速度快;指令清晰、可读性强;缺点是①I/O端口地址范围一旦确定,不易扩展②I/O指令种类有限,操作单一。
7、I/O端口地址译码电路在接口电路中的作用是什么?
I/O端口地址译码电路的作用就是把地址和控制信号进行逻辑组合,从而产生对接口芯片的选择信号。
8、在独立编址方式下,CPU采用什么指令来访问端口?
独立编址方式下,采用专用的I/O指令——输入/输出指令(如PC系列微机中的IN、OUT)来访问端口。
9、I/O地址线用作端口寻址时,高位地址线和低位地址线各作何用途?如何决定低位地址线的根数? 一般情况下,高位地址线与控制信号线进行逻辑组合,经译码电路产生I/O接口芯片的片选信号 ——实现片间选择;低位地址线不参与译码,直接与I/O接口芯片的地址线相连——实现I/O接口芯片的片内端口选择。
低位地址线的根数由I/O接口芯片内部的端口数量决定,如果I/O接口芯片内部有2n个端口(其引脚上一定有n根地址线),那么,寻址端口时,低位地址线的根数就是n。 10、微机系统的定时有哪两类?何谓时序配合?
微机系统中的定时分为内部定时和外部定时两类。
内部定时是指计算机本身运行的时间基准或时序关系,是用户无法更改的。
外部定时是指外部设备实现某种功能时,本身所需要的一种时序关系,需要用户根据外设的要求进行安排。
时序配合是指用户在考虑外设与CPU连接时,不能脱离计算机的定时要求,即以计算机的时序关系为依据来设计外部定时机构,以满足计算机的时序要求。
11、微机系统中的外部定时有哪两种方法?其特点如何?微机系统中的外部定时有软件定时和硬件定时两种方法。
软件定时:利用CPU执行指令需要一定时间的特点产生延时。这种方法不需增加硬件设备,只需编制延时程序即可;但是它降低了CPU的效率,浪费了CPU的资源,而且由于同样的延时程序在不同计算机上运行的时间会不同,所以通用性比较差。
硬件定时 :它是采用可编程通用的定时/计数器·或单稳延时电路产生定时或延时。这种方法不占用CPU的时间,定时时间长,使用灵活。尤其是定时准确,定时时间不受主机频率影响,定时程序具有通用性,故得到广泛应用。 12、8253初始化编程包括哪两项内容?
在对8253进行始化编程时,首先向命令寄存器中写入方式字,选择计数通道、工作方式、计数初值的长度及写入顺序、计数码制。然后按方式字的要求向选定的计数通道中写入计数初值。
13、8253有哪几种工作方式?区分不同工作方式的特点体现在哪几个方面?为什么3方式使用最普遍?
8253有6种工作方式——方式0~方式5。区分不同工作方式的特点主要体现在以下的4个方面:
(1) 启动计数器的触发方式不同
(2) 计数过程中门控信号GATE对计数操作的控制作用不同 (3) 计数/定时到时输出端OUT输出的波形不同
(4) 在计数过程中,写入新的计数初值的处理方式不同
3方式由于具有自动重新装载计数初值,能输出重复波形,且输出波形的高低电平比为1:1或近似1:1(方波或近似方波),所以在实际中应用最广泛。 14、何为8253的计数初值?它是如何确定的? 8253是逆计数器(减1计数器),因此,在它开始计数之前,一定要根据计数(定时)的要求,先计算出计数初值(定时常数),并装入初值寄存器和减1计数器。然后才能在门控信号GATE的控制下,由输入时钟脉冲CLK对减1计数器进行减1计数。当减1计数器减为0时,计数结束(定时已到)。可见,计数初值是决定8253的定时长短与计数多少的重要参数。它可以由下式计算出:
N ?
初值
T
OUTCL
TT
?
f f
15、只利用频率为2MHz的时钟信号和一片8253,产生周期为20s的方波,如何实现?
67 N?OUT?fCLK*TOUT?2*10*20?4*10?65536T CLK超出了一个通道的计数能力
解决方法:将两个通道串联起来,其中一个作为分频器(如T0,工作于方式2或3)
OUT
CL
设T0的初值N0,T1的初值N1,则有
TOUT?N1*TCLK?N1*TOUT?N1*N0*TCLK
1100?N1*N0fCLK0 7N1*N0?4*10
(N1和N0均不大于65536)
用此方法,利用一片8253最长可定时多长时间 脉冲数:655363 时间:655363*0.5*10-6
8253 GATE0 +5V GATE1 OUTT=201 CLK0 s 2MHz CLK1 OUT0
设8253的端口地址依次为304、305、306、307H
程序如下:
MOV DX , 307H MOV AL , 34H OUT DX , AL
MOV AL , 76H OUT DX , AL MOV DX ,304H MOV AX , 1000 OUT DX , AL MOV AL , AH OUT DX , AL MOV DX , 305H MOV AX , 40000 OUT DX , AL MOV AL , AH OUT DX , AL
HLT
16. 什么是中断?
中断是指CPU在正常运行程序时,由于内部/外部事件或由程序预先安排的事件,引起CPU暂时停止正在运行的程序,转到为该内部/外部事件或预先安排的事件服务的程序中去,服务完毕,再返回去继续运行被暂时中断的程序,这个过程称为中断。 17、可屏蔽中断处理的一般过程是什么?
可屏蔽中断的处理过程一般可分为4个阶段:
(1).中断申请:外设向CPU发出中断申请信号,CPU检测到有效的INTR,且无DMA请求、IF=1,当前指令执行完毕就进入响应阶段
(2).中断响应:CPU通过总线控制器发出两个连续的中断响应信号(2个INTA 负脉冲)组成中断响应周期。在中断响应周期中,CPU取得中断类型号n,将程序状态字(PSW)及断点的地址(CS和IP)依次入栈保护。再查中断向量表,将(4*n)?IP;(4*n+2)?CS,进入中断服务阶段
(3).中断服务:CPU执行中断服务程序,为中断源服务
(4).中断返回:当执行到中断服务程序中的IRET指令时,将堆栈栈顶的三个字单元内容弹出,依次送给IP、CS、PSW,CPU返回到原来的程序去执行。 18、什么是中断优先级?设置中断优先级的目的是什么?
中断优先级是指,中断源被响应和处理的优先等级。设置优先级的目的是为了在有多个中断源同时发出中断请求时,CPU能够按照预定的顺序(如:按事件的轻重缓急处理)进行响应并处理。
19、什么是中断嵌套?
中断嵌套是指CPU正在执行一个中断服务程序时,有另一个优先级更高的中断提出中断请求,这时会暂时挂起当前正在执行的级别较低的中断源的服务程序,去处理级别更高的中断源,待处理完毕,再返回到被中断了的中断服务程序继续执行,这个过程就是中断嵌套。 20、什么是中断向量?它是如何装入中断向量表的?
中断向量是中断服务程序的入口地址,一个中断向量由4个字节组成,它包括中断服务程序的段首址和偏移地址。
中断向量并非常驻内存,而是由程序装入中断向量表中的。系统配置和使用的中断所对应的中断向量由系统软件负责装入;系统若未配置系统软件(如单板机系统),或用户自定义的中断向量,由用户自行装入。
21、什么是中断类型号?它的作用是什么?
中断类型号是系统为每一个中断源分配的代号,它是8位的,与系统的中断源一一对
应。
中断类型号负责引导CPU找到中断服务程序的入口点。通过中断类型号查中断向量表可得到中断向量(中断服务程序入口地址),其中:物理地址为4*n的单元是中断服务程序入口点的偏移地址;物理地址为4*n+2的单元是中断服务程序的段首址。 22、可编程中断控制器8259A协助CPU处理哪些中断事务?
8259A协助CPU完成的中断事务主要有:
接收和扩充外设的中断请求;进行中断请求的屏蔽与开放控制;对中断源进行优先级排队管理;中断被响应时,提供该中断源的中断类型号。
23、什么是中断响应周期?在中断响应周期中CPU和8259A一般要完成哪些工作? CPU收到有效的INTR信号,若IF=1,且无DMA请求,当前指令执行完毕,就通过总线控制器发出连续的两个中断响应信号(INTA)组成一个中断响应周期。
在第1个INTA 负脉冲中,CPU发出有效的总线锁定信号 LOCK ,封锁总线,防止其他主控器占用总线;8259A经判优后将IRR的相应位清0,ISR的对应位置1。
在第2个INTA负脉冲中,CPU撤除总线锁定信号 LOCK ,ALE信号也变为无效,允许数据线传送数据;8259A将被响应中断源的中断类型号送给CPU。
若8259A工作于自动结束方式,在第2个 INTA负脉冲的后沿,8259A还要清除ISR中在第1个负脉冲里置1的位。
24、中断结束命令安排在程序的什么地方?在什么情况下要求发中断结束命令?为什么? 中断结束命令一般安排在中断服务程序中,在中断服务完成, 中断返回指令(IRET)之前。
在8259A工作于非自动结束方式时,要送中断结束命令。因为这种方式,即使中断已经服务完毕,ISR中的对应位也不会自动清0,这样就使得低优先级的中断和同级中断得不到应有的响应。通过发中断结束命令,将服务完的中断级在ISR中的对应位清0,以便开放同级和低级中断。
25、简述8259A中IRR、ISR、IMR三个寄存器的功能
中断请求寄存器(IRR):8位,可读,寄存有请求的中断级,IRi有请求,IRRi=1,具有锁存功能,其内容可用OCW3命令读出。
正在服务寄存器(ISR):8位,可读,寄存正在服务的所有中断级,其内容可用OCW3命令读出(IRi被响应且未服务完,ISRi=1)。ISR可能多位同时为1 中断屏蔽寄存器(IMR):8位,可读可写,寄存中断级屏蔽情况,IMRi=1,IRi被屏蔽,反之被允许
26、参照下图,简述8259A中优先级分析器PR的作用
27、半导体存储器通常可分为哪些类型?分类的依据是什么?
半导体存储器按制造工艺分,可分为双极型和MOS型两大类;按存取方式分,又可分为随机存取存储器RAM和只读存储器ROM两大类;RAM根据存储电路的性质不同,又可分为静态RAM(SRAM)和动态RAM(DRAM),ROM按其性能不同,又可分为掩模式ROM、熔炼式可编程PROM、可用紫外线擦除、可编程的EPROM和可用电擦除、可编程的E2PROM。 28、设计存储器接口应考虑哪些主要问题?
在设计存储器接口时除了要考虑存储器的地址空间外,还要考虑
存储器与CPU的时序配合问题:慢速存储器要能够向CPU申请延长总线传输周期; CPU总线的负载能力:大系统中,考虑到总线驱动能力不够,需要在接口中加入驱动器/缓冲器;
存储芯片的选择:选择芯片类型时根据存储信息类型的不同决定选择RAM或ROM;选择芯片具体型号时,在满足容量要求的情况下,尽量选择容量大、集成度高的芯片。
29、当CPU与低速存储器接口时,通常采用什么方法进行速度匹配?举例说明。
当CPU与低速存储器接口时,通常由低速存储器向CPU发出“等待申请”信号,使CPU在正常的读/写周期之外再插入一个或几个等待周期,这样就使指令的时钟周期数增加了。 例如,在8086CPU的引脚上提供了一根READY信号,CPU在每个总线周期的T3时钟周期和插入的等待周期TW中检测READY,若READY=0,就在T3或当前的TW之后插入一个等待周期,在等待周期中继续检测READY信号。所以慢速存储器在与CPU接口时,只要能在T3中(CPU检测前)使READY=0,就可以让CPU延长总线传输周期。通过控制READY维持为低电平的时间长短可以控制插入等待周期的个数。
30、片选控制译码有哪几种常用方法?其中哪几种方法存在地址重叠问题?
片选控制译码有线选法、全译码法、部分译码法和混合译码法。其中线选法、部分译码法和混合译码法都存在地址重叠的问题。
31、用1024×1位的RAM芯片组成16K×8位的存储器,需要多少个芯片?分为多少组?共需多少根地址线?地址线如何分配?试画出与CPU的连接框图。
用1024×1位的RAM芯片构成16K×8位的存储器,共需要16×8=128片;8片为一组,共分为16组;共需要14根地址线;其中低10根作低位地址,实现片内单元的选择,高4位进行译码,产生片选信号,从16组中选中一组作为当前读写操作的对象。
首先进行芯片扩展,由8片1024×1位的芯片组成一个1024×8位的芯片组,除数据线之外,将一组中8个芯片的同名引脚连在一起(包括:低位地址A0~9、读写控制信号、片选信号),如图所示:
然后将CPU的存储器读写控制信号与芯片组的读写控制相连;低位地址A0~9与芯片组的低位地址A0~9相连;再设计译码电路,产生16个译码输出信号,分别与16组的片选信号相连,如图(b)所示 A0~9 WE D0~7 1K×1A0~9 A0~9 A0~9 D ? (8) WE D 74-16 D0~7 D0~7 D0~7 WE 1K×11K×81K×81K×8译码器 ×11K? A D 13(2) CS CS 芯片组 CS 芯片组 ? CS 芯片组 Y 0(1) A12 C D1 (16) WE (1) WE (2) D WE Y A11 B 1CS ? A CS A10 D0 D ? Y15 (a)芯片扩展 MEMW (b)CPU与芯片组的接口 32、当构成存储器的存储芯片容量不一致时,如何进行地址译码电路设计?举例说明。 当构成存储器的存储芯片容量不一致时,有两种方法可共选择。一是用各自的译码电路分别译码产生各自的片选信号;二是分两次译码来实现。实际中采用第2种方法居多,这种方法首先按芯片容量大的进行一次译码,将一部分输出作为大容量芯片的片选信号;另外一部分输出则与其他相关地址一起进行二次译码,产生小容量芯片的片选信号。
例如:用2KB的ROM和1KB的RAM构成4KB的ROM(0000H~0FFFH)和4KB的RAM(2000H~2FFFH),设系统有16根地址线,则芯片选择信号的产生如图所示:
33、可编程并行接口芯片8255A面向I/O设备一侧的端口有几个?其中C口的使用有哪些特点?
8255A面向I/O设备一侧有3个8位的端口:A口、B口和C口,或者说有2个8位的端口(A口、B口)和2个4位的端口(C上、C下)。
其中,C口比较特殊,它的特点主要有:作为数据口,可分为两个独立的4位口(C上、C下)使用;1方式和2方式时,C口的部分引脚作为A、B口的固定联络信号线;1方式和2方式时,C口作为状态口使用;C口的引脚可以用按位置/复位命令字进行按位控制。 34、可编程并行接口芯片8255A的编程命令有哪两个?试分别说明它们的作用及其命令格式中每位的含义是什么?
255A有两个编程命令:方式命令字和C口按位置/复位命令字。
方式命令字:用于对8255A进行初始化编程,设定A、B、C口的工作方式及传送方向,其命令格式及各位含义如下: 1 特征位 D6 A口方式 D5 D4 D3 D2 D1 D0 A口方向 PC上方向 B口方式 B口方向 PC下方向 C口按位置/复位命令字:用于对8255A进行动态控制,在应用过程中,需要对C口的某个引脚进行按位操作时使用,对已设定好的工作方式无影响,其命令字格式及各位含义如下:
0 特征位 D6 无效 D5 D4 D3 D2 D1 D0 置/复位选择 引脚选择
35、可编程并行接口芯片8255A有哪几种工作方式?各自的特点何在?
8255A有3种工作方式,其中A口可工作于方式0、方式1和方式2;B口只能工作于方式0和方式1。
方式0的特点:①是基本输入/输出方式,输出有锁存功能,输入有缓冲功能,采用无条件方式或查询方式与CPU交换信息;②2个8位口和2个4位口,24根I/O信号线全部由用户控制;③无专用联络信号线;无固定时序;无确定的状态字;④单向I/O
方式1的特点:①是选通(应答)输入/输出方式,输入、输出都具有锁存功能,采用查询方式或中断方式与CPU交换信息;②A、B口作为数据口,C口部分引脚作专用联络信号线,这些信号线用户不能指定为其他用途;③有专用联络信号线;有固定时序;有确定的状态字;④单向I/O
方式2的特点:①A口为双向选通(应答)输入/输出方式,采用查询方式或中断方式与CPU交换信息;②有专用联络信号线;有固定时序;有确定的状态字;联络线定义、时序及状态字都是方式1输入和输出的组合。
36、在1方式下输入和输出时,其专用联络信号是如何定义的?联络信号线之间的工作时序关系如何?
1方式下输入时,定义了8255A与I/O之间的2根相互联络信号线,还在8255A与CPU之间设置了中断申请信号线:
STB:外设给8255A的“输入选通”信号,低有效,将数据送入8255A; IBF:8255A给外设的“输入缓冲器满”信号,高有效,阻止外设送新数据; INTR:8255A给CPU的“中断申请”信号,高有效,请求CPU读取数据。 联络信号之间的时序关系:
CPU ③INTR ④ RD 8255A ① STB ② IBF I/O设备 1方式下输出时,定义了8255A与I/O之间的2根相互联络信号线,还在 8255A与CPU之间设置了中断申请信号线:
OBF:8255A给外设的“输出缓冲器满”信号,低有效,通知外设取数据; ACK:外设给8255A的“回答”信号,低有效,通知8255A数据已取走; INTR:8255A给CPU的“中断申请”信号,高有效,请求CPU写入下一个数 据。联络信号之间的时序关系:
CPU ① WR ④ INTR 8255A ② OBF ③ ACK I/O设备
37、应用8255A方式0连接打印机
初始化8255A,使A口处于方式0、输出,C口高4位输入、低4位输出
– MOV AL,10001000B – OUT 63H,AL – MOV AL,00000011B – OUT 63H,AL – WAIT:IN AL,62H – AND AL,00100000B – JNZ WAIT – MOV AL,CL – OUT 60H,AL – MOV AL,00000010B – OUT 63H,AL – – – –
CALL DELAY
MOV AL,00000011B OUT 63H,AL ┋
38、应用8255A工作在方式0和方式1进行双机并行通信。 发送方的发送程序 MOV AL,10100000B OUT 63H,AL MOV AL,0DH OUT 63H,AL
TEST1: IN AL,DX AND AL,40H JNZ TEST1 MOV AL,CL OUT 60H,AL 接收方的接收程序 MOV AL,10011000B OUT 63H,AL
MOV AL,01H OUT 63H,AL
RECEIVE: IN AL,62H TEST AL,10H JNZ RECEIVE
IN AL,60H MOV CL,AL MOV AL,00H OUT 63H,AL CALL DELAY INC AL
OUT 63H,AL
┇
37、现有4种简单的外设:①一组8位开关;②一组8位LED指示灯;③一个按钮开关;④一个蜂鸣片。要求:
(1)用8255A作为接口芯片,将这些外设构成一个简单的微机应用系统,画出接口连接图 (2)编制驱动程序:
当按钮开关S0闭合时,蜂鸣器发出声响,否则从A端口读入8位开关状态,取反后从B端口输出驱动8位LED 显示。
驱动程序(端口间接寻址)
? MOV DX , 303H
? ? ? ? ? ? ? ? ? ?
MOV AL , 91H OUT DX , AL L1: MOV DX , 302H IN AL , DX AND AL , 01H JZ L0
MOV DX , 300H IN AL , DX CPL
MOV DX , 301H
? ? ? ? ?
OUT DX , AL JMP L1
L0: MOV DX , 303H MOV AL , 0FH OUT DX, AL
? JMP L1
驱动程序(端口直接寻址)
? ? ? ? ? ? ? ?
MOV AL , 91H OUT 63H , AL AND AL , 01H JZ L0 IN AL , 60H CPL
OUT 61H , AL JMP L1
L1: IN AL , 62H
L0: MOV AL , 0FH ? OUT 63H, AL ? JMP L1
38.全双工方式
当数据的发送和接收分流,分别由两根不同的传输线传送时,通信双方都能在同一时刻进行发送和接收操作,这样的传送方式就是全双工(Full Duplex)制。 半双工方式
若使用同一根传输线既作接收又作发送,虽然数据可以在两个方向上传送,但通信双方不能同时收发数据,这样的传送方式就是半双工(Half Duplex)制。
发送时钟:发送端使用的用于决定数据位宽度的时钟称为发送时钟。
接收时钟:接收端使用的用于测定每一位输入数据位宽度的时钟称为接收时钟。 接收/ 发送时钟频率=n·波特率 (n=1,16,32,64)
? 所谓波特率,是指单位时间内传送二进制数据的位数,单位为位/秒(b/s)。
? 并行通信中,传输速度以每秒传输的字节(B/s)表示 。在串行通信中,传输速率
用波特率来表示。 ? 每秒钟所传输的字符数(字符速率)和波特率是两种概念 39.8251A的基本性能
1.通过初始化编程,可以工作在同步通信或异步通信方式。
2.同步方式时,可设定为内同步或外同步两种做法,同步字符允许采用单同步字符和双同步字符,由用户选定。
3.异步方式时,数据位仍可在5~8位范围内选用,用1位作为奇偶校验位或不设置奇偶位。 4.8251A具有奇偶校验、帧校验和溢出校验三种字符数据的校验方式,校验位的插入、检查和出错标志的建立均由芯片自动完成。
5.8251A能与MODEM直接相连,接收和发送的数据均可存放在各自的缓冲器中,以便实现全双工通信。
40、串行通信中,某发送器以起止式异步通信方式向示波器发送一个字符,其字符的帧格式由1位起始位,8位数据位和1位停止位组成(不设奇偶校验)。设要发送的数为55H,请画
正在阅读:
接口复习资料09-13
玉带路片区棚户改造工程被征收房屋拆除实施办法(报告)03-20
小学三年级数学单元检测题(六)03-21
加强疏散演练_确保学生安全主题班会08-19
查看SQL Server 版本号和补丁号01-05
法兰蝶阀的适用原则08-28
地铁运营安全保护区和建设规划控制区工程管理办法-深圳地铁 - 图文01-05
丝竹弹经典、古乐奏神韵 - 云南省政府信息公开门户网站-试点08-28
回声的启示作文550字06-22
北语16秋《毛概》作业2答案01-05
- 多层物业服务方案
- (审判实务)习惯法与少数民族地区民间纠纷解决问题(孙 潋)
- 人教版新课标六年级下册语文全册教案
- 词语打卡
- photoshop实习报告
- 钢结构设计原理综合测试2
- 2014年期末练习题
- 高中数学中的逆向思维解题方法探讨
- 名师原创 全国通用2014-2015学年高二寒假作业 政治(一)Word版
- 北航《建筑结构检测鉴定与加固》在线作业三
- XX县卫生监督所工程建设项目可行性研究报告
- 小学四年级观察作文经典评语
- 浅谈110KV变电站电气一次设计-程泉焱(1)
- 安全员考试题库
- 国家电网公司变电运维管理规定(试行)
- 义务教育课程标准稿征求意见提纲
- 教学秘书面试技巧
- 钢结构工程施工组织设计
- 水利工程概论论文
- 09届九年级数学第四次模拟试卷
- 复习资料
- 接口
- 2017-2018学年福建省福州市屏东中学、泉州七中联考九年级(下)月考化学试卷(4月份)
- 2009.10.29关于加快罗阳镇人口集聚的思考
- 2013中国当代文学专题形成性考核册答案 - 图文
- 泉州市住房和城乡建设局关于授予 - 图文
- 居委会相关制度及工作流程
- 本科计算机实验内容
- 第9章 侦查案例
- 毕业设计缩写稿
- 阀门基础知识测试题
- VOC对室内空气品质的影响和控制方法
- 详解哈萨克斯坦2020年前国家战略发展规划
- 单相SPWM变频电源设计潘玉成
- 《原子物理》褚圣麟版答案详解
- 经典口腔修复学综合测
- 按钮式人行横道指示灯PLC控 制系统
- 2015年农民工工资支付情况专项检查在建建设项目自查(检查)表
- 基于物联网技术的国内汽车行业的供应链管理研究
- 钢护栏分项工程开工报告
- 民航概论总结
- 淮安四院,这是个有着悠久历史的老牌传染病医院,曾因多年养成的小