毕业设计论文:PLL锁相环电路 - 图文

更新时间:2024-02-02 17:56:01 阅读量: 教育文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

摘 要

随着通信及电子系统的飞速发展,促使集成锁相环和数字锁相环突飞猛进。 本次毕业设计的主要任务是,采用0.18μm CMOS工艺,设计实现一个基于改进的鉴频鉴相器,压控振荡器,环路滤波器的全集成的CMOS PLL锁相环电路,设计重点为PLL锁相环电路的版图设计,设计工具为Laker。

本论文介绍了PLL锁相环电路的基本原理以及其完整的版图设计结果。本次设计表明,采用该方案实现的锁相环电路主要功能工作正常,初步达到设计要求。

关键词:PLL锁相环电路,鉴频鉴相器,压控振荡器,环路滤波器,版图设计,0.18μm CMOS工艺

1

Abstract

With the development of the communications and electronic systems, the technology of the integrated PLL and digital PLL develops rapidly.

The main task of graduation is to design and realize a fully integrated CMOS PLL circuit which is based on an improved phase detector, VCO, loop filter using the 0.18μm CMOS technology. The design focus on the layout of the PLL circuit, and the design tools is the Laker.

This paper introduces the basic principles of PLL phase locked loop circuit and its comprehensive layout results. This design shows that the program implemented by the main function of PLL circuit is working well, and it meets the design requirements.

Key words: PLL phase locked loop circuits, popularly used phase detectors, discrimination, VCO loop filter, layout design, 0.18 μm CMOS process

2

目 录

摘 要.............................................................................................................................. 1 Abstract .......................................................................................................................... 2 第1章 绪论................................................................................................................ 4

1.1 锁相技术的发展.............................................................................................. 4 1.2 锁相环路的主要特性...................................................................................... 4 1.3 PLL锁相环的应用领域 .................................................................................. 5 第2章 基于CMOS锁相环的电路设计 .................................................................... 7

2.1 锁相环的基本组成.......................................................................................... 7 2.2 锁相环工作原理.............................................................................................. 7 2.3 鉴相器.............................................................................................................. 8

2.3.1 鉴频鉴相器(PFD) ............................................................................ 9 2.3.2 鉴频鉴相器设计.................................................................................. 10 2.4 环路滤波器.................................................................................................... 10 2.5 压控振荡器.................................................................................................... 11 第3章 关于COMS锁相环的版图设计 ................................................................ 12

3.1 电路设计........................................................................................................ 12 3.2 版图设计........................................................................................................ 12

3.2.1 版图设计规则检查.............................................................................. 13 3.2.2 注意事项.............................................................................................. 13 3.3 锁相环的版图设计........................................................................................ 15 第4章 结束语............................................................................................................ 17 参考文献...................................................................................................................... 18 致谢.............................................................................................................................. 19

3

第1章 绪论

1.1 锁相技术的发展

锁相技术起源于20世纪30年代,提出无线电调幅信号的锁相同步检波技术。锁相同步检波器要求锁相环路以输入的标准调幅波中,能输出准确的跟踪载波分量的等幅波而它们相位保持很小常数或零。40年代,电视技术得到迅速发展,电视接收机从行扫描振荡器输出中取出部分作反馈信号,和从同步分离器来的同步信号经鉴相器进行相位比较,得到相位误差信号经积分器得到控制信号,控制行扫描振荡器,实现同步扫描。50~60年代,随着空间技术的发展,前半期,由于锁相技术中的个别部件的制作费用仍然十分昂贵,所以在使用范围上仍然受到较大限制。由维特毕研究了无噪声锁相环路非线性理论问题,并发表了相干通信原理。后期开始相继研发出集成锁相环部件和单片集成锁相环路。70年代,由于半导体技术和集成电路技术的飞速发展,使锁相技术越来越广泛的应用于电子技术领域。现今,锁相环路理论与研究日趋完善,应用范围遍及整个电子技术领域,随着通信及电子系统的飞速发展,促使集成锁相环和数字锁相环突飞猛进,现在品种齐全繁多,提高系统的工作稳定性、可靠性和小型化,目前仍朝着集成化、数字化、多用化的方向迅速发展。

1.2 锁相环路的主要特性

锁相环路具有一些相当优良的功能,且成本低、使用方便,因而它已成为电子技术领域中一种相当有用的技术手段,获得了越来越广泛的应用,并且随着PLL锁相技术的不断发展,其性能也在不断地提高,归结起来,锁相环路引人注目的优良特性有如下四个:

(1) 锁定特性

环路对输入的固定频率锁定后,两信号的频差为零,只有一个很小的稳态剩余相差。这是一般自动频率微调做不到的,正是由于锁相环路具有可以实现理想的频率锁定这一特性,使它在自动频率控制与频率合成技术等方面获得广泛的应用。

4

(2) 载波跟踪特性

无论输入锁相环路的信号是已调制或未调制的,只要信号中包含有载波频率成分,就可将环路设计成一个窄带跟踪滤波器,跟踪输入信号载波成分的频率与相位变化,环路输出信号就是需要提取(或复制)的载波信号。这就是环路的载波跟踪特性。

(3) 调制跟踪特性

只要让环路有适当宽度的低频通带,压控振荡器输出信号的频率与相位就能跟踪输入调频或调相信号的变化,即得到输入角度调制信号的复制品,这就是调制跟踪特性。利用环路的调制跟踪特性,可以制成角调制信号的调制器与解调器。

(4) 低门限特性

锁相环路不像一般非线性器件那样,门限取决于输入信噪比,而是由环路信噪比决定的。一般环路的通频带总比环路输入端的前置通频带窄得多,因而环路信噪比明显高于输入信噪比,环路能在低输入信噪比条件下工作,即具有低门限的优良特性。这样,只要将环路设计成窄带,就可把淹没在噪声中的微弱信号提取出来。这样的环路用于解调调频、调相信号时,可取得门限的扩展的效果;用于解调数字调制信号时,可使误码率降低。

1.3 PLL锁相环的应用领域

由于锁相环路有上述种种优良的特性,再加上集成锁相环的出现,使锁相环路在电子技术等各个领域获得了广泛的应用,下面对锁相环在不同领域中的应用情况作一简单的概述。

(1) 在通信中的应用

主要用于短波,超短波发、收信机中的主振与本振源,有线通信中的载波供给,微波卫星通信中的微波固态源与微波功率放大器,数字通信中的载波同步、码元同步和网同步,以及上述各种通信中的调制与解调,自动频率微调等。

(2) 在导航设备中的应用

主要用于飞机、轮船和舰艇的导航定位监视系统中。 (3) 在空间技术中的应用

主要用于卫星、导弹、火箭和飞船的测速定轨、测距与遥控数据获取。

5

(4) 在电视及高保真设备中的应用

主要用于电视机同步、门限扩展解调、色差副载波提取与色差信号的同步检波,全国电视台的锁相连播同步毕业设计,高保真设备中的立体声多路解码(MPX)、频率合成式调谐器、四声道解调器(CD-4)及走带电机速度控制。

(5) 在计算机中的应用

主要用于各种钟频信号的供给、磁盘转速同步与控制等。 (6) 在测量仪表中的应用

主要用于频率合成器、自锁信号发生器、相位振幅仪(矢量电压表、微波网络分析仪)、相位噪声测试仪、频谱分析仪、锁相计数器、阻抗测试仪、电平振荡器、频偏仪、微波固态源、微波功率放大器以及微波相位调整器等仪表中。

6

第2章 基于CMOS锁相环的电路设计

2.1 锁相环的基本组成

锁相环路是一种反馈控制电路,简称锁相环(PLL)。锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是锁相环名称的由来。

锁相环通常由鉴相器(PD)、环路滤波器(LF)和压控振荡器(VCO)三部分组成,锁相环组成的原理框图如图2.1所示。

输入信号fint Ud Uc PD LF 重构信号fout

图2.1 锁相环组成的原理框图

VCO 2.2 锁相环工作原理

锁相环其作用是使得电路上的时钟和某一外部时钟的相位同步。因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是锁相环名称的由来。在数据采集系统中,锁相环是一种非常有用的同步技术,因为通过锁相环,可以使得不同的数据采集板共享同一个采样时钟。因此,所有各自的本地时基的相位都是同步的,从而采样时钟也是同步的。因为每块板卡的采样时钟都是同步的,所以都能严格地在同一时刻进行数据采集。

当压控振荡器的频率由于某种原因而发生变化时,必然引起相位的变化,该

7

相位变化在鉴相器中与参考晶体的稳定相位相比较,使鉴相器输出一个与相位误差信号成比例的误差电压Ud,经过低通滤波器,取出其中缓慢变动数值,将压控振荡器的输出频率拉回到稳定的值上来,从而实现了相位负反馈控制。锁相环的工作原理:

a. 压控振荡器的输出经过采集并分频; b. 和基准信号同时输入鉴相器;

c. 鉴相器通过比较上述两个信号的频率差,然后输出一个直流脉冲电压; d. 控制VCO,使它的频率改变;

e. 这样经过一个很短的时间,VCO 的输出就会稳定于某一期望值。 锁相环可以用来实现输出和输入两个信号之间的相位同步。当没有基准(参考)输入信号时,环路滤波器的输出为零(或为某一固定值)。这时,压控振荡器VCO按其固有频率fv进行自由振荡。当有频率为fR的参考信号输入时,Ur 和Uv同时加到鉴相器进行鉴相。如果fr和fv相差不大,鉴相器对Ur和Uv进行鉴相的结果,输出一个与Ur和Uv的相位差成正比的误差电压Ud,再经过环路滤波器滤去Ud中的高频成分,输出一个控制电压Uc,Uc将使压控振荡器的频率fv(和相位)发生变化,朝着参考输入信号的频率靠拢,最后使fv=fr,环路锁定。环路一旦进入锁定状态后,压控振荡器的输出信号与环路的输入信号(参考信号)之间只有一个固定的稳态相位差,而没有频差存在。这时我们就称环路已被锁定。

环路的锁定状态是对输入信号的频率和相位不变而言的,若环路输入的是频率和相位不断变化的信号,而且环路能使压控振荡器的频率和相位不断地跟踪输入信号的频率和相位变化,则这时环路所处的状态称为跟踪状态。锁相环路在锁定后,不仅能使输出信号频率与输入信号频率严格同步,而且还具有频率跟踪特性,所以它在电子技术的各个领域中都有着广泛的应用。

2.3 鉴相器

组成锁相环的第一个电路模块就是鉴相器。不同的鉴相器在不同的电路中的作用不同,例如XOR鉴相器和鉴频鉴相器就有着明显的差别。因此鉴相器的选择是 锁相环电路设计的第一步。

8

2.3.1 鉴频鉴相器(PFD)

首先我们选择的是鉴频鉴相器,图2.2给出了鉴频鉴相器的电路图。鉴频鉴相器(PFD)的输出既和输入信号的相位有关,也和输入信号的频率有关。这种类型的鉴相器同时也被称作时序鉴相器。它比较数据信号和dclock的上升沿。如果没有数据信号上升沿,dclock也不会出现上升沿。如果数据信号的上升沿超前于dclock的上升沿,鉴相器的Up输出变为高电平,而Down输出保持为低电平。这使得dclock的频率增大,结果是dclock和数据信号的上升沿变得更近。 如果dclock信号的上升沿超前于数据信号的上升沿,Up输出保持为低电平,而Down的输出在dclock和数据信号相位相差的那段时间内变为高电平。

“1”dataDClkCtrQUpdclockClkCtr“1”DQDown

图2.2 鉴频鉴相器电路图

鉴频鉴相器的几个特性:

(1) 做相位比较时,dclock和数据信号的上升沿必须都要出现。 (2) dclock的脉冲宽度和数据信号的脉冲宽度不相关。 (3) 鉴频鉴相器不会锁定在输入数据的谐波上。

(4) 在环路锁定时,鉴频鉴相器的输出(Up和Down)都是逻辑低电平,消除了环路滤波器输出信号的波纹。

鉴频鉴相器的两个输出信号(Up和Down)需要合并成一个输出信号来驱动环路滤波器。可以通过外接三态输出电路来实现,如图2.3所示。当两个输出信号Up和Down都为低电平时,M1管和M2管都截止,输出为高阻态。如果Up信号变为高电平,M2管导通,将输出上拉至VDD;而当Down信号为高电平时,输出会通过M1管被下拉至低电平。

9

VDDUpM1VPDtriDownM2

图2.3 鉴频鉴相器的三态输出

2.3.2 鉴频鉴相器设计

本次设计的输入参考频率为250MHz,分频器的分频比为2,因此,环路稳定以后压控振荡器振荡在125MHz,所以设计时采用鉴频鉴相器进行鉴相。下图2.4所示的PFD采用CMOS反相器和与非门来实现。

dataUpResetdclockDown

图2.4 采用CMOS电路实现PFD

2.4 环路滤波器

环路滤波器的作用非常大,选择好环路滤波器的参数可以避免DCRC振荡,也就是说,避免Vin VCO电压振荡,因为Vin VCO电压振荡会使VCO得输出频率发生偏移。如果环路滤波器的参数选择不当,DCRC环路的锁定时间可能会太长。图2.5所示为一环路滤波器:

10

本文来源:https://www.bwwdw.com/article/5evw.html

Top