E-Play-SOPC EP2C35硬件说明书 - 图文

更新时间:2024-05-26 04:04:01 阅读量: 综合文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

E-Play-SOPC EP2C35硬件说明书

北京达盛科技有限公司 版本号:2008-05-08

地址:北京市海淀区长春桥路5号新起点大厦2-1501 邮编:100089

电话:+86-010-82564899

目 录

E-Play-SOPC EP2C35硬件说明书 .............................................................................. 1

E-Play-SOPC EP2C35资源介绍 .......................................................................... 3 接口定义................................................................................................................ 5

5V电源接口 .................................................................................................. 5 管脚分配................................................................................................................ 6

主板部分管脚分配........................................................................................ 6 扩展板部分管脚分配.................................................................................. 19 外部扩展口信号分配.......................................................................................... 24

PORT A信号分配 ....................................................................................... 24 PORT B信号分配 ....................................................................................... 25

特别注意...................................................................................................................... 26

E-Play-SOPC EP2C35资源介绍

为了方便广大单片机、SOPC及ARM嵌入式开发爱好者学习,我公司制订了一套《E_play总线标准及制板规范》。E-Play-SOPC适配器为符合E_Play总线标准的SOPC适配器,同时作为EDA-VI的标准适配器使用,通过E_Play总线插槽可以方便的外扩多种功能板,用户也可以自行制作开发适合自己功能板,通过E_Play总线插槽方便的与适配器及其它功能板进行连接组成一个小型应用系统。

一、适配器布局及硬件资源

E_Play-SOPC EP2C35适配器(以下简称:适配器)布局如下图:

1、主板效果图:

主板资源:

主控制器FPGA芯片:EP2C35F484C8N 配置芯片:EPCS16N

两片SDRAM:HY57V561620CT-6,每片为4Bank×4M×16Bit(即32MB),总共64MB。 FLASH:S29GL256N,32MB

两片SRAM: IS61LV25616AL-10T,每片256K×16(即512KB),总共1MB。 USB 2.0控制器:CY7C68013A-56,24C32 E2PROM 100M网络控制器:LAN91C111-NE 24位真彩VGA:ADV7125KSTZ140

电源模块:AS2830 3.30413(3.3V),LM2678 S-ADJ(1.2V)

其它接口及资源:5V电源接口、USB接口、PS2接口、232串口、VGA接口、AS下载口、JTAG下载口、4位按键、4位LED灯、复位键、E-PLAY插槽PORT A、PORT B,64针扩展插槽。

PORT A、PORT B符合《E_play总线标准及制板规范》的E_Play外扩总线。 2、扩展板效果图:

扩展板资源:

视频解码芯片:ADV7181B 音频芯片:TLV320AIC23 实时时钟:PCF8563T E2PROM:24LC02

红外收发对管:HSDL-3201

其它接口及资源:SD卡接口、RCA视频接口,SV接口,音频接口LIN、LOUT、POUT。 3、整体效果图:

接口定义 5V电源接口

+5VGND

USB接口,PS2接口,VGA接口均为标准接口;232串口与计算机相连时请用平行线。适配器的网络接口与计算机网卡相连时请用交叉网线相连,如下示意图:

1 2 3 6 网线 1 2 3 6 适配 器 计

算机

管脚分配

按功能对FPGA芯片EP2C35F484C8N进行管脚分配:

主板部分管脚分配

1、FPGA电源及地: FPGA管脚 PIN_A1 PIN_A22 PIN_B2 PIN_B21 PIN_C15 PIN_C5 PIN_C8 PIN_D10 PIN_D13 PIN_D18 PIN_F19 PIN_G10 PIN_G13 PIN_G15 PIN_G4 PIN_H10 PIN_H20 PIN_H9 PIN_J8 PIN_J9 PIN_K10 PIN_K11 PIN_K12 PIN_K13 PIN_K15 PIN_K16 PIN_K19 PIN_K3 PIN_K7 PIN_L10 PIN_L11 PIN_L12 PIN_L13 PIN_L15 网络或符号 GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND FPGA管脚 PIN_G12 PIN_G8 PIN_H12 PIN_H13 PIN_H8 PIN_J10 PIN_J11 PIN_J12 PIN_J13 PIN_K14 PIN_K8 PIN_K9 PIN_L14 PIN_L16 PIN_L9 PIN_M14 PIN_M9 芯片GND PIN_N14 PIN_N9 PIN_P10 PIN_P11 PIN_P12 PIN_P13 PIN_P14 PIN_R10 PIN_R12 PIN_T12 PIN_T15 PIN_AA1 PIN_M3 PIN_P7 PIN_T4 PIN_B1 PIN_J7 备注 网络或符号 VCCINT VCCINT VCCINT VCCINT VCCINT VCCINT VCCINT VCCINT VCCINT VCCINT VCCINT VCCINT VCCINT VCCINT VCCINT VCCINT VCCINT VCCINT VCCINT VCCINT VCCINT VCCINT VCCINT VCCINT VCCINT VCCINT VCCINT VCCINT VCCIO1 VCCIO1 VCCIO1 VCCIO1 VCCIO2 VCCIO2 备注 内核VCC 1.2V 各个BANK 的VCCIO 均为3.3V PIN_M10 PIN_M11 PIN_M12 PIN_M13 PIN_M4 PIN_N10 PIN_N11 PIN_N12 PIN_N13 PIN_N16 PIN_N19 PIN_N7 PIN_N8 PIN_P8 PIN_P9 PIN_R13 PIN_R3 PIN_R9 PIN_T10 PIN_T13 PIN_T20 PIN_V17 PIN_V3 PIN_V6 PIN_W10 PIN_W13 PIN_W19 PIN_Y15 PIN_Y8 PIN_AA2 PIN_AA21 PIN_AB1 PIN_AB22 PIN_U5 PIN_V5 PIN_E17 PIN_F18 PIN_F5 PIN_F6 PIN_T17 PIN_V18 PIN_V7 PIN_E16 PIN_F7 PIN_V16 GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND GND_PLL1 GND_PLL1 GND_PLL2 GND_PLL2 GND_PLL3 GND_PLL3 GND_PLL4 GND_PLL4 GNDA_PLL1 GNDA_PLL2 GNDA_PLL3 GNDA_PLL4 PIN_L3 PIN_A2 PIN_C11 PIN_C6 PIN_E10 PIN_G9 PIN_A21 PIN_C12 PIN_D17 PIN_E13 PIN_G14 PIN_B22 PIN_G19 PIN_J16 PIN_L20 PIN_AA22 PIN_M20 PIN_P16 PIN_T19 PIN_AB21 PIN_T14 PIN_V13 PIN_W17 PIN_Y12 PIN_AB2 PIN_T9 PIN_V10 PIN_W6 PIN_Y11 PIN_U6 PIN_F17 PIN_E5 各个PLL的 PIN_U17 数字GND PIN_U7 各个PLL的 PIN_F16 模拟GND PIN_E6 PIN_U16 VCCIO2 VCCIO3 VCCIO3 VCCIO3 VCCIO3 VCCIO3 VCCIO4 VCCIO4 VCCIO4 VCCIO4 VCCIO4 VCCIO5 VCCIO5 VCCIO5 VCCIO5 VCCIO6 VCCIO6 VCCIO6 VCCIO6 VCCIO7 VCCIO7 VCCIO7 VCCIO7 VCCIO7 VCCIO8 VCCIO8 VCCIO8 VCCIO8 VCCIO8 VCCD_PLL1 VCCD_PLL2 VCCD_PLL3 VCCD_PLL4 VCCA_PLL1 VCCA_PLL2 VCCA_PLL3 VCCA_PLL4 各个PLL的 数字VCC 均为1.2V 各个PLL的 模拟VCC 均为1.2V

2、FPGA的JTAG接口及AS接口原理图: 接口原理

配置芯片EP2C35用EPCS16,EP2C20可选用小容量的EPCS4。

管脚分配列表:

FPGA管脚 PIN_N18 PIN_N20 PIN_L4 PIN_K1 PIN_K4 PIN_L6 PIN_C3 PIN_C4

网络或符号 CONF_DONE nSTATUS nCONFIG nCE DATA0 DCLK nCSO ASDO 备注 FPGA管脚 PIN_K2 PIN_K6 PIN_K5 PIN_L5 PIN_M17 PIN_N17 网络或符号 TCK TMS TDI TDO MSEL0 MSEL1 备注 JTAG AS 配置模式:00

3、系统复位及系统时钟分配:

电路原理:

管脚分配列表:

FPGA管脚 PIN_M22 PIN_U12

有多个设备的复位信号也用RST,在使用时注意察看原理图。

4、FPGA对SDRAM数据、地址及控制信号分配: 原理图:

网络或符号 CLK RST 备注 系统时钟 系统复位

U7、U8除片选信号外,其它信号均复用。

管脚分配列表:

FPGA管脚 PIN_J15 PIN_L18 PIN_L19 PIN_J17 PIN_K20 PIN_J18 PIN_J19 PIN_H18 PIN_C21 PIN_G18 PIN_F20 PIN_E20 PIN_D20 PIN_D19 PIN_C20 PIN_C19 PIN_G17 PIN_R22 PIN_R21 PIN_E19 PIN_E18 网络或符号 SD[0] SD[1] SD[2] SD[3] SD[4] SD[5] SD[6] SD[7] SD[8] SD[9] SD[10] SD[11] SD[12] SD[13] SD[14] SD[15] SWE SCAS SRAS SCLK SCKE FPGA管脚 PIN_K21 PIN_J22 PIN_J21 PIN_J20 PIN_G22 PIN_G21 PIN_F22 PIN_F21 PIN_E22 PIN_E21 PIN_K22 PIN_D22 PIN_D21 U7、U8两片 SDRAM的16 位复用数据线 PIN_N22 写信号 PIN_N21 列址选通脉冲 PIN_H19 行址选通脉冲 PIN_C22 时钟 PIN_R20 时钟允许 PIN_G20 备注 网络或符号 SA[0] SA[1] SA[2] SA[3] SA[4] SA[5] SA[6] SA[7] SA[8] SA[9] SA[10] SA[11] SA[12] SBA[0] SBA[1] SDQM[0] SDQM[1] SCS[0] SCS[1] 备注

U7、U8两片SDRAM的13 位复用地址线 块地址 数据输入输出掩码 U7片选信号 U8片选信号

5、FPGA对FLASH数据、地址及控制信号分配: 原理图:

管脚分配列表:

FPGA管脚 PIN_C7 PIN_G3 PIN_H4 PIN_H3 PIN_H6 PIN_J4 PIN_W3 PIN_W4 PIN_Y3 PIN_Y4 PIN_W5 PIN_Y2 PIN_Y1 PIN_W2 PIN_W1 PIN_V2 网络或符号 A[0] A[1] A[2] A[3] A[4] A[5] A[6] A[7] A[8] A[9] A[10] A[11] A[12] A[13] A[14] A[15] 备注 FPGA管脚 8位总线用 PIN_N1 PIN_N2 PIN_P1 PIN_P2 26位地址总PIN_R1 线。FLASH、PIN_R2 SRAM1、网络PIN_T1 控制器PIN_T2 LAN91C111及PIN_P5 其它外设复PIN_P3 用。低16位PIN_R6 同时引出到扩PIN_R5 展槽PORT A PIN_T6 PIN_T5 PIN_R8 PIN_R7 网络或符号 D[0] D[1] D[2] D[3] D[4] D[5] D[6] D[7] D[8] D[9] D[10] D[11] D[12] D[13] D[14] D[15] 16位数据总线。FLASH、SRAM1、网络控制器LAN91C111及其它外设复用。同时引出到扩展槽 PORT A 备注 PIN_P6 PIN_N4 PIN_N6 PIN_U3 PIN_U2 PIN_U4 PIN_T3 PIN_V1 PIN_L8 PIN_J2

A[16] A[17] A[18] A[19] A[20] A[21] A[22] A[23] A[24] A[25] PIN_J1 PIN_M5 PIN_M6 FCS FRD FWR 片选信号 读信号 写信号 6、FPGA对SRAM控制信号分配: 原理图:

SRAM1的16位数据线及18位地址线与FLASH复用,下表只列出一些控制信号:

FPGA管脚 PIN_H1 PIN_H2 PIN_N3 PIN_U1 PIN_V4 网络或符号 备注 BE[0] 低8位操作 BE[1] 高8位操作 SRAM_CE SRAM1片选 SRAM_OE 读SRAM1 SRAM_WE 写SRAM1

SRAM2管脚分配列表: FPGA管脚 PIN_AA12 PIN_AB12 PIN_AA13 PIN_AB13 PIN_AA14 PIN_AB19 PIN_AA20 PIN_AB20 PIN_Y13 PIN_Y14 PIN_W15 PIN_W16 PIN_Y16 PIN_Y17 PIN_Y18 PIN_Y21 PIN_U13 PIN_U15 PIN_W21 PIN_Y22 7、FPGA对网络控制器LAN91C111的信号分配:

网络或符号 备注 SR2_A[1] SR2_A[2] SR2_A[3] SR2_A[4] SR2_A[5] SR2_A[6] SR2_A[7] SR2_A[8] SR2_A[9] SRAM2的18位地址 SR2_A[10] SR2_A[11] SR2_A[12] SR2_A[13] SR2_A[14] SR2_A[15] SR2_A[16] SR2_A[17] SR2_A[18] SR2_BE[0] 低8位操作 SR2_BE[1] 高8位操作 FPGA管脚 PIN_AA15 PIN_AB15 PIN_AA16 PIN_AB16 PIN_AA17 PIN_AB17 PIN_AA18 PIN_AB18 PIN_U14 PIN_V15 PIN_V14 PIN_W14 PIN_W22 PIN_U20 PIN_U19 PIN_V20 PIN_AB14 PIN_R17 PIN_AA19 网络或符号 备注 SR2_D[0] SR2_D[1] SR2_D[2] SR2_D[3] SR2_D[4] SR2_D[5] SR2_D[6] SR2_D[7] SRAM2的16位数据 SR2_D[8] SR2_D[9] SR2_D[10] SR2_D[11] SR2_D[12] SR2_D[13] SR2_D[14] SR2_D[15] SR2_CE SRAM2片选 SR2_OE 读SRAM2 SR2_WE 写SRAM2

LAN91C111的16位数据线及4位地址线与FLASH等复用,下表只列出一些控制信号:

FPGA管脚 PIN_F8 PIN_G7 PIN_G6 PIN_D6 PIN_D5

8、FPGA对USB控制器信号分配: 原理图:

网络或符号 AEN E_RST E_IRQ E_IOR E_IOW 备注 LAN91C111片选 LAN91C111复位 LAN91C111中断 读LAN91C111 写LAN91C111

管脚分配列表:

FPGA管脚 PIN_E2 PIN_E1 PIN_F2 PIN_F1 PIN_D1 PIN_D2 PIN_C1 PIN_C2 PIN_D4 PIN_D3 PIN_E4 PIN_E3 PIN_F4 PIN_F3 PIN_G5 PIN_H5 网络或符号 备注 USB_D[0] USB_D[1] USB_D[2] USB_D[3] USB_D[4] USB_D[5] USB_D[6] 16位IO口及USB_D[7] FIFO/GPIF复USB_D[8] 用信号 USB_D[9] USB_D[10] USB_D[11] USB_D[12] USB_D[13] USB_D[14] USB_D[15] FPGA管脚 PIN_B8 PIN_A11 PIN_C9 PIN_C10 PIN_D8 PIN_E11 PIN_D11 PIN_A3 PIN_B6 PIN_B7 PIN_A7 PIN_E8 PIN_D9 PIN_U12 网络或符号 USB_A[0] USB_A[1] USB_SLWR USB_SLRD USB_SLOE USB_SLCS USB_PK_END USB_FLAGA USB_FLAGB USB_FLAGC USB_INT[0] USB_IFCLK USB_CLK_OUT RST 备注 USB_FADDR0 USB_FADDR1 写信号 读信号 输出使能 片选信号 包结束标志 FLAGA标志 FLAGB标志 FLAGC标志 USB中断0 从时钟输出 USB时钟输出 系统复位

9、FPGA对UART串口信号分配: 原理图:

管脚分配列表:

FPGA管脚 PIN_L22 PIN_AA9 PIN_L21 PIN_AB9

10、FPGA对VGA串口信号分配: 原理图:

网络或符号 RXD0 TXD0 RXD1 TXD1 备注 系统板UART接口 UART接口 PIN_2为TX PIN_3为RX 引出到扩展槽PIN_5为GND PORT B

管脚分配列表: FPGA管脚 PIN_B16 PIN_B17 PIN_A18 PIN_B18 PIN_A19 PIN_B19 PIN_A20 PIN_B20 PIN_A15 PIN_B15 PIN_A16 PIN_C13 PIN_C14 PIN_D14 PIN_C16 PIN_D16

11、FPGA对PS2口信号分配: 原理图:

网络或符号 备注 B0[0] B0[1] B0[2] B0[3] 8位Blue颜色分量 B0[4] B0[5] B0[6] B0[7] G0[0] G0[1] G0[2] G0[3] 8位Green颜色分量 G0[4] G0[5] G0[6] G0[7] FPGA管脚 PIN_H15 PIN_F15 PIN_D15 PIN_E15 PIN_E14 PIN_F14 PIN_H14 PIN_F13 PIN_C17 PIN_C18 PIN_A17 PIN_G16 PIN_F12 PIN_J14 网络或符号 R0[0] R0[1] R0[2] R0[3] R0[4] R0[5] R0[6] R0[7] BLANK SYNC PCLK_OUT PSAVE VGA_HS VGA_VS 备注 8位Red颜色分量 行消隐信号 SYNC 同步时钟 PSAVE 行同步信号 场同步信号

管脚分配列表:

FPGA管脚 PIN_E7 PIN_D7

12、FPGA对按键、LED管脚分配: 原理图:

网络或符号 对应PS2口 PS2其它管脚 PS2_CLK PS2_DATA PIN_5 PIN_1 PIN_3为GND PIN_4为VCC

管脚分配列表: FPGA管脚 PIN_M2 PIN_M1 PIN_L1 网络或符号 SW[0] SW[1] SW[2] 备注 PB1 PB2 PB3 FPGA管脚 PIN_Y20 PIN_Y19 PIN_W20 网络或符号 LED[0] LED[1] LED[2] 备注 LED1 LED2 LED3 PIN_L2 SW[3] PB4 PIN_V19 LED[3] LED4 扩展板部分管脚分配

1、主板与扩展板接口信号分配:(扩展板标号为J1, 主板标号为J2) J1(主板J2) PIN_1 PIN_3 PIN_5 PIN_7 PIN_9 PIN_11 PIN_13 PIN_15 PIN_17 PIN_19 PIN_21 PIN_23 PIN_25 PIN_27 PIN_29 PIN_31 PIN_33 PIN_35 PIN_37 PIN_39 PIN_41 PIN_43 PIN_45 PIN_47 PIN_49 PIN_51 PIN_53 PIN_55 PIN_57 PIN_59 PIN_61 PIN_63 FPGA管脚 PIN_B3 PIN_B4 PIN_A9 PIN_A10 PIN_B5 PIN_A6 PIN_B11 PIN_H17 PIN_H16 PIN_H16 PIN_H16 VCC PIN_B14 PIN_A14 PIN_E12 PIN_N15 PIN_V21 PIN_T21 PIN_U22 PIN_F10 信号 J1(主板J2) 3.3V PIN_2 3.3V PIN_4 3.3V PIN_6 3.3V PIN_8 GND PIN_10 GND PIN_12 GND PIN_14 GND PIN_16 VD[0] PIN_18 VD[1] PIN_20 VD[2] PIN_22 VD[3] PIN_24 FIELD PIN_26 VS PIN_28 SFL PIN_30 SDA PIN_32 SCL PIN_34 SCL PIN_36 SCL PIN_38 PIN_40 ADUIO_CS PIN_42 AUDIO_DIN PIN_44 AUDIO_LRCIN PIN_46 PIN_48 IRDA_RXD PIN_50 PIN_52 RCLKINT PIN_54 PIN_56 SD_DAT0 PIN_58 SD_DAT2 PIN_60 SD_CLK PIN_62 SD_DET PIN_64 FPGA管脚 信号 3.3V 3.3V 3.3V 3.3V GND GND GND GND PIN_A4 VD[4] PIN_A5 VD[5] PIN_B9 VD[6] PIN_B10 VD[7] PIN_A8 HS PIN_D12 LLC PIN_H17 SDA PIN_H17 SDA PIN_H17 SDA PIN_H16 SCL PIN_A13 AUDIO_BCLK VCC ADUIO_MODE PIN_B13 AUDIO_DOUT PIN_B12 AUDIO_LRCOUT PIN_E9 IRDA_TXD PIN_M21 RCLKOUT PIN_V22 SD_DAT1 PIN_T22 SD_DAT3 PIN_U21 SD_CMD PIN_F9 SD_WP 2、I2C接口信号分配: FPGA管脚 PIN_H16 网络或符号 SCL ADV7181B PIN_54 AIC23 PIN_24 24C02 PIN_6 PCF8563T PIN_6 PIN_H17 SDA PIN_53 PIN_23 PIN_5 PIN_5 视频采集ADV7181B、音频处理AIC23、EEPROM、实时时钟PCF8563T均复用同一组I2C接口。

3、音频信号处理部分管脚分配: 原理图:

管脚分配列表:

FPGA管脚 PIN_A13 PIN_B14 PIN_B13 PIN_A14 PIN_B12

4、视频采集部分管脚分配: 原理图:

网络或符号 AUDIO_BCLK AUDIO_DIN AUDIO_DOUT AUDIO_LRCIN AUDIO_LRCOUT AIC23 PIN_3 PIN_4 PIN_6 PIN_5 PIN_7 FPGA管脚 PIN_H16 PIN_H17 VCC VCC 网络或符号 SCL SDA ADUIO_CS ADUIO_MODE AIC23 PIN_24 PIN_23 PIN_21 PIN_22

管脚分配列表:

FPGA管脚 PIN_B3 PIN_B4 PIN_A9 PIN_A10 PIN_A4 PIN_A5 PIN_B9 PIN_B10

5、I2C接口EEPROM信号分配:

网络或符号 VD[0] VD[1] VD[2] VD[3] VD[4] VD[5] VD[6] VD[7] ADV7181B PIN_8 PIN_7 PIN_6 PIN_5 PIN_62 PIN_61 PIN_60 PIN_59 FPGA管脚 PIN_B5 PIN_A6 PIN_A8 PIN_D12 PIN_B11 PIN_H16 PIN_H17 网络或符号 FIELD VS HS LLC SFL SCL SDA ADV7181B PIN_63 PIN_64 PIN_2 PIN_20 PIN_9 PIN_54 PIN_53

管脚分配列表:

FPGA管脚 PIN_H16 PIN_H17

6、实时时钟信号分配: 原理图:

网络或符号 SCL SDA 24C02 PIN_6 PIN_5

FPGA管脚 PIN_N15 PIN_M21

7、SD卡接口信号分配:

网络或符号 RCLKINT RCLKOUT PCF8563T PIN_3 PIN_7 FPGA管脚 PIN_H16 PIN_H17 网络或符号 SCL SDA PCF8563T PIN_6 PIN_5 原理图:

管脚分配列表: FPGA管脚 PIN_V21 PIN_V22 PIN_T21 PIN_T22

8、红外收发信号分配: 原理图:

网络或符号 备注 FPGA管脚 SD_DAT0 PIN_U21 SD_DAT1 PIN_U22 4位SD卡数据 SD_DAT2 PIN_F10 SD_DAT3 PIN_F9 网络或符号 备注 SD_CMD SD卡命令 SD_CLK SD卡时钟 SD_DET SD卡检测 SD_WP SD卡写保护

FPGA管脚 PIN_E12 PIN_E9

网络或符号 IRDA_RXD IRDA_TXD 备注 收脉冲信号 发脉冲信号

外部扩展口信号分配

PORT A信号分配

PORT A PIN_1 PIN_3 PIN_5 PIN_7 PIN_9 PIN_11 PIN_13 PIN_15 PIN_17 PIN_19 PIN_21 PIN_23 PIN_25 PIN_27 PIN_29 PIN_31 PIN_33 PIN_35 PIN_37 PIN_39 PIN_41 PIN_43 PIN_45 PIN_47 PIN_49 PIN_51 PIN_53 PIN_55 PIN_57 PIN_59 FPGA管脚 PIN_N1 PIN_P1 PIN_R1 PIN_T1 PIN_P5 PIN_R6 PIN_T6 PIN_R8 PIN_C7 PIN_H4 PIN_H6 PIN_W3 PIN_Y3 PIN_W5 PIN_Y1 PIN_W1 PIN_U9 PIN_T7 PIN_P15 PIN_G11 PIN_M19 PIN_F11 PIN_T11 PIN_A12 PIN_A12 PIN_R16 PIN_P17 PIN_R19 信号 +5V GND D0 D2 D4 D6 D8 D10 D12 D14 A0 A2 A4 A6 A8 A10 A12 A14 CS0 CS2 CS4 CS6 RD WAIT RSTOUT_N EX_INT0 EX_INT0 T0_OUT SPI_NSS0 SPI_MISO0 PORT A PIN_2 PIN_4 PIN_6 PIN_8 PIN_10 PIN_12 PIN_14 PIN_16 PIN_18 PIN_20 PIN_22 PIN_24 PIN_26 PIN_28 PIN_30 PIN_32 PIN_34 PIN_36 PIN_38 PIN_40 PIN_42 PIN_44 PIN_46 PIN_48 PIN_50 PIN_52 PIN_54 PIN_56 PIN_58 PIN_60 FPGA管脚 PIN_N2 PIN_P2 PIN_R2 PIN_T2 PIN_P3 PIN_R5 PIN_T5 PIN_R7 PIN_G3 PIN_H3 PIN_J4 PIN_W4 PIN_Y4 PIN_Y2 PIN_W2 PIN_V2 PIN_U8 PIN_T8 PIN_H7 PIN_H11 PIN_M18 PIN_R11 PIN_A12 PIN_A12 PIN_A12 PIN_T16 PIN_P18 PIN_R18 信号 +5V GND D1 D3 D5 D7 D9 D11 D13 D15 A1 A3 A5 A7 A9 A11 A13 A15 CS1 CS3 CS5 CS7 WR RSTOUT EX_INT0 EX_INT0 EX_INT0 T1_OUT SPI_CLK0 SPI_MOSI0

注意:从FPGA引出到PORT A的所有信号线,在适配器板上均有其它器件复用,使用时一定要注意,请查看《E-Play-SOPC适配器原理图》或查看前面FPGA对其它芯片的管脚分配表。

PORT B信号分配

PORT B PIN_1 PIN_3 PIN_5 PIN_7 PIN_9 PIN_11 PIN_13 PIN_15 PIN_17 PIN_19 PIN_21 PIN_23 PIN_25 PIN_27 PIN_29 PIN_31 PIN_33 PIN_35 PIN_37 PIN_39 PIN_41 PIN_43 PIN_45 PIN_47 PIN_49 ? PIN_69 说明:

①、红色字标示的信号,请参照前面UART信号定义;

FPGA管脚 PIN_AB3 PIN_AB4 PIN_AB5 信号 NC NC PORT B PIN_2 PIN_4 FPGA管脚 PIN_AA3 PIN_AA4 PIN_AA5 (PIN_AB9) PIN_U18 PIN_T18 PIN_AA6 PIN_AA7 PIN_AB8 PIN_W7 PIN_W8 PIN_Y9 PIN_V9 PIN_Y10 PIN_V11 PIN_R14 PIN_AA10 PIN_AA11 信号 NC NC SPI_CLK1 SPI_MOSI1 TX_CAN T2OUT(TXD1) NC EPLL_OUTN EPLL_OUTP NC NC NC AGPIO[1] AGPIO[3] AGPIO[5] AGPIO[7] BGPIO[1] BGPIO[3] BGPIO[5] BGPIO[7] CGPIO[1] CGPIO[3] CGPIO[5] CGPIO[7] NC ? NC SPI_NSS1 PIN_6 SPI_MISO1 PIN_8 RX_CAN PIN_10 (PIN_L21) R2IN(RXD1) PIN_12 PIN_W12 PIN_V12 PIN_AB6 PIN_AB7 PIN_AA8 PIN_Y6 PIN_Y7 PIN_W9 PIN_V8 PIN_U10 PIN_W11 PIN_R15 PIN_AB10 PIN_AB11 NC NC PIN_14 PIN_16 ECLKIN_P PIN_18 ECLKIN_N PIN_20 NC NC PIN_22 PIN_24 AGPIO[0] PIN_26 AGPIO[2] PIN_28 AGPIO[4] PIN_30 AGPIO[6] PIN_32 BGPIO[0] PIN_34 BGPIO[2] PIN_36 BGPIO[4] PIN_38 BGPIO[6] PIN_40 CGPIO[0] PIN_42 CGPIO[2] PIN_44 CGPIO[4] PIN_46 CGPIO[6] PIN_48 NC ? NC PIN_50 ? PIN_70 PORT B 信号 T2OUTPIN_11 (PIN_L21) R2IN(RXD1) PIN_12 (PIN_AB9) (TXD1) 从PORT B输出的信号为RXD1、TXD1经过了MAX3232芯片转成了232电平的R2IN、T2OUT信号,在这里只是用来指出对应内部FPGA的管脚。

②、标有“NC”的PORT B引脚,表示无信号线从适配器引出;

以上接口定义仅作参考,如有与原理图及适配硬件不一致,请以原理图和实际硬件为准。关于PORT A、PORT B、PORT C扩展总线的详细资料请参照《E_play总线标准及制板规范》。

FPGA管脚 信号 PORT B FPGA管脚

特别注意

在做Quartus II工程时必须将未分配的管脚置为三态输入。Quartus II --> Assignments --> Device? --> Device --> Device & Pin Options? --> Unused Pins --> Reserve all unused pins : AS input tri-stated。

如未将未分配管脚置为三态输入,将可能导致主芯片或外围芯片损坏,属人为使用不当,公司将不负责。

PORT B 信号 T2OUTPIN_11 (PIN_L21) R2IN(RXD1) PIN_12 (PIN_AB9) (TXD1) 从PORT B输出的信号为RXD1、TXD1经过了MAX3232芯片转成了232电平的R2IN、T2OUT信号,在这里只是用来指出对应内部FPGA的管脚。

②、标有“NC”的PORT B引脚,表示无信号线从适配器引出;

以上接口定义仅作参考,如有与原理图及适配硬件不一致,请以原理图和实际硬件为准。关于PORT A、PORT B、PORT C扩展总线的详细资料请参照《E_play总线标准及制板规范》。

FPGA管脚 信号 PORT B FPGA管脚

特别注意

在做Quartus II工程时必须将未分配的管脚置为三态输入。Quartus II --> Assignments --> Device? --> Device --> Device & Pin Options? --> Unused Pins --> Reserve all unused pins : AS input tri-stated。

如未将未分配管脚置为三态输入,将可能导致主芯片或外围芯片损坏,属人为使用不当,公司将不负责。

本文来源:https://www.bwwdw.com/article/5b87.html

Top