第3章单元测试答案

更新时间:2023-12-10 14:19:01 阅读量: 教育文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

第三章单元测试答案

一、单选 (5分)

1. TTL逻辑电路是以( A )为基础的集成电路

A. 三极管 B. 二极管 C.场效应管 D.晶闸管 2. CMOS逻辑电路是以( D )为基础的集成电路

A. 三极管 B. NMOS管 C. PMOS管 D. NMOS管和PMOS管 3. 能实现“线与”逻辑功能的门为( B )

A. TTL三态门 B. OC门 C. TTL与非门 D. TTL或非门 4. 能实现总线连接方式的门为( A )

A. TTL三态门 B. OC门 C. TTL与非门 D. TTL或非门 5. TTL电路的电源电压值和输出电压的高低电平值依次为( A ) A. 5V、3.6V、0.3V B. 10V、3.6V、0.3V C. 5V、1.4V、0.3V D. 5V、3.6V、1.4V

二、判断题 (10分)

1. 在TTL类电路中,输入端悬空等于接高电平( A )。 A. 对 B. 错

2. 在CMOS类电路中,对未使用的输入端可以悬空( B )。 A. 对 B. 错

3. 对于TTL与非门,只要有一个输入为低电平,输出为高电平,所以对与非门多余输入端的处理不能接低电平( A )。 A. 对 B. 错

4. 或非门的多余输入端不能接高电平( A )。 A. 对 B. 错

5. TTL门电路输出端不能直接接电源,必须外接电阻后再接电源( A )。 A. 对 B. 错

6. OC门和普通TTL门均可实现“线与”功能( B )。 A. 对 B. 错

7. CMOS门电路可以把输出端并联使用以实现“线与”逻辑( B )。

A. 对 B. 错

8. TTL与非门输入端接+5V时,逻辑上属于输入“1”( A )。 A. 对 B. 错

9. 三态门电路能控制数据进行单向、双向传递( A )。 A. 对 B. 错

10. 基本型的TTL门电路输出端不允许相互并联,否则将损坏器件( A )。 A. 对 B. 错

三、集成门电路(不论是与、或、与非…等)的输入端若超过了需要,则这些

多余的输入端应按哪种方式去处置才是正确的? (3分)

答案:D

A.让它们开路;

B.让它们通过电阻接最高电平(例如电源电压); C.让它们接地,或接电源的最低电平; D.让它们和使用中的输入端并接。

四、 题图是两个用74系列门电路驱动发光二极管的电路,要求VI=VIH时发光二极管D导通并发光 。已知发光二极管的导通电流为10mA,试问应选用(a)、(b)中的哪一个电路?请说明理由。 (6分) (a) V CC R V I & D D & V I (a) (b) R

五、试分别写出由TTL门和CMOS门构成的如图所示逻辑图的表达式或逻辑值。(6分)

AB&10kΩ&九、题图所示两条门电路的电压传输特性,是在相同电源电压下(+5V)测得

F的,由此可看出实线为什么门电路;而虚线则又为什么门电路? (4分)

VO/5 V

解:由TTL门组成上面逻辑门由于10kΩ大于开门电阻RON,所以,无论 A、B为何值 F=0 。 (3分)

由CMOS门组成上面逻辑门由于CMOS无开门电阻和关门电阻之说,所以,F=AB 。 (3分)

六、判断题图所示电路中MOS管的工作状态。其中 RD=10k,RG=10k。设MOS管子的开启电压VTN=2V。 (3分)

(a)、(b) 导通 (c) 截止 每问一分 VDD VDD VDD RG Y Y Y RD RD RD (a) (b) (c)

七、已知TTL反相器的电压参数为VOFF=0.8V,VOHmin=3V,VTH=1.4V,VON=1.8V,VOLmax=03V,VCC=5V,试计算其高电平噪声容限VNH和低电平噪声容限VNL。(5分)

VNH=3-1.8=1.2V (3分) VNL=0.8-0.3=0.5V (2分)

八、欲使一个逻辑门的输出vO,能作为它的另一个门输入vI,良好地驱动它,则其高、低电平值必须满足下述那个条件。 (2分) D

A.VOH>VIH和VOL>VIL; B.VOH<VIH 和VOL>VIL; C.VOH<VIH 和VOL<VIL; D.VOH>VIH 和VOL<VIL.

4 3 2 1 0 1 2 3 4 VI/

5 实---CMOS非门 虚-----TTL非门

十、 图所示逻辑门均为CMOS电路,写出各电路输出的逻辑表达式。 (8分)

VDD=10VVDD=10V100kΩA≥1BA&BF2CECF3BA≥1RDDCC&EED&F4BF1FD≥1AREF(a)(b)(c)(d) 图2-20 CMOS 电路逻辑图解:由题中给定逻辑图写出 (a) (2分)

F1?A?B?C?D?E (b) (2分)

F2?A?B?C?D?E

(c) (2分) F 3 ? A ?B?C?D?E?F

(d) (2分) F 4 ? A ? B

?C?D?E?F

十一、门电路组成的电路如题图所示,请写出F1、F2的逻辑表达式。当输入图示信号波形时,画出F1、F2端的波形。 (14分)

A & TTL A 1 TTL C 1 EN & F1 C EN =1 B B

A

B C C=0,F1=AB;C=1,F1=B ∴F1=ABC′+BC=AB+BC (4分) C=0,F2=A⊕B;C=1,F2=B⊕1=B′ ∴F2=(A⊕B)C′+B′C=Σm(1,2,4,5) (4分)

F1图 (3分) F2图 (3分)

十二、TTL门电路如题图所示,已知门电路参数IIH/IIL=25μA /-1.5mA,IOH/IOL=-500μA/12mA。 (6分) (1) 求门电路的扇出系数NO; (2) 若电路中的扇入系数NI为4,则扇出系数NO又应为多少? 答案:(1)NOH=500/2*25=10 NOL=12/1.5=8 ∴NO=8 (3分) (1)NOH=500/4*25=5 NOL=12/1.5=8 ∴NO=5 (3分)

G p G1 & &

Gn

F2

十三、TTL3000系列芯片的部分输入级电路如题图所示。 (18分) (1) 分别说明图中二极管D1、D2的作用。 (2) 电路的输入短路电流IIS为多少?

(3) 若已知电路的VOFF=0.8V,求电路相应的关门电阻ROFF值。

(4) 令电路中A端为3.6V,B端接500Ω电阻,用电压表测得VB的值,应

为多少伏?

(5) 若令A端接0.3V,B端仍接500Ω电阻,则测得的VB应为多少伏?

+5V

3k 解:(1)输入端保护作用 (3分) (2)I (3分) A IS=(5-0.7)/3=1.43mA B (3)(5-0.7)R/R+3=0.8 ROFF=0.69kΩ (4分) D1 D2 (4)VB=(5-0.7)0.5/(3+0.5)=0.61V (4分) (5)VB=0.3V (4分)

十四、现有5个集电极开路的TTL门构成的线与输出系统,并带有同类门6个作负载,如题图所示。已知VOH=2.4V,VOL=0.4V,IOH=250?A,IOL=16mA,IIH=40?A,IIL=-1.6mA,VCC=5V.试选择合适的电阻RC值. (12

分)

? VCC=+5V G6 IG1

IRIH OL C ? ? ? ? ? ? IIL G

G2 IOH F I? IH 7 ?

? ? ? IIL IOH G5

IG11 IH

RLmax=1.7KΩ (6分) RLmin=0.72kΩ (6分)

十四、写出图中的各个逻辑电路的输出F1、F2、F3的逻辑表达式或真值表。

C1VDDA1图(b)的A=1时,传输门导通,MOS管不导通,F2?B。A=0时,传输门截止,MOS管导通,构成CMOS非门,此时F2?B。 图(c)的传输门始终导通,F3?A?1?A。

BTG1F2AF1(b)ATG=1F3(a)图2-14 MOS门电路逻辑图VDD(c) 解:图(a)的C=1时,最上面的PMOS管和最下面的NMOS管都导通,

F1?A。C=0时,最上面的PMOS管和最下面的NMOS管都不导通,输出F

呈现高阻态。

本文来源:https://www.bwwdw.com/article/3jz5.html

Top