微机原理复习资料 - 图文

更新时间:2023-09-22 07:31:01 阅读量: 工程科技 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

一、单项选择题

1. 8086微处理器将下一条指令的地址保存在指令寄存器( 磅 )中。

A)OP B)MP C)IP D)XP 2. 以下寻址方式中只有( )不需要访问内存。

A)立即寻址 B)直接寻址 C)寄存器间接寻址 D)相对寄存器寻址 3. 关于微处理器的指令系统,以下说法正确的是( )。

A)指令系统就是该处理器能够执行的全部指令

B)一个微处理器的指令系统是设计微处理器时决定的,是其固有的功能 C)指令系统所能完成功能的强弱,是这种微处理器功能强弱的具体表现 D)以上都正确

4. 在Intel系列微处理器中保护模式下是通过( )中的段选择子在描述符表中选择一个描述符,

从而得到段的相关信息来访问内存。

A)通用寄存器 B)段寄存器 C)标志寄存器 D)偏移寄存器 5. 以下存储器中,只有( )是以电容来存储信息,需要定期进行刷新。

A)PROM B)EPROM C)DRAM D)SRAM 6. 以下指令错误的是( )。

A)MOV AX,1234H B)MOV AX,BL C) MOV AX,12H D)MOV AL,BL

7. 8086CPU的中断源中只有( )能被CPU的IF标志屏蔽。

A)INTR B)NMI C)软中断 D)溢出中断

8. 一片8259中断控制器可以管理8级外部中断,则2片8259级联最多可以管理( )级外部中

断。

A)15 B)16 C)17 D)18 9. 8086微处理器的状态标志中,( )用于指示当前运算结果是否为零。

A)AF B)CF C) OF D)ZF 10. DMA数据传送是指在( )之间直接进行的数据传送。

A)CPU和内存 B)CPU和外设 C)外设和外设 D)内存和外设

11. 微机系统中若用4片8259A构成主、从两级中断控制逻辑,接至CPU的可屏蔽中断请求线INTR上,

最多可扩展为( )级外部硬中断。 A. 32 B. 29 C. 28 D. 24 12. 采用查询方式来实现输入输出是因为它(c )

A. 速度最快 B. 在对多个事件查询工作时,能对突发事件做出实时响应 C. 实现起来比较容易 D. CPU可以不介入

13. 并行接口与串行接口的区别主要表现在( )之间的数据传输前者是并行,后者是串行

A. 接口与MPU B. 接口与外设 C. 接口与MPU和外设

14. 8086CPU通过M/IO控制线来区分是存储器访问,还是I/O访问,当CPU执行IN AL,DX指令时,该

信号线为( )电平。

A. 高 B. 低 C. ECL D. CMOS 15. CPU响应可屏蔽中断请求时,其中断向量号由( )提供

A. CPU内部 B. 中断指令 C. 向量号固定 D. 中断控制器 16. 设x=-46,y=117,则[x-y]补和[x+y]补分别等于。( A)

A. 5DH和47H B. D2H和75H C. 47H和71H D. 2EH和7lH 17. 地址译码器的输入端应接到( )上。

A. 控制总线 B. 数据总线 C. 地址总线 D. 外部总线 18. 8259A可编程中断控制器的中断服务寄存器ISR用于( )

A. 记忆正在处理中的中断 B. 存放从外设来的中断请求信号 C. 允许向CPU发中断请求 D. 禁止向CPU发中断请求

19. 8259A工作在8086/8088模式时,初始化命令字ICW2用来设置( )

A. 中断向量地址的高8位 B. 中断类型号地址的高5位 C. 中断向量的高5位 D. 中断类型号的高5位 20. 8086中,( )组寄存器都可以用作指针来实现对存储器的寻址。

A. AX,SI,DI,BX B. BP,BX,CX,DX C. SI,DI,BP,BX D. BX,CX,SI,DI 21. 8086CPU中段寄存器用来存放( )

A. 存储器的物理地址 B. 存储器的逻辑地址 C. 存储器的段基值 D. 存储器的起始地址

22. 在8086微机系统的RAM存储单元器0000H:002CH开始依次存放23H,0FFH,00H,和0F0H四个字节,

该向量对应的中断类型号是( )。

A. 0AH B. 0BH C. 0CH D. 0DH 23. 若要使寄存器AL中的高4位不变,低4位为0,所用指令为( )。

A. AND AL,0FH B. AND AL,0FOH C. OR AL,0FH D. OR AL,0FOH 24. 计算机能直接认识、理解和执行的程序是( )

A. 汇编语言程序 B. 机器语言程序 C. 高级语言程序 25. 8254可编程定时/计数器的计数范围是( )

A. 0-255 B. 1-256 C. 0-65535 D. 1-65536 26. 按微机系统与存储器的关系,I/O端口的编址方式分为( )

A. 线性和非线性编址 B. 集中和分散编址 C. 统一和独立编址 D. 重叠和非重叠编址 27. 微处理器系统中采用独立编址时,存储单元与I/O端口是通过( )来区分的

A. 不同的地址编码 B. 不同的读/写控制逻辑 C. 专用I/O指令 28. CPU执行OUT DX,AL指令时,( )的值输出到地址总线上。

A. AL寄存器 B. AX寄存器 C. DL寄存器 D. DX寄存器 29. 可编程接口芯片在使用前对它( ),称为初始化编程

A. 写操作数 B. 写控制字 C. 编接口地址 D. 设计控制电路 30. 8251芯片是可编程( )接口芯片

A. 定时器 B. 计数器 C. 并行通信 D. 串行通信 31. 当IF=0,8088/8086CPU不响应( )中断请求。

A. INTN B. INTR C. NMI D. INTO 32. 指令MOV AX,[BX][SI]中源操作数的寻址方式是( )

A.寄存器间接寻址 B.变址寻址 C.相对寻址 D.基址变址寻址 33. 在DMA方式下,数据从内存传送到外设的路径是( )

A.内存→CPU→总线→外设 B.内存→DMAC→外设 C.内存→数据总线→外设 D.外设→内存

34. 8254工作在哪几种方式时,可输出1个时钟周期宽度(1CLK)的负脉冲( )

A.方式0,4,5 B.方式2,4,5 C.方式1,2,4 D.方式0,2,4 35. CPU响应INTR和NMI中断时,相同的必要条件是( )

A.当前总线空闲 B.允许中断 C.当前访问内存结束 D.当前指令执行结束 36. 用2K×4位的RAM芯片组成16K字节的存储器,共需RAM芯片和片选地址分别为( )

A.16位和3片 B.8位和8片 C.4片和3位 D.32片和8位 37. 8086/8088中除( )两种寻址方式外,其它各种寻址方式的操作数均在存储器中。

A.立即寻址和直接寻址 B.寄存器寻址和直接寻址 C.立即寻址和寄存器寻址 D.立即寻址和间接寻址 38. 设置特殊屏蔽方式的目的是( )

A.屏蔽低级中断 B.响应高级中断 C.响应低级中断 D.响应同级中断 39. 设8255A的方式选择控制字为9BH,其含义是( )

A.A、B、C口全为输出 B.A、B、C口全为输入 C.A、B口为方式0且输出 D.以上都不对

40. CPU与外设交换数据,当采用程序控制I/O方式时,是( )。

A.以CPU为主动方 B.以存储器为主动方

C.以外设为主动方 D.外设直接和存储器交换数据

41. 8254在下面几种不同的工作方式中,可用GATE作重触发信号的是( )。

A.方式0 B.方式1 C.方式3 D.方式4 42. 堆栈的工作方式是( )

A.先进先出 B.随机读写 C.只能读出不能写入 D.后进先出 43. CPU与外设间数据传送的控制方式有( )

A.中断方式 B.程序控制方式 C.DMA方式 D.以上三种都是 44. 某存储单元的段基址为3806H,段内偏移地址为2A48H,该存储单元的物理地址为( )。

A. 4100H B. 3AA08H C. 3B008H D. 3AAA8H 45. 某存储器芯片容量为2K×1bit、若用它组成16K×8bit存储器组,所用芯片数以及用于组内寻址的

地址线为( )。

A. 32片、11根 B. 64片、14根 C. 8片、 14根 D. 16片、8根 46. 可编程并行接口8255A具有( )

A. 两个8位(A口、B口) 和两个4位(C口的高、低各4位) 并行输入输出端口。 B. 两个8位(A口、C口) 和两个4位(B口的高、低各4位)并行输入输出端口。 C. 两个8位(B口、C口) 和两个4位(A口的高、低各4位) 并行输入输出端口。 D. 两个4位(A口、B口) 和一个8位(C口) 并行输入输出端口。 47. 8259分别有( C )个 ICW和OCW。

A. 2, 4 B. 4, 2 C. 4, 3 D. 3, 4

48. 8255A有3种工作方式,能工作于工作方式2的口有( )。

A. A口和B口 B.B口和C口 C. B口 D.A口 49. CPU与I/O设备间传送的信号有( )

A.控制信息 B.状态信息 C.数据信息 D.以上三种都有 50. CPU响应中断请求和响应DMA请求的本质区别是( )

A.程序控制 B.需要CPU干预 C.响应中断时CPU仍控制总线而响应DMA时,让出总线 D.速度快

51. 一个完整的计算机系统通常应包括( ) 。

A. 系统软件和应用软件 B. 计算机及其外部设备 C. 硬件系统和软件系统 D. 系统硬件和系统软件 52. 执行指令PUSH BX 后,堆栈指针SP的变化为( )

A. SP-1 B. SP-2 C. SP+1 D. SP+2 53. 定时/计数器8254每片有( ) 。

A. 3个独立的16位计数器,每个计数器都有6种不同的工作方式。 B. 2个独立的8位计数器,每个计数器都有3种不同的工作方式。 C. 3个独立的16位计数器,每个计数器都有8种不同的工作方式。 D. 4个独立的16位计数器,每个计数器都有6种不同的工作方式。 54. 实现DMA传送,需要( )

A.CPU通过执行指令来完成 B.CPU利用中断方式来完成 C.CPU利用查询方式来完成 D.不需要CPU参与即可完成 55. 以下叙述不正确的是( ) 。

A. 一个字节由8位二进制数构成 B. 字节是存储容量的基本单位。 C. 字节是衡量微机性能的重要指标。 D. 字节是微机字长的基本单位。

56. 以下有关CPU的说法不正确的是( )。

A. CPU也称作运算控制单元 B. CPU也称作微处理器 C. CPU是微型机的核心部件。 D. CPU也称作运算处理单元 57. 下列存储器中,存取速度最快的是( ) 。

A. CD-ROM B. 内存储器 C. 软盘 D. 硬盘 58. 存储器芯片位数不足时,需用( )。

A、字扩展 B、位扩展 C、字位扩展 D、以上均可 59. 8086CPU有20条地址线,可寻址空间为( )。

A、640kB B、64kB C、1MB D、16MB 60. 8086系统中,中断优先级最低的是( )。

A、INT n B、NMI C、INTR D、单步中断

61. 8259芯片中,中断结束是指使( )中相应位复位的动作。

A、IMR B、IRR C、ISR D、以上都不对

62. 8259工作在优先级自动循环方式,则IRQ4的中断请求被响应并且服务完毕以后,优先级最高的中

断源是( )。

A、IRQ3 B、IRQ5 C、IRQ0 D、IRQ4

63. 设8254芯片的端口地址是60H-63H,将控制字写入控制寄存器的指令是( )。

A、OUT 60H,AL B、OUT 61H,AL C、OUT 62H,AL D、OUT 63H,AL

二、填空题

1. 8255A中共有 个8位端口,其中 口既可作数据口,又可产生控制信 号,若要所有端口均工作在方式0输出模式,则方式选择字应为 。 2. 一台微机的CPU,其晶振的主振频率为4MHz,二分频后作为CPU的时钟频率。如果该CPU的一个总

线周期含有四个时钟周期,那么此总线周期是 ?s。 3. 试写出3条将AX寄存器清零的不同的指令: , , 。 4. 微型计算机中,CPU重复进行的基本操作

是: 、 和 。

5. 8259A共有 个可编程的寄存器,它们分别用于接受CPU送来的 命令字和 命令字。 6. 已知BX=2730H,CF=1,执行指令:ADC BX,97CFH之后,BX= ,标志位的状态分别为

CF= ,ZF= ,OF= ,SF= 。

7. 8259A最多允许 级级联,三片8259A可管理的中断源最多为 个。 8. 8259A有两种结束中断的方式,分别为 和 。

9. PC机采用向量中断方式处理8级外中断,中断号依次为08H~0FH,在RAM 0028H单元开始依次存放

20H, FFH, 50H, C0H四个字节,该向量对应的中断号和中断程序入口是 。 10. 8086中,BIU部件完成 功能,EU部件完成 功能。

11. 设8086系统中采用单片8259A,其8259A的ICW2=32H,则对应IR5的中断类型号为 H,

它的中断入口地址在中断向量表中的地址为 H。

12. 微型计算机系统的硬件由五大部分组成,这五个部分是 、 、

、 和 。

13. 若(CS)=3100H时,物理转移地址为35B20H,当CS的内容被重新设定为2900H时,物理转移地址

为 。

14. 8259A工作在8086模式,中断向量字ICW2=70H,若在IR3处有一中断请求信号,这时它的中断向量

号为 ,该中断的服务程序入口地址保存在内存地址为 H至 H的 个单元中。

15. 在8086CPU中,由于BIU和EU分开,所以 和 可以重叠操作,提高了CPU的利用率; 16. 中断请求寄存器IRR的功能是 。

17. 在一个微机系统中,若8259A只开放IR1和IR4引脚的中断源,而将其余中断源屏蔽,则中断屏蔽

寄存器IMR应设置为 。

18. 若256KB的SRAM具有8条数据线,则它具有 条地址线。

19. 若用1片74LS138、1片6116RAM(2K×8)及2片2732EPROM(4K×8)组成存储器电路,则存储器的总

容量是 ,其中,CPU运行的程序代码应存放在 存储器中。

20. 若由2K×1位的RAM芯片组成一个容量为8K字(16位)的存储器时,需要该芯片数为 。 21. 8254芯片内包含有 个独立的计数通道,它有 种工作方式,若输入时钟CLK1=1MHz,计数

初值为500,BCD码计数方式,OUT1输出为方波,则初始化时该通道的控制字应为 。 22. 用2k×8的SRAM芯片组成16K×16的存储器,共需SRAM芯片 片,片内地址和产生

片选信号的地址分别为 位。

23. 在8086中,一条指令的物理地址是由 相加得到的。 24. 8086 CPU只在 时,才执行总线周期。

25. 存储器地址译码有两种方式,分别为 和 。

26. 用2k×8的SRAM芯片组成16K×16的存储器,共需SRAM芯片_ _片,片内地址和产生片选信号的

地址分别为_ 位和 _位。

27. CPU与接口之间传送信息的方式一般有四种,即: _ 、_ 、_ 、_ 。 28. 半导体存储器从使用功能上来说,可分为两类:_ 和_ 。

本文来源:https://www.bwwdw.com/article/3cyd.html

Top