江南大学计算机组成原理考试范围

更新时间:2024-05-22 07:10:01 阅读量: 综合文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

计算机组成原理考试范围

一、选择题:(40分,20个,每个2分,第一章2分,第三章8分,第四章6分,第五章6分,第六章10分,第七章4分,第八章4分)

第一章 计算机系统概论(2分)

1、电子计算机问世至今,新型机器不断推陈出新,不管怎么更新,依然具有“存储程序”的特点,最早提出这种概念的是(B)B.冯.诺依曼

2、下列描述中(B)是正确的。B.一台计算机包括输入、输出、控制、存储及算术逻辑运算五个部件

3、电子计算机的算术/逻辑单元、控制单元及主存储器合称为(C)。C.主机 4、有些计算机将一部分软件永恒地存于只读存储器中,称之为(C)。C.固件 5、输入、输出装置以及外接的辅助存储器称为(D)。D.外围设备 6、计算机有关ALU的描述,(D)是正确的。 A.只做算术运算,不做逻辑运算 B.只做加法 C.能存放运算结果 D.以上答案都不对

ALU用以计算机指令集中的执行算术(如加减乘,不包括整数除法)与逻辑操作。累加寄存器(AC)暂时存放ALU运算的结果信息。

7、完整的计算机系统应包括(D)。D.配套的硬件设备和软件系统 8、计算机系统中的存储系统是指(D)。D.主存和辅存 9、用以指定待执行指令所在地址的是(C)。C.程序计数器

10、计算机与日常使用的袖珍计算器的本质区别在于(D)。D.自动化程度的高低 11、冯诺依曼机工作方式的基本特点是(B)。B.按地址访问并顺序执行指令 12、用户与计算机通信的界面是(B)。B.外围设备 13、下列(D)属于应用软件。D、文本处理 14、下列(D)不是输入设备。D.打印机

15、下列各装置中,(C)具有输入及输出功能。C.磁盘驱动器 16、下列设备中(C)不属于输出设备。C.光笔

17、下列语句中(C)是正确的。C.评估计算机的执行速度可以用每秒执行的指令数为判断依据

18、计算机只懂机器语言,而人类熟悉高级语言,故人机通信必须借助(A)。A.编译程序 19、计算机的算术逻辑单元和控制单元合称为(C)。C.CPU

20、只有当程序要执行时,它才会去将源程序翻译成机器语言,而且一次只能读取、翻译并执行源程序的一行语句,此程序称为(C)。C.解释程序

21、“容量为640K存储器”是指下列(D)。D.640*(2的10次方)字节的存储器 22、由0、1代码组成的语言,称为(C)。C.机器语言 23、计算机存储数据的基本单位为(A)。A.比特

24、一般8位的微型机系统以16位来表示地址,则该计算机系统有(C)个地址空间。C.65536

题目的意思是说:以16位来表示每个存储单元的地址位(也就是编号),而一个存储单元是8位。所以地址空间即地址位的个数为2的16次方=65536个。 25、下列语句中(C)是正确的。C.1MB=1024*1024B

26、一片1MB的磁盘能存储(D)的数据。D.2的20次方字节 27、计算机中(B)负责指令译码。B.控制单元

28、能直接让计算机接受的语言是(D)。D.机器语言 29、80286是个人计算机中的(D)器件。D.CPU

1

30、下列(A)不属于系统程序。A.数据库系统 操作系统、编译程序、编辑程序都是系统程序

31、32位的个人计算机,一个字节(byte)由(B)位(bit)组成。B.8 32、执行最快的语言是(C)。C.机器语言

33、下列说法中(C)不正确。C.高级语言的执行速度比低级语言快 34、将高级语言程序翻译成机器语言程序需借助于(C)。C.编译程序 35、存储单元是指(B)。B.存放一个存储字的所有存储元集合 36、存储字是指(A)。A.存放在一个存储单元中的二进制代码组合 37、存储字长是指(B)。B.存放在一个存储单元中的二进制代码位数 38、(C)可区分存储单元中存放的是指令还是数据。C.控制器 39、存放欲执行指令的寄存器是(D)。D.IR 指令寄存器 40、将汇编语言翻译成机器语言需借助于(C)。C.汇编程序 41、在CPU中跟踪指令后继地址的寄存器是(C)。C.PC 程序计数器

第三章 系统总线(8分)

1、计算机使用总线结构便于增减外设,同时(C)。C.减少了信息传输线的条数

2、计算机使用总线结构的主要优点是便于实现积木化,缺点是(C)。C.两种信息源的代码在总线中不能同时传送

3、微型计算机中控制总线提供的完整信息是(E)。E.上述B、C两项

B、所有存储器和I/O设备的时序信号和控制信号 C、来自I/O设备和存储器的响应信号

4、总线中地址线的作用是(C)。C.用于选择指定存储器单元和I/O设备接口电路的地址 5、在三种集中式总线控制中,(C)方式响应时间最快。C.独立请求

6、在三种集中式总线控制中,独立请求方式响应时间最快,是以(B)为代价的。B.增加控制线数

7、所谓三总线结构的计算机是指(B)。B.I/O总线、主存总线和DMA总线三组传输线 主存总线用于CPU和主存之间的信息传送;I/O总线用于CPU和各个I/O之间进行信息传输;DMADMA(Direct Memory Access,直接内存存取) 总线用于高速外设和主存之间的信息交换;

8、三种集中式总线控制中,(A)方式对电路故障最敏感。A.链式查询

9、以下描述PCI总线的基本概念中,正确的是(A)。A.PCI总线是一个与处理器时钟频率无关的高速外围总线

10、连接计算机与计算机之间的总线属于(C)总线。C.通信

11、在计数器定时查询方式下,若每次计数从上一次计数的终止点开始,则(B)。B.每个设备使用总线的机会相等

12、在计数器定时查询方式下,若计数从0开始,则(A)。A.设备号小的优先级高

13、在独立请求方式下,若有N个设备,则(B)。B.有N个总线请求信号和N个总线响应信号

14、在链式查询方式下,若有N个设备,则(C)。C.只有一条总线请求线

15、系统总线中的数据线、地址线和控制线是根据(C)来划分的。C.总线传输的内容 16、总线通信中的同步控制是(B)。B.由统一时序控制的方式 17、在各种异步通信方式中,(C)速度最快。C.不互锁 18、总线的独立请求方式优点是(A)。A.速度高

19、在同步通信中,一个总线周期的传输过程是(B)。B.先传送地址,再传输数据

20、总线中数据信号和地址信号分别用一组线路传输,这种传输方式称为(B)。B.并行传输

21、总线复用方式可以(C)。C.减少总线中信号线的数量

22、不同的信号共用一组信号线,分时传送,这种总线传输方式是(C)传输。C.复用 23、总线的异步通信方式(A)。A.不采用时钟信号,只采用握手信号 24、总线的半同步通信方式(B)。B.既采用时钟信号,又采用握手信号

2

第四章 存储器(6分)

1、存取周期是指(C)。C.存储器进行连续读或写操作所允许的最短间隔时间 2、和辅存相比,主存的特点是(A)。A.容量小,速度快,成本高 3、一个16K*32位的存储器,其地址线和数据线的总和是(B)。B.46

16K=2的14次方,所以,地址线有14根,数据线有32根

4、一个512KB的存储器,其地址线和数据线总和是(C)。C.27

512K=2的19次方,1B=8位,所以,地址线有19根,数据线有8根

3、4题以及13题的题型是一样的

5、某计算机字长是16位,它的存储容量是64KB,按字编址它的寻址范围是()。C.32K

16位=2B,64KB/2B=32K

5-8题以及47、49题的题型也是一样的

9、某一RAM芯片,其容量为512*8位,除电源盒接地端外,该芯片引出线的最少数目是(C)。C.19

512=2的9次方,则地址线9根,数据线8根,外加一条读/写线和一条片选线,共19条

9-11题的题型一样一样的

12、若主存每个存储单元为16位,则(B)。B.其地址线数与16无关

地址线数没告诉你,数据线数为16

14、下列叙述中(A)是正确的。A.主存可由RAM和ROM组成 15、EPROM是指(C)。C.可擦洗可编程的只读存储器

EPROM(Erasable Programmable Read Only Memory )

16、可编程的只读存储器(A)。A.不一定是可改写的

17、下述说法中(C)是正确的。C.半导体RAM是易失性RAM,而静态RAM中的存储信息是不易失的

18、下述说法中(B)是正确的。B.EPROM是可改写的,但它不能作为随机存储器

19、和动态MOS存储器相比,双极型半导体存储器的性能是(C)。C.集成度低,存取周期快,位平均功耗大

MOS:金属氧化物半导体

20、在磁盘和磁带两种磁表面存储器重,存取时间与存储单元的物理位置有关,按存储方式分,(B)。B.磁盘是部分串行存取,磁带是串行存取 21、磁盘的记录方式一般采用(A)。A.调频制

22、在磁表面存储器的记录方式中,(C)。C.不归零制记录方式由于磁头线圈中始终有电流,因此抗干扰性能好

23、磁盘存储器的等待时间通常是指(B)。B.磁盘旋转半周所需的时间

24、活动头磁盘存储器的寻道时间通常是指(B)。B.最大寻道时间和最小寻道时间的平均值

25、活动头磁盘存储中,信息写入或读出磁盘是(B)进行的。B.串行方式 26、磁盘转速提高一倍,则(C)。C.不影响查找时间

磁盘寻道时间是指磁头从开始移动到移动至数据所在的磁道所花费时间,以磁头的移动时间为主

27、相联存储器与传统存储器的主要区别是前者又叫按(B)寻址的存储器。B.内容 28、交叉编址的存储器实质是一种()存储器,它能()执行()独立的读/写操作。 答案选(A)。A.模块式,并行,多个

29、一个四体并行低位交叉存储器,每个模块的容量是64K*32位,存取周期为200ns,在下述说法中(B)是正确的。B.在200ns内,存储器能向CPU提供128位二进制信息

32位*4=128位

29-31题的题型是一样的

32、采用主存和CPU之间增加高速缓冲存储器的目的是(A)。A.解决CPU和主存之间的速度匹配问题

33、在程序的执行过程中,Cache与主存的地址映射是由(C)。C.硬件自动完成的

3

34、采用虚拟存储器的目的是(C)。C.扩大存储器的寻址空间

35、床用的虚拟存储器寻址系统由(A)两级存储器组成。A.主存——辅存

36、在虚拟存储器中,当程序正在执行时,由(C)完成地址映射。C.操作系统

37、下述说法中(B)是错误的。B.虚存中每次访问一个虚地址,至少要访问两次主存 至少要访问一次主存:用援缓冲器(TLB)可以实行二级缓存,组成快表,这样就不需要访问两次主存,只需要访问一次主存和一次TLB就可以了。 38、磁盘上的磁道是(A)。A.记录密度不同的同心圆 39、软盘驱动器采用的磁头是(B)。B.接触式磁头

40、在下列磁性材料组成的存储器件中,(B)不属于辅助存储器。B.磁芯

早期计算机的内存,是主存的一种,不是辅存

41、程序员编程所用的地址叫做(A)。A.逻辑地址

42、虚拟存储管理系统的基础是程序访问的局部性理论,此理论的基本含义是(A)。A.在程序的执行过程中,程序对主存的访问是不均匀的

43、在磁盘存储器中,查找时间是(A)。A.使磁头移动到要找的柱面上所需的时间 44、活动头磁盘存储器的平均寻址时间是指(B)。B.平均寻道时间加平均等待时间 45、磁盘的盘面上有很多半径不同的同心圆,这些同心圆称为(B)。B.磁道

46、由于磁盘上的内部同心圆小于外部同心圆,则对其所存储的数据量而言,(B)。B.内部同心圆等于外部同心圆

48、在下列因素中,与Cache的命中率无关的是(C)。C.主存的存取时间

49、设机器字长为32位,存储容量为16MB,若按双字编址,其寻址范围是(B)。B.2M

(题型和第5题一样,唯一的区别是这题是双字编址,第5题是单字编址)

一字32位=4B,则双字大小为8B,则16MB/8B=2M

50、若磁盘的转速提高一倍,则(B)。B.平均定位时间不变和 26题一样 51、下列说法中正确的是(C)。C.单体多字存储器主要解决访存速度的问题

B主存储器只由易失性的随机读写存储器构成,B选项错在:在某些应用中主存中存储重要而相对固定的程序和数据的部分采用“非易失性”存储器芯片(如EPROM,快闪存储芯片等)

52、Cache的地址映像中,若主存中的任一块均可映像到Cache内的任一块的位置上,称作(B)。B.全相联映像

53、Cache的地址映像中(B)比较多的采用“按内容寻址”的相联存储器来实现。B.全相联映像

54、下列器件中存取速度最快的是(C)。C.寄存器

第五章 输入输出系统(6分)

1、在(A)的计算机系统中,外设可以和主存储器单元统一编址,因此可以不使用I/O指令。A.单总线

2、微型机系统中,主机和高速硬盘进行数据交换一般采用(C)方式。C.DMA

DMA(Direct Memory Access,直接内存存取)

3、在数据传送过程中,数据由串行变并行或由并行变串行,这种转换是通过接口电路中

的(B)实现的。B.锁存器

4、计算机主机和终端串行传送数据时,要进行串-并或并-串转换,这样的转换(B)。B.可以用软件实现,并非一定用硬件实现

5、主机与设备传送数据时,采用(A),主机与设备是串行工作的。A.程序查询方式

程序查询方式是一种程序直接控制方式,这是主机与外设间进行信息交换的最简单的方式 6、主机与I/O设备传送数据时,采用(C),CPU的效率最高。C.DMA方式 7、下述(B)种情况会提出中断请求。B.在键盘输入过程中,每按一次键

8、中断发生时,程序计数器内容的保护和更新,是由(A)完成的。A.硬件自动

9、中断向量地址是(C)。C.中断服务程序入口地址的地址

中断向量即中断源的识别标志,可用来存放中断服务程序的入口地址或跳转到中断服务程序的入口地址。

4

中断向量地址:存储中断向量的存储单元地址,中断服务例行程序入口地址的指示器。

10、在中断响应周期,置“0”允许中断触发器是由(A)完成的。A.硬件自动完成的

这题和第八章填空题第14小题:置“0”允许中断触发器可通过关中断指令或在中断响应时,由硬件自动关中断。貌似有冲突,我的理解是这题之所以没选C.关中断指令,大概是因为前面加了个“在中断响应周期”这个前提吧。也就是说在在中断响应周期硬件自动完成:关中断,保存程序断点(即保存PC内容)以及中断服务程序入口地址送PC这三个功能。而在中断服务程序处理的过程中,关中断指令只完成关中断功能。

11、采用DMA方式传送数据时,每传送一个数据要占用(C)的时间。C.一个存储周期

12、周期挪用(窃取)方式常用于(A)中。A.直接存储器存取方式的输入输出 13、DMA方式(B)。B.不能取代中断方式

14、DMA方式中,周期窃取是窃取一个(A)。A.存取周期

15、当采用(A)输入操作情况下,除非计算机等待,否则无法传送数据给计算机。A.程

序查询方式

16、I/O编址方式通常可分统一编址和不统一编址,(B)。B.不统一编址是指I/O地址和存储器地址是分开的,所以对I/O访问必须有专门的I/O指令 17、带有处理机的终端一般称为(B)。B.智能终端

18、目前在小型和微型计算机里最普遍采用的字母与字符编码是(C)。C.ASCII码

19、通道程序是由(B)组成。B.通道控制字(或称通道指令)

20、打印机的分类方法很多,若按能否打印汉字来区分,可分为(C)。C.点阵式打印机

和活字式打印机

21、打印机的分类方法很多,若从打字原理来区分,可分为(A)。A.击打式和非击打式 22、某计算机的I/O设备采用异步串行传送方式传送字符信息,字符信息的格式为:一位起始位、七位数据位、一位检验位、一位停止位。若要求每秒钟传送480个字符,那么该I/O设备的数据传送速率应为(B)bps(位/秒)。B.4800

由字符格式可知一个字符为1+7+1+1=10位,则数据传送速率=480字符/秒*10位/字符=4800位/秒

23、以串行接口对ASCII码进行传送,带一位奇校验位和两位停止位,当波特率为9600

波特时,字符传送率为(A)字符/秒。A.960

这题ASCII码采用的应该是7位码,带一位奇校验位和两位停止位就是10位了,即一个字符为10位;波特率为9600波特即每秒电压变化9600次,这题应该默认了是一位编码吧,也就是我们用一次电压变化表示一位,则字符传送率=9600/10=960字符/秒

默认还应该有个起始位吧,这题貌似漏掉了,加上起始位字符传送率=9600/11(字符/秒),没有答案...建议大家以A答案为准吧

24、某系统对输入数据进行取样处理,每抽取一个输入数据,CPU就要中断处理一次,将取样的数据放至存储器中保留的缓冲区内,该中断处理需X秒。此外,缓冲区内每存储N个数据,主程序就将其取出进行处理需Y秒。可见,该系统可以跟踪到每秒(A)次中断请求。A.N/(N*X+Y)

由题意可知中断处理分两个阶段:

1)将取样的数据放至存储器中保留的缓冲区内,该阶段一个输入数据需X秒中断处理,则N个数据需要N*X秒;

2)主程序就将其取出进行处理,N个数据需要Y秒取出处理;

所以,N个数据需要的总中断处理时间=N*X+Y,则每秒中断次数为N/(N*X+Y)

25、I/O与主机交换信息的方式中,中断方式的特点是(B)。B.CPU与设备并行工作,传送与主程序串行工作

26、I/O与主机交换信息的方式中,DMA方式的特点是(C)。C.CPU与设备并行工作,传送与主程序并行工作

27、下面叙述中(B)是正确的。B.接口一定要和总线相连 28、计算机的外部设备是指(B)。B.输入输出设备

5

29、CPU程序和通道程序可以并行执行,并通过(C)实现彼此间的通信和同步。C.I/O指令和I/O中断

30、通道对CPU的请求形式是(A)。A.中断 31、CPU对通道的请求形式是(D)。D.I/O指令

32、下列叙述中正确的是(C)。C.程序中断方式和DMA方式中都有中断请求,但目的不同 33、若一个8位组成的字符至少需10位来传送,这是(B)传送方式。B.异步

多出的两位是开始位和停止位,用来提示接收方开始接收和传送结束

34、I/O的编址方式采用统一编址时,存储单元和I/O设备是靠(B)来区分的。B.不同的地址码

35、I/O采用统一编址时,进行输入输出操作的指令是(B)。B.访存指令

36、I/O采用不统一编址时,进行输入输出操作的指令是(C)。C.输出输出指令

37、以下(B)是错误的。B.中断向量就是中断服务程序的入口地址

中断向量不是中断服务程序的入口地址,而是用来存放中断服务程序的入口地址或跳转到中断服务程序的入口地址的。

38、中断服务程序的最后一条指令是(C)。C.中断返回指令

39、DMA方式的接口电路中有程序中断部件,其作用是(C)。C.向CPU提出传输结束

40、鼠标器适合于用(B)方式实现输入操作。B.中断 41、硬盘适合于用(A)方式实现输入输出操作。A.DMA

42、以下叙述(C)是正确的。C.中断方式一般用于处理随机出现的服务请求 43、DMA接口(B)。B.内有中断机制

44、DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复

工作,这种情况称为(A)。A.停止CPU访问主存

45、DMA

访问主存时,向CPU发出请求,获得总线使用权时再进行访存,这种情况称为

(B)。B.周期挪用

周期挪用是指利用CPU不访问存储器的那些周期来实现DMA操作

46、CPU通过(B)启动通道。B.执行I/O指令

47、以下叙述(A)是错误的。A.一个更高级的中断请求一定可以中断另一个中断处理程序的执行

对于单重中断,在整个中断服务处理过程中不能再响应其他中断源的请求;对于多重中断,也要在保护现场后才能响应更高级别的中断请求。

48、一个CRT的分辨率为1024*1024,像素的颜色为256色,则CRT接口电路中的刷新存储器的容量为()。B.1MB

CRT阴极射线管(Cathode Ray Tube)显示器,即纯屏显示器。

由题意可知像素的颜色为256色=2的8次方,则一个像素采用8bit存储,即1B。所以,存储器容量=1024*1024*1B=1M B

49、键盘、鼠标、显示器、打印机属于(C)设备。C.人机交互 50、MODEM属于(A)设备。A.机-机通信

51、微型计算机中,VGA代表(B)。B.显示标准

VGA(Video Graphics Array)是一种视频传输标准

52、用BCD码表示000—999之间的三位十进制数,并在其末端增加一位奇校验位。检测下面每一组编码,(B)中有个错误发生。B.0100011101100

BCM码是8421码,判断B选项0100 0111 0110 0 首先判断每4位二进制代码是否超出范围0000-1001,然后判断1的个数是奇数个还是偶数个(不包括校验位),如果是奇数个,奇校验位为0,偶数个,奇校验位为1。B选项有6个1,为偶数个1,所以奇校验位应该为1,则B选项末端的奇校验位不是1,而是0,所以有一个错误

53、用BCD码表示000-999之间的三位十进制数,并在其末端增加一位奇校验位。检测下面每一组编码,(C)中有两个错误发生。C.0111110000011

这题的题目有问题,把奇校验改为偶校验答案就是C了,不这样的话是没有答案的

6

判断的时候首先判断每4位二进制代码是否超出范围0000-1001,然后判断1的个数是奇数个还是偶数个(不包括校验位),如果是奇数个,偶校验位为1,偶数个,偶校验位为0。A.1001 0101 1000 0有一个错误,末位校验位应该为1;B.0100 0111 0110 0没有错误,C.0111 1100 0001 1有两个错误,首先其中的一段1100超出范围,这是一个错误,其次不包括末端的校验位一共有6个1,为偶数个1则末端校验位应该为0 54、标准的ASCII码是(B)位。B.7

第六章 计算机的运算方法(10分)

1、下列数中最小的数为(A)。A.(101001)二

将其它进制都转化为10进制A.(101001)二=41,B.(52)八=42,C.(2B)十六=43

1、2、5、34-42,44-47、49、题的题型一样

3、设寄存器位数为8位,机器数采用补码形式(含1位符号位)。对应于十进制数-27,寄存器内容为(C)。C.E5H

寄存器位数为8位,则-27源码为1 001 1011,补码为1 110 0101转换为十六进制为E5

3、27、28、48、51题的题型一样

4、对真值0表示形式唯一的机器数是(B)。B.补码和移码 [+0.0000]原=0.0000,[-0.0000]原=1.0000,不相等 [+0.0000]反=0.0000,[-0.0000]反=1.1111,不相等 [+0]补=[-0]补=0.0000,[+0]移=[-0]移=1.0000,相等

6、在整数定点机中,下述说法正确的是(B)。B.三种机器数均可表示-1

原码:1,00??01,反码:1,11??10,补码:1,00??00,其中,省略号所省略的1或0的个数取决于整数的位数

7、在小数定点机中,下述说法正确的是(A)。A.只有补码能表示-1

参看第4题可知,在小数定点机中,原码和反码对真值0表示形式不唯一,有两种表示形式;而补码中的0只有一种表示形式,这就造成了原码和反码的小数定点机不能表示-1。 8、某机字长8位,采用补码形式(其中1位为符号位),则机器数所能表示的范围是(C)。C.-128-+127

由题意可知,符号位为1位,真值位为7位,又因为补码0只有一种表示形式,则机器数所表示的范围是1,1111111-0,1111111即-128-+127,注意一下,1,1111111表示-128;1,0000000表示-1;0,0000000表示0;0,1111111表示+127

9、用n+1位字长表示定点数(其中1位为符号位),它所能表示的整数范围是(A),它所能表示的小数范围是(D)。A.0≤|N|≤2的n次方-1 D.0≤|N|≤1-2的-n次方

10、32位字长的浮点数,其中阶码8位(含1位阶符),尾数24位(含1位数符),则其对应的最大正数为(A),最小负数为(B),最小的绝对值为(F);若机器数采用补码表示,且尾数为规格化形式,则对应的最大正数为(A),最小正数为(C),最小负数为

*(1-2-23)B.-2127次方*(1-2-23)F.2-127*2-23C.2-129D.-2+127

阶符 阶码的数值部分 数符 尾数的数值部分 1位 7位 1位 23位 浮点表示为2阶码*尾数,其中阶码为整数,尾数为小数; 原码表示:阶码范围是-(27-1)到27-1,即-127到127,尾数范围是-(1-2-23)到1-2-23,尾数的最小的绝对值是2-23;

补码表示且尾数为规格化形式:阶码范围是-27到27-1,即-128到127,尾数范围是-1到-2-1和2-1到1-2-23,尾数的最小正数是2-1;

(D)。A.2127

7

则原码表示对应的最大整数要用到最大阶码和最大尾数的组合即2127*(1-2-23);同理可求其它的选项。

10、11、12、86题的题型是一样的

13、当用一个16位的二进制数表示浮点数时,下列方案中最好的是(B)。B.阶码取5位(含阶符1位),尾数取11位(含数符1位)

选项A.阶码取4位(含阶符1位),尾数取12位(含数符1位),则阶码的数值部分最大为2的3次方=8<尾数的数值部分11位,表示数的范围太小了,不可取

选项C.阶码取8位(含阶符1位),尾数取8位(含数符1位),则阶码的数值部分最大为2的7次方=128>>尾数的数值部分7位,表示数的精度太小了,对于一些较大的数更不可能精确的表示,所以也不可取

14、将一个十进制数x=-8192表示成补码时,至少采用()位十进制代码表示。B.14

2的13次方=8192,则-8192的补码表示为1,0000000000000;所以至少采用14位十进制表示

15、[x]补=1.00??0,它代表的真值是(B)。B.-1

16、设x为整数,[x]补=1,x1x2x3x4x5,若要x<-16,x1到x5应满足的条件是(C)。C.x1必须为0,x2到x5任意

16、18、21、63、87、89题的题型是一样的

17、已知两个正浮点数,N1=2j1*S1,N2=2j2*S2,当下列(C)成立时,N1>N2。C.S1和S2均为规格化数,且j1>j2

19、当[x]反=1.1111时,对应的真值是(A)。A.-0

20、设x为整数,[x]反=1,1111,对应的真值是(C)。C.-0

22、计算机中所有信息以二进制表示,其主要理由是(C)。C.物理器件性能所致 23、[x]补=11.000000,它代表的真值是(B)。B.-1

这题采用的是双符号位,双符号位,00表示正号,11表示负号;

24、设x为真值,x’为其绝对值,则等式[-x’]补=[-x]补(B)。B.不成立

25、设x为真值,x’为其绝对值,满足[-x’]补=[-x]补的条件是(B)。B.x为正数 26、在整数定点机中,机器数采用补码,双符号位,若它的十六进制表示为C0H,则它对应的真值是(C)。C.-64

27、十进制数56的十六进制表示为(D),十进制数-39的十六进制表示为(B),负数用2的补码表示。D.38 B.D9

这题默认二进制表示为8位吧,-39二进制原码表示为1010 0111,其中第一位为符号位,则补码为1101 1001,转换为十六进制就是D9了

28、十六进制数28的十进制表示为(C),十六进制数E5的十进制数表示为(D),负数用2的补码表示。C.40 D.-27

题型和27题差不多,E5二进制表示为1110 0101,其中第一位符号位为1,表示负数,则由题意可知E5采用的是补码表示,则其原码表示为1001 1011,转换为十进制就是-27 29-31、1KB=(2的10次方)字节。1MB=(2的20次方)字节。1GB=(2的30次方 )字节。

32、若要表示0到999中的任意一个十进制数,最少需(C)位二进制数。C.10 33、下列(A)属于有权码。A.8421码

有权码和无权码区别是每一位是否有权值。如典型的8421码为有权码,“8421”表示从高到低各位二进制位对应的权值分别为8、4、2、1,将各二进制位与权值相乘,并将乘积相加就得相应的十进制数。

格雷码为典型的无权码,雷码的编码规则是相邻的两代码之间只有一位二进制位不同,每位并没有权值,对应的十进制数是规定的,并不是如8421码能算出来的。 43、下列说法有误差的是(D)。D.任何十进制小数都可用二进制表示

举个反例,1/5=0.2就不能用有限长的二进制小数来表示;二进制可以表示的小数为:m/(2的n次方),其中m、n为整数

50、最少需用(B)位二进制数表示任一四位长的十进制整数。B.14

8

50、53题的题型一样

52、若9BH表示移码(含1位符号位),其对应的十进制数是(A)。A.27

9B用二进制表示为1001 1011,第一位符号位为1表示正数,正数移码与原码相同,则转化为十进制为27

54、设寄存器内容为10000000,若它等于0,则为(D)。D.移码 10000000原码表示-0,补码表示-128,反码表示-127,移码表示0; 11111111原码表示-127,补码表示-1,反码表示-0,移码表示+127。 00000000移码表示-128

54-62题的题型是一样的

64、大部分计算机内的减法是用(C)实现。C.补数的相加

65、补码加减法是指(C)。C.操作数用补码表示,连同符号位直接相加减,减某数用加负某数的补码代替,结果的符号在运算中形成。

66、在原码两位乘中,符号位单独处理,参加操作的数是(D)。D.绝对值的补码

67、在原码加减交替除法中,符号位单独处理,参加操作的数是(C)。C.绝对值的补码 68、在补码加减交替除法中,参加操作的数是(),商符()。答案选(B)。B.补码 在形成商值的过程中自动形成

69、两补码相加,采用

位进位异或结果为1

1位符号位,则当(D)时,表示结果溢出。D.最高位进位和次高

70、在下述有关不恢复余数法何时需恢复余数的说法中,(B)是正确的。B.最后一次余

数为负时,要恢复一次余数

71、在定点机中执行算数运算时会产生溢出,其原因是(B)。B.运算结果无法表示 72、在浮点机中,下列说法(C)是正确的。C.不同的机器数有不同的规格化形式

73、在浮点机中,判断原码规格化形式的原则是(B)。B.尾数的第一数位为1,数符任意 74、在浮点机中,判断补码规格化形式的原则是(C)。C.尾数的符号位与第一数位不同

75、设机器数字长

8位(含2位符号位),若机器数DAH为补码,则算术左移一位得

(),算术右移一位得()。答案选(A)。A.B4H EDH 首先,移位时要保证第1位符号位不变,则

DA转化为二进制为1101 1010,补码移位,左移一位补0,得1011 0100,转化为十六进制为B4;补码移位,右移一位补1,得1110 1101,转化为十六进制为ED。

76、设机器数字长8位(含1位符号位),若机器数BAH为原码,则算术左移一位得(),算术右移一位得()。答案选(C)。C.F4H 9DH

BA转化为二进制为1011 1010,原码移位,左移一位补0,得1111 0100,转化为十六进制为F4;原码移位,右移一位补0,得1001 1101,转化为十六进制为9D。 77、运算器的主要功能是进行(C)。C.算术逻辑运算

78、运算器由许多部件组成,其核心部分是(B)。B.算术逻辑运算单元 79、定点运算器用来进行(B)。B.定点运算

80、串行运算器结构简单,其运算规律是(C)。C.由低位到高位逐位运算

81、四片74181和一片74182相配合,具有如下(B)种进位传递功能。B.组(小组)内

并行进位,组(小组)间并行进位

82、早期的硬件乘法器设计中,通常采用加和移位相结合的方法,具体算法是(),但

需要有()控制。答案选(C)。C.并行加法和串行右移 计数器

83、下面有关浮点运算器的描述中,正确的是(AC)。(多项选择)。

A.浮点运算器可用两个松散连接的定点运算部件(阶码部件和尾数部件)来实现 C.阶码部件只进行加、减和比较操作

84、下面有关定点补码乘法器的描述中,正确的句子是(AD)(多项选择)。

A.被乘数的符号和乘数的符号都参加运算 D.用计数器控制乘法次数

85、用八片74181和两片74182可组成(B)。B.二级先行进位结构的32位ALU

9

88、在定点机中,下列说法错误的是(A)。A.除补码外,原码和反码不能表示-1

原码1,0001就表示-1

90、计算机中表示地址时,采用(D)。D.无符号数

91、浮点数的表示范围和精度取决于(C)。C.阶码的位数和尾数的位数 92、在浮点机中(D)是隐含的。D.基数

93、在规格化的浮点表示中,若只将移码表示的阶码改为补码表示,其余部分保持不变,则将会使浮点数的表示范围(C)。C.不变

94、设浮点数的基值为8,尾数采用模4补码表示,则(C)为规格化数。C.11.101010 模4补码表示就是在模2补码表示的符号位之前再增加与原符号同值的另一个符号位,即双符号位,所以这个题目的四个选项都是两个符号位的小数补码。

基值为8的双符号位数的规格化要求如下:这个数的尾数≥1/8,且这个数不能等于-1/8 则A.11.111000,将补码转化为原码为11.001000=-1/8,不符合要求; B.00.000111,将补码转化为原码为00.000111,尾数<1/8,不符合要求;

C.11.101010,将补码转化为原码为11.010110,尾数>1/8,且不等于-1/8,符合要求; D.11.111101,将补码转化为原码为11.000011,尾数<1/8,不符合要求。

95、芯片74181可完成(D)。D.16种算术运算和8种逻辑运算

96、ALU属于()。B.组合逻辑电路

ALU (Arithmetic Logic Unit,算术逻辑单元)

97.在补码定点加减运算器中,无论采用单符号位还是双符号位,必须有溢出判断电路,

它一般用(C)实现。C.异或门

98、在运算器中不包含(D)。D.地址寄存器

运算器包括ALU、阵列乘除器件、状态寄存器、多路开关、三态缓冲器、数据总线等逻辑部件。

99、下列叙述中正确的是(BC)。(多项选择题)

B.浮点运算可由阶码运算和尾数运算两部分组成 C.阶码部件在乘除运算时只进行加、减操作

100、加法器采用先行进位的目的是(C)。C.加速传递进位信号

101、下列说法中错误的是(B)。B.补码乘法器中,被乘数和成熟的符号都不参加运算 102、设机器字长为8位(含1位符号位),以下(B)是0的一个原码。B.10000000 103、当定点运算发生溢出时,应(C)。C.发出出错信息

104、在定点补码运算器中,若采用双符号位,当(B)时表示结果溢出。B.双符号位不同 105、下列说法中()是错误的。D.浮点乘除运算需进行对阶操作

所谓对阶是指将两个进行运算的浮点数的阶码对齐的操作。对阶的目的是为使两个浮点数的尾数能够进行加减运算。

106、采用规格化的浮点数是为了(D)。D.增加数据的表示精度

107、设浮点数的基数为4,尾数用原码表示,则以下(C)是规格化的数。C.1.011011 和94题的题型差不多。基数为4则尾数>1/4,

A.1.001101,B.0.001101,C.1.011011,D.0.000010这四个选项只有C符合要求 108、在各种尾数舍入法中,平均误差最大的是(A)。A.截断法

109、浮点数舍入处理的方法除了0舍1入法外,还有(B)法。B.末位恒置“1”

110、如果采用0舍1入法进行舍入处理,则0.01010110011舍去最后一位后,结果为(B)。B.0.0101011010

111、如果采用末位恒置1法进行舍入处理,则0.01010110011舍去最后一位后,结果为(A)。A.0.0101011001

112、原码加减交替除法,商符(D),参加操作的数是(B)。

B.绝对值的补码 D.由两数符号位异或形成

113、在浮点数加减法的对阶过程中,(D)。D.将较小的阶码向较大的阶码看齐

114、在浮点数中,当数的绝对值太大,以至于超过所能表示的数据时,称为浮点数的(B)。B.上溢

10

3、系统总线是连接CPU、主存、I/O(通过I/O接口)之间的信息传送线。按传输内容不同,又可分为地址线、数据线和控制线,分别用来传送地址、数据和控制信号、响应信号和时序信号。

4、Plug and Play的含义是即插即用。PCI总线标准具有这种功能。

5、一个总线传输周期包括申请分配阶段、寻址阶段、传输阶段和结束阶段四个阶段。 6、总线上的主模块是指对总线有控制权的模块,从模块是指被主模块访问的模块,只能响应从主模块发来的各种总线命令。

7、总线的通信控制主要解决通信双方如何获知传输开始和传输结束,以及通信双方如何协调如何配合。通常有同步通信、异步通信、半同步通信和分离式通信四种。

8、同步通信的主要特点是通信双方由统一时钟控制数据的传输,一般用于总线长度较短,总线上各部件存取时间比较一致的场合;异步通信的特点是通信双方没有公共的时钟标准,采用应答方式通信,一般用于总线上各部件速度不一致的场合。

9、每个总线部件一般都配有三态门电路,以避免总线访问冲突,当某个部件不占用总线时,由该电路禁止向总线输出信息。

10、总线同步通信影响总线效率的原因是必须按最慢速度的部件来设计公共时钟。

11、在总线的异步通信方式中,通信的双方可以通过不互锁、半互锁和全互锁三种类型联络。

12、ISA总线的最大数据宽度是16位,EISA总线的最大数据宽度是32位,PCI总线的数据宽度为32位,可扩充到64位。

ISA(Industrial Standard Architecture,工业标准结构总线)

EISA(Extended Industy Standard Architecture,扩展工业标准结构总线) PCI(Peripheral Component Interconnect,外围部件互连总线)

13、按数据传送方式不同,总线可分为串行传输总线和并行传输总线。 14、单向总线只能将信息从总线的一端传到另一端,不能反向传输。 15、总线的判优控制可分为集中式和分布式两种。

16、在同步通信中,设备之间没有应答信号,数据传输在公共时钟信号的控制下进行。 17、在异步通信中,没有固定的总线传输周期,通信双方通过应答(握手)信号联络。 18、在计数器定时查询方式下,采用每次从上一次计数的终止点开始计数的方式,可使每个设备使用总线的优先级相等。

19、总线复用技术是指不同的信号(如地址信号和数据信号)共用同一组物理线路,分时使用。此时需配置相应的电路。

20半同步通信既有统一的时钟信号,又允许不同速度的模块和谐工作。为此需增设一“等待”(WAIT)响应信号线

第四章 存储器(3分)

1、主存、快速缓冲存储器、通用寄存器、磁盘、磁带都可用来存储信息,按存取时间由快至慢排列,其顺序是通用寄存器、快速缓冲存储器、主存、磁盘、磁带。

2、Cache、主存和辅存组成三级存储系统,分级的目的是提高访存速度、扩大存储容量。 3、半导体静态RAM依据触发器原理存储信息,半导体动态RAM依据电容存储电荷原理存储信息。

4、动态RAM依据电容存储电荷的原理存储信息,因此一般在2ms时间内必须刷新一次,刷新与行地址有关,该地址由刷新地址计数器给出。

5、RAM的速度指标一般用存取周期表示,而磁盘存储器的速度指标一般包括寻找时间(寻道时间)、等待时间和数据传输时间三项。

6、动态半导体存储器的刷新一般有集中刷新和分散刷新两种方式,之所以刷新是因为存储电荷的电容放电。

7、半导体静态RAM进行读/写操作时,必须先接受地址信号,再接受片选和读/写信号。 8、欲组成一个32K*8位的存储器,当分别选用1K*4位,16K*1位,2K*8位的三种不同规格的存储芯片时,各需64、16和16片。

16

9、欲组成一个64K*16位的存储器,若选用32K*8位的存储芯片,共需4片;若选用16K*1位的存储芯片,则需64片;若选用1K*4位的存储芯片共需256片。

10、用1K*1位的存储芯片组成容量为16K*8位的存储器共需128片,若将这些芯片分装在几块板上,设每块板的容量为4K*8位,则该存储器所需的地址码总位数是14,其中2位用于选板,2位用于选片,10位用于存储芯片的片内地址。

首先要明确字/位扩展的概念(见书上P91最后几段),存储容量的扩展中只有字扩展才会增加地址线数量,即增加存储器所需的地址码位数,而位扩展只增加数据线数量,地址线数量不变,即存储器所需的地址码位数不变

已知存储器容量为16K*8位,每块板的容量为4K*8位,则将板扩展为存储器要用的是字扩展,需要4=22块板,所以2位用于选板; 又已知每块存储芯片容量为1K*1位,每块板的容量为4K*8位,则将存储芯片扩展为板用的是字位扩展,其中字扩展中,存储字增加了4/1=4=22倍,所以2位用于选片;

又已知每块存储芯片容量为1K*1位=210位,所以10位用于存储芯片的片内地址;

则该存储器所需的地址码总位数是2+2+10=14

11、用1K*4位的存储芯片组成容量为64K*8位的存储器,共需128片,若将这些芯片分装在几块板上,设每块板的容量为16K*8位,则该存储器所需的地址码总位数是16,其中2位用于选板,4位用于选片,10位用于存储芯片的片内地址。 解法同上 12、磁表面存储器的记录方式总体上可分为归零制和不归零制两大类,前者的特点是不论记录的代码是0或1,在记录下一个信息之前,记录电流要恢复到零电流,后者的特点是磁头线圈中始终有电流。

13、最基本的数字磁记录方式有归零制(RZ)、不归零制(NRZ)、见“1”就翻的不归零制(NRZ1)、调相制(PM)、调频制(FM)和改进型调频制(MFM)。

14、对活动头磁盘组来说,磁盘地址由记录面号(磁头号)、磁道号和扇区号三部分组成,每个扇段存储一个记录块,其中包括头尾空白段、序标段、数据段、校验字段几部分。

15、沿磁盘半径方向单位长度的磁道数称为道密度,而单位长度磁道上记录二进制代码的位数称为位密度或线密度,两者总称为记录密度。

16、单位时间从磁盘存储器读出或写入的二进制位数称为磁盘存储器的数据传输率,如果不考虑寻道时间和等待时间,假设位密度为Tbpm(位/毫米),并且以Vcm/s的速度通过读/写磁头,则数据传输率为10VT,其单位是bps。

17、读/写磁头从一个磁道移到另一个磁道所需的平均时间称为磁盘存储器的寻道时间。当读/写磁头完成定位后,所要读/写的存储元可能在旋转磁道的其他地方,要等待一段时间才能位于读/写磁头下面进行数据读/写,这种旋转等待所需的平均时间称为磁盘存储器的等待时间。

18、主存可以和缓存、辅存和CPU交换信息,辅存可以和主存交换信息,快速缓存可以和主存、CPU交换信息。

19、缓存是设在CPU和主存之间的一种存储器,其速度与CPU速度匹配,其容量与缓存中数据的命中率有关。

20、存储器由m(m=1,2,4,8??)个模块组成,每个模块有自己的地址和数据寄存器,若存储器采用模m编址,存储器带宽可增加到原来的m倍。

21、设有八体并行低位交叉存储器,每个模块的存储容量是64K*32位,存取周期是500ns,则在500ns内,该存储器可向CPU提供256位二进制信息,比单个模块存储器的速度提高了7倍。

17

22、使用高速缓冲存储器是为了解决CPU和主存的速度匹配问题,提高访存速度,缓存的地址对用户是透明的,存储管理主要由硬件实现。使用虚拟存储器是为了解决扩大存储器容量问题,存储器管理主要由硬件和操作系统实现。后一种情况下,CPU不直接访问第二级存储器。

23、主存储器容量通常以KB为单位,其中K=1024。硬盘的容量通常以GB为单位,其中

G=230.

24、主存储器为1MB即等于1024KB,又可表示为220B。

25、当我们说16位微机的主存储器容量是640KB时,表示主存储器有655360字节存储空间,地址号从0到655359。

26、将主存地址映射到Cache中定位称为地址映射,将主存地址变换成Cache地址称为地址变换,当新的主存块需要调入Cache中,而它的可用位置又被占用时,需根据替换算法解决调入问题。

27、主存和Cache的地址映像方法很多,常用的有直接映像、全相联映像和组相联映像三种,在存储管理上常用的替换算法是先进先出算法(FIFO)和近期最少使用算法(LRU)。 28、Cache的命中率是指CPU要访问的信息已在Cache中的比率,命中率与Cache的块长和容量有关。

29、Flash Memory具有高性能、低功耗、高可靠性以及瞬时启动的能力,常作为固态盘,用于便携式电脑。

30、在Cache-主存层次的存储系统中,存储管理常用的替换算法是LRU和FIFO,前者命中率高。

31、虚拟存储器指的是主存-辅存层次,它可给用户提供一个比实际主存空间大得多的虚拟地址空间。

32、Cache是一种高速缓冲存储器,用来解决CPU与主存之间速度不匹配的问题。现代的Cache可分为片载Cache和片外Cache两级,并将指令Cache和数据Cache分开设置。 33、计算机系统中常用到的存储器有:1.SRAM,2.DRAM,3.Flash,4.EPROM,5.硬盘存储器,6.软盘存储器。其中非易失的存储器有3.4.5.6,具有在线能力的有1.2.3.5.6,可以单字节修改的有1.2,可以快速读出的存储器包括1.2.3.4。

34、反映存储器性能的三个指标是速度、容量和价格/位,为了解决这三方面的矛盾,计算机采用多级存储体系结构。

35、主存储器的技术指标有存储容量、存储周期和存储器带宽;磁表面存储器的技术指标有记录密度、存储容量、平均寻址时间、数据传输速率和误码率。

36、如果Cache的容量为128块,在直接映像下,主存中第i块映像到缓存第i mod 128块。

37、一个完整的磁盘存储器由三部分组成,其中磁盘控制器是磁盘机与主机的接口部件;磁盘驱动器是独立于主机的一个完整的设备;盘片用于保存信息。

38、硬磁盘机的磁头可分为固定磁头和可移动磁头,盘片结构可分为固定盘片和可换盘片。

39、设有一个四体低位交叉的存储器,每个体的容量为256K*64位,存储周期为200ns。则数据总线的带宽为64位,总线传送周期的最大值是50ns。CPU连续读4个字所需的最多时间是350ns。

已知每个体的容量为256*64位,则数据线有64根,则数据总线的带宽为64位。总线传送周期的最大值=200ns/4=50ns,CPU连续读4个字时,读第一个字耗时200ns,后面三个字每个字耗时200ns/4=50ns,共350ns。参考一下书上P106的图4.45就一目了然了。 40、存储器的带宽是指每秒从存储器中读出或写入的二进制代码位数,如果存储周期为Tm,存储字长为n位,则存储器带宽为n/Tm,常用的单位是bps或Bps。为了加大存储器的带宽可采用单体多字结构和低位交叉多体并行结构。

41、虚拟存储器通常由主存和辅存两级组成。为了要运行某个程序,必须把逻辑地址映射到主存的物理地址空间上,这个过程叫地址映射。

42、计算机的存储系统通常采用层次结构。在选择各层次所用的器件时,应综合考虑速度、容量、成本、密度、能耗。

18

43、在Cache-主存的地址映像中,全相联映像灵活性强,全相联映像成本最高。

44、在写操作时,对Cache与主存单元同时修改的方法称为写直达法,若每次只暂时写入Cache,直到替换时才写入主存的方法称为写回法。

45、一个n路组相联映像的Cache中,共有M块数据。当n=1时,该Cache变为直接映像;当n=M时,该Cache成为全相联映像。

46、由容量为16KB的Cache和容量为16MB的主存构成的存储系统的总容量为16MB。 47、层次化存储器结构设计的依据是程序访问的局部性原理。

48、一个四路组相联的Cache共有64块,主存共有8192块,每块32个字。则主存地址中的主存字块标记为9位,组地址为4位,字块内地址为5位。

四路组相联即4块为一组,Cache共有64块,则共有64/4=16=24组,所以组地址为4位;主存共有8192块,Cache共有16组,则主存字块标记字段=8192/16=512=29,即主存字块标记为9位;每块32个字,即每块25个字,所以字块内地址为5位。

49、在虚拟存储器系统中,CPU根据指令生成的地址是逻辑地址(或虚拟地址),经过转换后的地址是物理地址(或实际地址)。

50、高位交叉编址的存储器能够提高访存速度的原因是各个体分别响应不同请求源的请求,实现多提并行,其地址的高位部分用于选择体号,低位部分用于选择存储体内的字。 51、低位交叉编址的存储器能够提高访存速度的原因是不改变每个体的存取周期的前提下,增加存储器的带宽,其地址的高位部分用于选择存储体内的字,低位部分用于选择体号。

第五章 输入输出系统(3分)

1、I/O接口电路通常具有选址、传送命令、传送数据和反映设备状态功能。

2、I/O的编址方式可分为不统一编址和统一编址两大类,前者需有独立的I/O指令,后者可通过访存指令和设备交换信息。

3、I/O和CPU之间不论是采用串行传送还是并行传送,它们之间的联络方式(定时方式)可分为立即响应、异步定时(采用应答信号)、同步定时(采用同步时标)。

4、主机与设备交换信息的控制方式中,程序查询方式主机与设备是串行工作的,中断方式和DMA方式主机与设备是并行工作的,且DMA方式主程序与信息传送是并行进行的。

5、CPU在指令执行周期结束时刻采样中断请求信号(在开中断情况下),而在存储周期结束时刻采样DMA的总线请求信号。

6、I/O与主机交换信息的方式中,程序查询方式和中断方式都需通过程序实现数据传送,其中程序查询方式体现CPU与设备是串行工作的。

7、如果CPU处于开中断状态,一旦接受了中断请求,CPU就会自动关中断,防止再次接受中断。同时为了返回主程序断点,CPU需将程序计数器内容存至存储器(或)堆栈中。中断处理结束后,为了正确返回主程序运行,并且允许接受新的中断,必须恢复寄存器内容(或现场)和开中断。

8、CPU响应中断时要保护现场,包括对PC内容和寄存器内容的保护,前者通过硬件自动(或中断隐指令)实现,后者可通过软件编程实现。

9、一次中断处理过程大致可分为中断请求、中断判优、中断响应、中断服务和中断返回等五个阶段。

10、为了反映外围设备的工作状态,在I/O接口中都设有状态触发器,常见的有“工作”触发器B、“完成”触发器D、“中断请求”触发器INTR和“中断屏蔽”触发器MASK。 11、D/A转换是将数字信号转换为模拟信号;而A/D转换是将模拟信号转换为数字信号。 12、要将一个数字显示在CRT上或用点阵打印机打印出来,通常必须先将其转换成ASCII码,然后分别转换成光点代码或字符点阵代码。

19

13、按照主机与外设数据传输方式不同,接口可分为并行数据接口和串行数据接口两大类;按照主机与外设交换信息的控制方式不同,接口可分为程序型接口和DMA型接口两大类。

14、目前使用的打印机,从输出方式上可分为串行打印机和并行打印机,后者通常也称为行式打印机。从印字原理来分,又可分为击打式打印机和非击打式打印机。就打印字符来说,字符的形成方式又分活字方式和点阵方式。

15、键盘是实现人机联系的一种较简便的输入设备,每按一个键,其接口电路就将该键对应的ASCII码输入CPU。识别哪一个键按下,可用硬件编码键盘法或软件非编码键盘法。 16、微型计算机可以配置不同的显示系统,如CGA、EGA和VGA,它们反映了显示设备的显示分辨率和颜色种类,其中VGA显示性能最好。

17、若采用硬件向量法形成中断服务程序的入口地址,则CPU在中断周期需完成保护程序断点、硬件关中断和向量地址送至PC操作。

18、目前,微机系统中常见的几种主要显示标准有MDA、CGA、EGA和VGA。

19、目前常采用一个DMA控制器控制多个I/O设备,其类型分为选择型和多路型。其中选择型特别适合数据传输率很高的设备。

20、多路型DMA控制器适合于同时为多个慢速外围设备服务,它又可以分为链式多路型和独立请求方式多路型。

21、在DMA方式中,CPU和DMA控制器通常采用三种方法来分时使用主存,它们是停止CPU访问主存、周期挪用和DMA和CPU交替访问主存。

22、显示设备种类繁多,目前微机系统配有的显示器件有CRT显示器、液晶显示器和等离子显示器。显示器所显示的内容有字符、图形、图像三大类。

23、一台微型计算机通常配置四种最基本的外部设备,即键盘、鼠标、显示器和打印机。 24、通道是具有特殊功能的处理器,它由I/O指令启动,并以执行通道指令完成外围设备与主存之间进行数据传送。

25、利用访存指令与设备交换信息,这在I/O编址方式中称为统一编址。

26、中断接口电路通过数据总线将向量地址送至CPU。

27、I/O与主机交换信息共有程序查询方式、程序中断方式、DMA方式、通道方式和I/O处理机方式五种控制方式。

28、字符显示器接口电路中,显示RAM存放的是ASCII码,经过字符发生器可将其转化为光点代码。

29、若显示器接口电路中的刷新存储器容量为1MB,当采用800*600的分辨率模式时,每

16

个像素最多可以有2种颜色。

1MB=1024*1024*1024*8=8388608位,则像素的位数为8388608/(800*600)≈17.48,所以每个像素最多可以有217种颜色,答案给的是216,我估计他是把1MB按照十进制算了,1MB=8000000位,8000000/(800*600)≈16.67,得出的答案是216。

30、外部设备按其功能分大致可分为人机交互设备、信息驻留设备和机-机通信设备三类。 31、鼠标主要有机械式和光电式,其中光电式需有特别的垫板与鼠标配合使用。

32、显示器的主要性能指标是图像的分辨率和灰度级。其中分辨率越高,显示的图像就越清晰。

33、一个单色的字符显示器,若每屏可显示80列*25行个字符,字符为7*9点阵,则其接口电路中的显示RAM的容量为2000字节。

我也搞不清楚显示RAM容量和刷新存储器容量具体有什么不同。如果是计算刷新存储器容量,则刷新存储器容量=(80*25*7*9)/8=15750B;如果按每屏可显示80列*25行个字符来看,所需的显示容量也只需要2000位而已啊,答案为什么是2000字节,搞不懂是怎么得出的。

34、终端由键盘和显示器组成,具有输入和输出功能。 35、激光打印机采用了激光技术和照相技术。

20

本文来源:https://www.bwwdw.com/article/30v7.html

Top