数电复习题及答案(DOC)

更新时间:2023-11-11 08:36:01 阅读量: 教育文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

数电复习题及答案

一、多选择题

1.以下代码中为无权码的为 。CD

A. 8421BCD码 B. 5421BCD码 C. 余三码 D. 格雷码 2.以下代码中为恒权码的为 。AB

A.8421BCD码 B. 5421BCD码 C. 余三码 D. 格雷码 3.十进制数25用8421BCD码表示为 。B

A.10 101 B.0010 0101 C.100101 D.10101 4. 以下表达式中符合逻辑运算法则的是 。D A.C·C=C2 B.1+1=10 C.0<1 D.A+1=1 5. 逻辑函数的表示方法中具有唯一性的是 。AD

A .真值表 B.表达式 C.逻辑图 D.卡诺图 6.F=AB+BD+CDE+AD= 。AC

A.AB?D B.(A?B)D C.(A?D)(B?D) D.(A?D)(B?D) 7.逻辑函数F= A?(A?B) = 。A A.B B.A C.A?B D.

A?B

8. 三态门输出高阻状态时, 是正确的说法。AB A.用电压表测量指针不动 B.相当于悬空 C.电压不高不低 D.测量电阻指针不动 9. 以下电路中可以实现“线与”功能的有 。CD A.与非门 B.三态输出门 C.集电极开路门 D.漏极开路门 10.以下电路中常用于总线应用的有 。A

A.TSL门 B.OC门 C. 漏极开路门 D.CMOS与非门

11.对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T= 。BD

A.0 B.1 C.Q D. Q

12.对于T触发器,若原态Qn=1,欲使新态Qn+1=1,应使输入T= 。AD

1

A.0 B.1 C.Q D. Q

13.对于D触发器,欲使Qn+1=Qn,应使输入D= 。C

A.0 B.1 C.Q D. Q

14.对于JK触发器,若J=K,则可完成 触发器的逻辑功能。C

A.RS B.D C.T D.Tˊ 15.下列各函数等式中无冒险现象的函数式有 。D

A.F?BC?AC?AB B.F?AC?BC?AB C.F?AC?BC?AB?AB D.F?BC?AC?AB?BC?AB?AC E.F?BC?AC?AB?AB 16.函数F?AC?AB?BC,当变量的取值为 时,将出现冒险现象。ACD A.B=C=1 B.B=C=0 C.A=1,C=0 D.A=0,B=0 17.用四选一数据选择器实现函数Y= A1A0?A1A0,应使 。A A.D0=D2=0,D1=D3=1 B.D0=D2=1,D1=D3=0 C.D0=D1=0,D2=D3=1 D.D0=D1=1,D2=D3=0

18.用三线-八线译码器74LS138和辅助门电路实现逻辑函数Y= A2?A2A1,应 。AB A.用与非门,Y= Y0Y1Y4Y5Y6Y7 B.用与门,Y= Y2Y3

C.用或门,Y= Y2?Y3 D.用或门,Y= Y0?Y1?Y4?Y5?Y6?Y7 19.同步计数器和异步计数器比较,同步计数器的显著优点是 。A A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP控制。 20.把一个五进制计数器与一个四进制计数器串联可得到 进制计数器。D A.4 B.5 C.9 D.20 二、单选题

1、下列几种说法中与BCD码的性质不符的是 。 【 C 】 A.一组四位二进制数组成的码只能表示一位十进制数; B.BCD码是一种从0000~1111中人为选定十个的代码;

C.BCD码是一组四位二进制数,能表示十六以内的任何一个十进制数; D.BCD码有多种。

2、对TTL与非门电路,以下 说法是错误的: 【A 】 A.输入端悬空会造成逻辑出错

B.输入端接510kΩ的大电阻到地相当于接高电平1

2

C.输入端接510Ω的小电阻到地相当于接低电平0 D.输入端接低电平时有电流从门中流出;

3、一个5位的二进制加计数器,由00000状态开始,经过75个时钟脉冲后,此计数器的状态为 。 【 A 】 A.01011 B.01100 C.01010 D.00111 4、电路如图2所示。Qn?1?Qn?A的电路是 。 【D 】

ACP&1DQQ1SQC1CPAC11RQ&1JAC1CP“1”1KQQCPA11JC11KQQ

(1)A. (2) B. (3) C. (4) D.

5、函数L?A?B?C?D?E的反演式L= 。 【 D 】

A.ABCDE B.ABCDE C.ABCDE D.ABCDE

7、一个具有n个地址端的数据选择器的功能是 。 【 C 】

A.n选1 B.2n选1 C.2n选1 D.(2n-1)选1

8、十进制计数器最高位输出的频率是输入CP脉冲频率的 。 【 D 】 A.1/4 B.1/5 C.1/8 D.1/10

9、下列电路中不属于时序逻辑电路的是 。 【 B 】

A.计数器 B.半加器 C.寄存器 D.分频器 10、关于器件74LS02中,LS是指 。 【 C 】

A.低电压,肖特基 B.低速度,肖特基 C.低功耗,肖特基 D.低电压,低速度

11、由与非门构成的SR 锁存器,其约束条件是 。 【 C 】

A.SD?RD?1 B. SD?RD?0 C. SD?RD?1 D.SD?RD?0 12、4位倒T型电阻网络DAC的电阻网络的电阻取值有 种。【 B 】 A.1 B.2 C.4 D.8

13、引起组合逻辑电路中竟争与冒险的原因是 。 【 C 】

A.逻辑关系错; B.干扰信号; C.电路延时; D.电源不稳定 14、反码是 (11011101)反 对应的十进制数是 。【 C 】

A. -93 B. -35 C.-34 D .-24 15、以下各电路中, 可以产生脉冲定时。 【 B 】

A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.石英晶体多谐振荡器 16、对CMOS与非门电路,其多余输入端正确的处理方法是 。 【 D 】

3

A.通过大电阻接地(>1.5kΩ) B.悬空

C.通过小电阻接地(<1kΩ) D.通过电阻接VDD 17、欲控制某电路在一定的时间内动作(延时),应选用 。 【 C 】

A.多谐振荡器 B.计数器 C.单稳态电路 D.施密特电路

18、函数F?BC?AB?AC?AD中的多余项是 。 【 C 】

A.BC B.AB C.AC D. AD

19、下列 的说法是正确的。 【 C 】

A.任何一个逻辑函数的逻辑式都是唯一的 B.任何一个逻辑函数的逻辑图都是唯一的

C.任何一个逻辑函数的真值表和卡诺图都是唯一的 D.以上说法都不对 20、指出下列电路中能够把串行数据变成并行数据的电路应该是 。 【 C 】

A、JK触发器 B、3/8线译码器 C、移位寄存器 D、十进制计数器 21、属于组合逻辑电路的部件是 。 【 A 】 A、编码器 B、寄存器 C、触发器 D、计数器

22、下图为OC门组成的线与电路其输出Y为 。【 C 】

A、1 B、0 C、B D、A?B

23、异步时序电路和同步时序电路比较,其差异在于 。 【B 】 A.没有触发器 B.没有统一的时钟脉冲控制 C.没有稳定状态 D.输出只与内部状态有关 24、逻辑函数化简结果是 ,逻辑函数的最小项标准形式是 。 【 B 】

A. 唯一的,唯一的 B.不唯一的,唯一的 C. 不唯一的,不唯一的 D.唯一的,不唯一的

25、8-3线优先编码器74LS148,当其中的输入线I0~I5同时有效时,I5的优先级别高,

输出线Y2Y1Y0的值应为 。 【D 】

4

A.111 B.100 C.000 D.010

26、米里型时序逻辑电路的输出是 。 【 C 】

A.只与输入有关 B.只与电路当前状态有关

C.与输入和电路当前状态均有关 D.与输入和电路当前状态均无关

27、七段显示译码器,当译码器七个输出端状态为abcdefg=0011111时(高点平有效),译码器输入状态(8421BCD码)应为____________。【 B 】

A.0011; B.0110; C.0101; D.0100

28、3个移位寄存器组成的扭环形计数器,最多能形成____________个状态的有效循环。 【 C 】

A.3; B.4; C.6; D.8

29、555定时器输入端UI1端(管脚6)、 UI2 端(管脚2)的电平分别大于时(复位端?RD=1),定时器的输出状态是_________。【 A 】

A.0 ; B.1 ; C.原状态

30.只读存储器ROM的功能是____________。【 A 】 A.只能读出存储器的内容且断电后仍保持; B.只能将信息写入存储器; C.可以随机读出或写入信息;

D.只能读出存储器的内容且断电后信息全丢失

31、用_________片1k?4 的ROM可以扩展实现8k?4 ROM的功能。【 B 】

A.4; B.8; C.16; D.32

32、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为 V。 【 C 】

A.1.28 B.1.54 C.1.45 D.1.56

33、在10位D/A转换器中,其分辨率是( )。【 C 】

1111A. B. C. D.

1021024102334、若RAM的地址码有8位,行、列地址译码器的输入端都为4个,则它们的输出线(即

字线加位线)共有 条。【 C 】

A.8 B.16 C.32 D.256

35、欲将容量为256×1的RAM扩展为1024×8,则需要控制各片选端的辅助译码器的输入端数为 。【 B 】

5

21 UDD和 UDD33

本文来源:https://www.bwwdw.com/article/22sv.html

Top