数字电路实验报告

更新时间:2024-01-01 04:33:01 阅读量: 教育文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

哈尔滨商业大学

计算机与信息工程学院

数字电路综合实验报告设计

题目: 电子时钟

专业班级: 11级电子信息工程 小组成员:李功凌 、卢志锦 指导老师:张晓兰

日期:2012年11月22日~12月11日

目录

1.功能描述;

2.总体设计及工作原理描述; 3.模块设计; 4.实验器材; 5.调试与故障分析; 6.心得体会; 7.参考文献; 8.电路图;

1.功能描述:

电子时钟可以由三个模块构造,一个24进制计时电路、两个60进制计时电路,分别作为时、分、秒三个模块。秒计时60时进位到分,计时,此时要求秒清零且继续计时;分计时60时进位到时,计时,此时要求分清零且继续计时。

74LS192的逻辑功能表 输入 CLR 1 0 0 0

CD4511的逻辑功能表

输入 LE BI LI D X X 0 0 0 0 0 0 X 0 1 1 1 1 1 1 0 1 1 1 1 1 1 1 X X 0 0 0 0 0 0 C X X 0 0 0 0 1 1 B X X 0 0 1 1 0 0 A X X 0 1 0 1 0 1 输出 a 1 0 1 0 1 1 0 1 b 1 0 1 1 1 1 1 0 c 1 0 1 1 0 1 1 1 d 1 0 1 0 1 1 0 1 e 1 0 1 0 1 0 0 0 f 1 0 1 0 0 0 1 1 g 1 0 0 0 1 1 1 1 显示 8 消隐 0 1 2 3 4 5 LD Φ 0 1 1 CPu Φ Φ 1 1 CPd Φ Φ 1 1 D C B A Φ Φ Φ Φ d c b a Φ Φ Φ Φ Φ Φ Φ Φ 输出 Qd Qc Qb Qa 0 0 0 0 异步清0 d c b a 异步置数 加法计数 减法计数 计数 工作方式 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 1 1 1 1 1 1 1 1 X 1 1 0 0 0 0 1 1 1 1 X 1 1 0 0 1 1 0 0 1 1 X 0 1 0 1 0 1 0 1 0 1 X 0 1 1 1 0 0 0 0 0 0 0 1 1 1 0 0 0 0 0 0 1 1 1 1 0 0 0 0 0 0 1 0 1 0 0 0 0 0 0 0 1 0 1 0 0 0 0 0 0 0 1 0 1 1 0 0 0 0 0 0 1 0 1 1 0 0 0 0 0 0 6 7 8 9 消隐 消隐 消隐 消隐 消隐 消隐 消隐 锁存

2.总体设计及工作原理描述:

电子时钟是一个循环计数器,可根据时间的时序分为时、分、秒三个模块。结合所学知识,宜采用时序电路MSI集成计数器,参考器材有计数74192、74163、7490、74161、74162、等,译码器4511,7SEG红色共阴极LED显示器,及其他相关器件。由计数芯片、译码器、显示器分别构成三个模块,只是采样值有小小差异,最好用相同器材,以减少误差。主要应用计数芯片计数端、进位端的功能。

工作原理,以秒为例,本组采用两个74192、两个4511、两个共阴极数码显示器、一个7408与门、一个面包板(三个模块公用)做秒模块。两个74192构成60进制计数器通过级联好的4511译码器传递信

号,由数码显示器显示。分与秒完全一样,时的为24进制其他相同。

3.模块设计:

电子时钟的核心是计时。本组采用74192作为计时部分,根据时分秒的不同,采用反馈清零法,采样值分别为24、60、60,到采样值时进位并清零,重新计时。计时的信号输出作为译码器的输入,译码器的输出作为数码显示器的输入。下面以秒模块为例介绍,时、分雷同。

秒模块:74192芯片1的CPu接脉冲,输出端Q0,Q1,Q2,Q3分别接4511芯片1的A,B,C,D。进位端CO接74192芯片2的CPU。LD,CPD接高电位。74192芯片2的Q1,Q2端送到7408与门的输入端,与门输出接74192两芯片的CR清零端。译码器4511的两芯片的LT、BI接高电位,LE接地。4511两芯片的Q0,Q1,Q2,Q3,Q4,Q5,Q6,Q7接7SEG共阴极数码管的对应端。

4.实验器材:

7SEG共阴极红色数码管: 6个 4511译码器: 6个 74192计数器: 6个 7408与门: 3个 面包板: 1个 200欧姆电阻 42个 导线 若干

本文来源:https://www.bwwdw.com/article/17ix.html

Top