2013秋川大网教《数字电子技术》第一、二次作业及答案

更新时间:2024-03-07 20:11:01 阅读量: 综合文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

《数字电子技术》第一次作业答案

一、单项选择题。本大题共17个小题,每小题 4.0 分,共68.0分。在每小题给出的选项中,只有一项是符合题目要求的。

1. 逻辑函数F=AB+AB和G=A + B满足关系。(A )

A. F=G' B. F=G

C. F' =G' D. F' = G'

2. 引起组合逻辑电路竞争与冒险的原因是(C)

A. 逻辑关系错 B. 干扰信号 C. 电路延时 D. 电源不稳定

3. 三输入八输出译码器,对任一组输入值其有效输出个数为(C)

A. 3个 B. 8个 C. 1个 D. 11个

4. 一个四位并行加法器T693的输入端输出端的个数为( B)

A. 4入4出 B. 8入4出 C. 9入5出 D. 8入5出

5. 指出下列各式中哪个是四变量A,B,C,D的最小项( C )

A. B. C. D.

ABC

A+B+C+D ABCD A+B+D

6.

A. 与非门 B. 或非门 C. 异或门 D. 同或门

(B)

7.

A. L=(A+B)·C B. L=AB+C C. L=(A+B)·C D.

(B)

8. 用555定时器构成单稳态触发器,其输出脉宽为( A ) A. 0.7RC

B. 1.1RC C. 1.4RC D. 1.8RC

9. 单稳态触发器可作( B )

A. 产生正弦波 B. 延时

C. 构成D触发器 D. 构成JK触发器

10. 在同步计数器中,各触发器状态改变时刻( A )

A. 相同 B. 不相同

C. 与触发器有关 D. 与电平相同 11. 用卡诺图化简 (D)

A. B. C.

D. 12. (A)

A. B. C. D.

13. 应用74151实现如下的逻辑功能:Y=(A⊙B)⊙C,正确的连线电路为( B)

A.

B. C.

D.

14. 用两个半加器和一个或门构成一全加器,其正确的设计的表达式为( C )。

A. B. C. D. 15.

(D) A. B. C. D.

16.

(C)

A. 4位二进制同步加法计数器 B. 4位二进制同步减法计数器 C. 4位二进制异步加法计数器 D. 4位二进制异步减法计数器 17.

(B)

A. 十二进制计数器 B. 十进制计数器 C. 九进制计数器 D. 十一进制计数器

三、判断题。本大题共8个小题,每小题 4.0 分,共32.0分。

1.

正确

八进制数(18)8比十进制数(18)10小。 2.

错误

若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。 3.

正确

TTL OC门(集电极开路门)的输出端可以直接相连,实现线与。 4. 5.

错误 正确

组合逻辑电路没有记忆功能。 6.

错误

八输入TTL“或非门”集成电路74LS28,电源电压端接3~15V,使用时,将多余的输入端接工作电源。 7.

错误

二进制并行加法器中,采用先行进位的目的是简化电路结构。 8.

《数字电子技术》第二次作业答案

一、单项选择题。本大题共20个小题,每小题 3.5 分,共70.0分。在每小题给出的选项中,只有一项是符合题目要求的。

1.

A. B. C. D. 2.

(B) A. A B. C. A+B D. 3.

(C)

(D)

正确

二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。

A. B. C.

D.

4. 在逻辑代数中,若A+B=B+C,则:( A )

A. 不能确定

B. A≠C C. A=C D. B=0

5. 以下电路中常用于总线应用的有(B )。

A. OC门 B. TSL门

C. 漏极开路门 D. CMOS与非门

6. CMOS数字集成电路与TTL数字集成电路相比突出的优点是( C A. 高抗干扰能力 B. 高速度 C. 微功耗 D. 电源范围宽 7.

(B)

A. 同步四进制计数器 B. 同步六进制计数器 C. 同步八进制计数器 D. 同步五进制计数器

8. 对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T(A. 0 B. 1 C. Q D.

9.

(D) A. 0 B. 1 C. Q

D.

10. 下列逻辑电路中为时序逻辑电路的是( C )

A. 变量译码器

B)。 )。

本文来源:https://www.bwwdw.com/article/0jga.html

Top