组成原理考前辅导复习题

更新时间:2023-10-21 10:56:01 阅读量: 综合文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

一、填空题

1、在带符号数的编码方式中,零的表示是唯一的有 补码 和 移码 。

2、设机器字长为16位,浮点数表示时,阶码5位,阶符1位,数符1位,尾数9位。 最大浮点数为 [1-2(-9)]×2(31) , 最小浮点数为 [1-2(-9)]×(-2)(31) 。

3、浮点乘除法运算的运算步骤包括:阶码运算、 结果规格化 、 溢出判断 、尾数乘除法运算和舍入处理。(课本P52)

4、主存储器和CPU之间增加cache的目的是 解决CPU和主存之间速度不匹配问题 。 5、磁盘的技术指标可用平均存取时间衡量,它包括 平均找道时间 和 平均等待时间 两个部分。(课本P216)

6、某存储器数据总线宽度为32位,存取周期为25ms ,则其带宽是 128Mb/s 。

7、在单总线结构的计算机系统中,每个时刻只能有两个设备进行通信,在这两个设备中,获得总线控制权的设备叫 主设备 ,由它指定并与之通信的设备叫 从设备 。 8、CPU周期也称为 机器周期 ,一个CPU周期包括若干个 节拍脉冲 。(课本P140-141) 9、USB端口通过使用 集线器 ,可以使一台微机连接的外部设备数多达 127 台。

10、中断处理过程可以嵌套进行, 优先级高 的设备可以中断 优先级低 的中断服务程序。

11、计算机硬件直接能执行的程序是 机器(码)语言 程序,高级语言编写的源程序必须经过 编译程序(高级语言处理程序)翻译,计算机才能执行。 12、表示一个32×32点阵的汉字字形码需 128 字节。

13、设有效信息位的位数为N,校验位数为K,则能够检验出一位出错并能自动纠错的海明校验码应满足的关系是 ( 2×K )- 1≥N+K 。

14、在补码加减运算中,符号位与数据 按同样的规则 参加运算,符号位产生的进位 自动丢失 。

15、DMA控制器和CPU分时使用总线的方式有 CPU暂停 、周期挪用 和 交替访问 。 16、主存储器和CPU之间增加cache的目的是 解决CPU和主存之间速度不匹配问题 。(与T4重复了)

17、操作数直接出现在指令的地址码字段中的寻址方式称为 立即寻址 操作数所在内存单元地址直接出现在指令的地址码字段中的寻址方式称为 直接 寻址。

18、在单总线、双总线、三总线三种系统中,从信息流传送效率的角度看,单总线 的工作效率最低,从吞吐量来看,三总线 的工作效率最强。

19、微程序控制器的核心部件是 控存 ,它一般由 ROM (或EPROM或EEPROM)构成。

20、CPU对输入输出设备的访问,采用按地址访问的形式,对I/O设备编址的方法,目前采用方式主要有: 独立编址 和 统一编址 ,其中 独立编址 需要专门的I/O指令支持。 二、选择题

1、设寄存器R的内容(R)=1000H,内存单元1000H的内容为2000H,内存单元2000H的内容为3000H,PC的值为4000H,若采用相对寻址方式,-2000H(PC)访问的操作数是 C 。 A、1000H

B、2000H

C、3000H

D、4000H

2、冯诺依曼存储程序的思想是指 C A、只有数据存储在存储器 B、只有程序存储在存储器

C、数据和程序都存储在存储器 D、数据和程序都不存储在存储器

3、向量中断与非向量中断的区别在于 D

A、非向量中断是单一中断源的中断,而向量中断是多中断源的中断 B、非向量中断只有中断处理程序入口,而向量中断有多个中断处理程序入口 C、非向量中断是单级中断,而向量中断可以实现多级中断

D、非向量中断不能作为中断隐指令,而向量中断可以形成隐指令。 4、下列几项中,不符合RISC指令系统特点的是 B A、指令长度固定,指令种类少

B、寻址方式种类尽量多,指令功能尽可能强 C、增加寄存器的数目,以尽量减少访存次数

D、选取使用频率最高的一些简单指令以及很少用但不复杂的指令

5、现代计算机组织结构是以 B 为核心,其基本结构遵循冯诺依曼思想 A、寄存器

B、存储器

C、运算器

D、控制器

6、某机字长64位,其中1位符号位,63位尾数,若用定点小数表示,则最大正小数为: B A、+[1-2(-64)]

B、+[1-2(-63)]

C、264

D、263

7、下列论述中,正确的是 D

A、已知[X]原求[X]补的方法是:在[X]原的末位加1 B、已知[X]补求[-X]补的方法是:在[X]补的末位加1

C、已知[X]原求[X]补的方法是:将尾数连同符号位一起取反,再在末位加1 D、已知[X]补求[-X]补的方法是:将尾数连同符号位一起取反,再在末位加1 8、浮点数的表示范围取决于 A A、阶码的位数

B、尾数的位数

C、阶码采用的编码

D、尾数采用的编码

9、在24×24点阵的汉字字库中,一个汉字的点阵占用的字节数为 D A、2

B、9

C、24

D、72

10、假定下列字符码中有奇偶校验位,但没有数据错误,采用奇校验的编码是 B A、10011010

B、11010000

C、11010111

D、10111000

11、运算器的核心部分是 C A、数据总线

B、累加寄存器

C、算术逻辑运算单元

D、多路开关

12、在浮点运算中下面的论述正确的是 C A、对阶时应采用向左规格化

B、对阶时可以使小阶向大阶对齐,也可以使大阶向小阶对齐。 C、尾数相加后可能会溢出,但可采用向右规格化的方法得出正确结论 D、尾数相加后不可能得出规格化的数

13、主存中的程序被执行时,首先要将从内存中读出的指令存放到 D A、程序计数器

B、地址寄存器

C、指令译码器

D、指令寄存器

14、某存储器按字节编址,要求数据传输率达到8×106字节/秒,则应选用存储周期为 D 的存储芯片。 A、800ns

B、250ns

C、200ns

D、120ns

15、为了协调计算机系统中各个部件的工作,需要有一种器件来提供统一的时钟标准,这个器件是 C A、总线缓冲器

B、总线控制器

C、时钟发生器

D、操作命令产生器

16、在指令的地址字段中直接指出操作数本身的寻址方式,称为 B A、隐含地址

B、立即寻址

C、寄存器寻址

D、直接寻址

17、支持实现程序浮动的寻址方式称为 B A、变址寻址

B、相对寻址

C、间接寻址

D、寄存器间接寻址

18、在一地址指令格式中,下面论述正确的是 C A、只能有一个操作数 ,它由地址码提供

B、一定有两个操作数,另一个是隐含的

C、可能有一个操作数,也可能有两个操作数 D、如果有两个操作数,另一个操作数一定在堆栈中。 19、程序控制类指令的功能是 D A、进行算术运算和逻辑运算

B、进行主存与CPU的之间的数据传送

D、改变程序执行的顺序

C、进行CPU和I/O设备之间的数据传送

20、算数右移指令执行的操作是 B

A、符号位填0,并顺次右移1位,最低位移至进位标志位 B、符号位不变,并顺次右移1位,最低位移至进位标志位 C、进位标志位移至符号位,顺次右移1位,最低位移至进位标志位 D、符号位填1,并顺次右移1位,最低位移至进位标志位

21、CRT的分辨率为1024×768像素,像素的颜色数为256,为保证一次刷新所需数据都存

储在显示缓冲存储器中,显示缓冲存储器的容量至少为 B A、512KB

B、1MB

C、256KB

D、2MB

22、在下列机器数中,哪种表示方式下零的表示形式是唯一的 B A、原码

B、补码

C、反码

D、都不是

23、IEEE754标准规定的32位浮点数格式中,符号位为1位,阶码为8位,尾数为23位,则它所能表示的最大规格化正数为 A A、+[2-2(23)]×2(127) C、 +[2-2(23)]×2(255)

B、+[1-2(23)]×2(127) D、2(127)-2(23)

24、DMA方式用来实现 D A、CPU和内存之间的数据传送 B、外围设备和外围设备之间的数据传送 C、CPU和外围设备之间的数据传送 D、内存和外围设备之间的数据传送

25、在多总线结构的计算机系统中,采用 D 方法,对提高系统的吞吐率最有效。 A、多端口存储器 C、交叉编址存储器

B、提高主存的工作速度 D、高速缓冲存储器

26、异步控制常用于 A 中,作为其主要的控制方式。 A、单总线机构计算机中,CPU访问内存与外围设备 B、微型机中的CPU控制

C、采用组合逻辑控制方式实现的CPU D、微程序控制器

27、周期挪用方式常用于 A 中 A、直接存储器存取方式的输入输出 B、直接程序控制传送方式的输入输出

C、CPU的某些寄存器与存储器之间的直接程序控制传送 D、程序中断方式的输入输出

28、I/O接口中的数据缓冲器的作用是 A A、用来暂存外围设备与CPU之间传送的数据 B、用来暂存外围设备的状态 C、用来暂存外围设备的地址

D、以上都不是

29、一台可以显示256种颜色的彩色显示器,其每个像素对应的显示存储单元的长度(位数)为 B A、16位

B、8位

C、256位

D、9位

30、同步通信之所以比异步通信具有较高的传输速率是因为: B A、同步通信不需要应答信号

B、同步通信用一个公共的时钟进行操作同步 C、同步通信方式的总线长度较短

D、同步通信中,各部件存储时间比较接近 三、判断题

1、计算机总线用于传输控制信息,数据信息和地址信息的设施。 ( √) 2、浮点运算器中的阶码部件可实现加、减、乘、除运算。

( × ) ( √)

3、一个更高优先级的中断请求可以中断另一个中断处理程序的执行。

4、主存与磁盘均用于存放程序和数据,一般情况下,CPU从主存获取指令和数据,如果在主存中访问不到,CPU才到磁盘中取得指令和数据。

( × ) ( √) ( √)

5、利用堆栈进行算术/逻辑运算的指令可以不设置地址码。 6、决定计算机运算精度的主要技术指标是计算机的字长。

7、控制存储器是用来存放微程序的存储器,它的速度应该比主存储器的速度快。( √) 8、使用三态门电路可以构成数据总线,它的输出电平有逻辑“1”、逻辑“0”和高祖(浮空)三种状态

( √)

9、USB提供的4条连线中有2条信号线,每一条信号线可以连通一台外设,因此在某一时刻,可以同时拥有2台外设获得USB总线的控制权。 10、DMA控制器和CPU的可以同时使用总线工作。 11、数据引脚和地址引脚越多芯片容量越大。

( × ) ( × ) ( √)

12、由于微程序控制器采用了存储逻辑,结构简单规整,电路延迟小,而组合逻辑控制器结构复杂,电路延迟大,所以微程序控制器比组合逻辑控制器的速度快。 13、一个指令周期由若干个机器周期组成。

( × ) ( √)

14、加法器是构成运算器的主要部件,为了提高运算速度,运算器中通常都采用并行加法器。

( √)

15、计算机系统中的所有与存储器和I/O设备有关的控制信号、时序信号、以及来自存储器

本文来源:https://www.bwwdw.com/article/08pf.html

Top